<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> arm+fpga

          美高森美宣布成功完成9項(xiàng)NIST加密算法驗(yàn)證程序認(rèn)證

          •   致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布完成9項(xiàng)全新的美國國家標(biāo)準(zhǔn)與技術(shù)研究所(National Institute of Standards and Technology, NIST)加密算法驗(yàn)證程序(CAVP)認(rèn)證。   美高森美SmartFusion®2 SoC FPGA和 IGLOO®2 FPGA通過的認(rèn)證項(xiàng)目包括NIST “Suite B”中的AES加密/解
          • 關(guān)鍵字: 美高森美  NIST  FPGA  

          英特爾CEO:有信心通過創(chuàng)新讓Mac繼續(xù)采用英特爾處理器

          •   之前業(yè)界傳言稱蘋果可能會考慮讓Mac電腦采用自家ARM處理器。英特爾CEO布萊恩.科茲安尼克周五在采訪當(dāng)中表示,2家公司關(guān)系穩(wěn)定并且強(qiáng)壯,并重申了英特爾對性能,價格,商業(yè)競爭的策略。布萊恩.科茲安尼克在接受CNBC采訪時表示,“蘋果總是選擇可以為他們提供最大性能和創(chuàng)新的供應(yīng)商,蘋果然后在這些基礎(chǔ)上進(jìn)行創(chuàng)新。我們的工作是繼續(xù)提供這部分能力,比我們的競爭對手做得更好,讓蘋果想用我們的零件?!?   布萊恩.科茲安尼克對ARM處理器驅(qū)動Mac可能性發(fā)表了看法:“我們聽到了
          • 關(guān)鍵字: 英特爾  Mac  ARM  

          基于FPGA的圖像傳感器驅(qū)動設(shè)計

          •   汽車在給人們生活帶來便利的同時也帶來了交通事故。其中超速行駛是造成交通事故的重要隱患之一。據(jù)研究表明,目前針對車輛超速行駛情況的道路抓拍系統(tǒng)中所使用的圖像傳感器大多為小面陣器件,普遍為100萬~200萬像素,從而導(dǎo)致抓拍圖像的像素比較低、能夠同時抓拍的車道數(shù)較少等等問題。面對這一系列問題,大面陣的圖像傳感器便逐漸成了人們關(guān)注的熱點(diǎn)。在設(shè)計過程中,分析了具有500萬像素的CMOS圖像傳感器MT9P401的工作模式,選用QuartusⅡ做為開發(fā)工具,使用Verilog HDL語言對驅(qū)動電路設(shè)計方案進(jìn)行了硬
          • 關(guān)鍵字: FPGA  圖像傳感器  

          基于FPGA的雙圖像傳感器設(shè)計方案

          •   當(dāng)人們考慮有兩個圖像傳感器的應(yīng)用時,首先很可能想到的是一個三維攝相機(jī)。不過,也有許多設(shè)計可以通過使用來自兩個圖像傳感器的數(shù)據(jù)進(jìn)行改善;一個例子是汽車司機(jī)錄像機(jī)(CDR)的黑盒子,這通常是安裝在后視鏡附近,擁有兩個攝像機(jī)(圖1)。一個攝像機(jī)朝向擋風(fēng)玻璃,而另一個攝像機(jī)指向司機(jī)。在本地的存儲器芯片中存儲攝像機(jī)的視頻,如果有意外事故或疑問,可以進(jìn)行檢索。   基于FPGA的雙圖像傳感器設(shè)計方案.pdf
          • 關(guān)鍵字: FPGA  圖像傳感器  

          【從零開始走進(jìn)FPGA】隨心所欲——DIY 系統(tǒng)板

          •   就算你代碼再怎么牛逼,硬件描述語言再怎么熟練,沒有認(rèn)知FPGA的工作原理,一切都是浮云。因此,在真正開始實(shí)戰(zhàn)演練之前,Bingo將首先介紹FPGA最小工作配置要求,以及一些基本的外設(shè),并通過DIY CPLD/FPGA系統(tǒng)板案例的分析講解,用淺顯易懂的語言,讓初學(xué)者深刻認(rèn)識CPLD/FPGA的工作原理,能夠有一個更深刻的軟硬件思維。   一、Altium Designer 09 winter 軟件介紹        Layout的軟件有很多,包括Altium Designer、P
          • 關(guān)鍵字: FPGA  CPLD  DIY   

          零基礎(chǔ)學(xué)FPGA(八)手把手解析時序邏輯乘法器代碼

          •   上次看了一下關(guān)于乘法器的Verilog代碼,有幾個地方一直很迷惑,相信很多初學(xué)者看這段代碼一定跟我當(dāng)初一樣,看得一頭霧水,在網(wǎng)上也有一些網(wǎng)友提問,說這段代碼不好理解,今天小墨同學(xué)就和大家一起來看一下這段代碼,我會親自在草稿紙上演算,盡量把過程寫的詳細(xì)些,讓更多的人了解乘法器的設(shè)計思路。   下面是一段16位乘法器的代碼,大家可以先瀏覽一下,之后我再做詳細(xì)解釋   module mux16(   clk,rst_n,   start,ain,bin,yout,done   );   inpu
          • 關(guān)鍵字: FPGA  Verilog  時序邏輯  

          20個Nios Ⅱ的經(jīng)典設(shè)計,提供軟硬件架構(gòu)、流程、算法

          •   Nios Ⅱ嵌入式處理器是ALTERA公司推出的采用哈佛結(jié)構(gòu)、具有32位指令集的第二代片上可編程的軟核處理器, 其最大優(yōu)勢和特點(diǎn)是模塊化的硬件結(jié)構(gòu), 以及由此帶來的靈活性和可裁減性。本文基于Nios Ⅱ介紹20款經(jīng)典設(shè)計方案,供大家參考。   基于NiosⅡ的U盤安全控制器設(shè)計   本文針對U盤的安全隱患,分析目前較為常見的解決方法,利用SoPC技術(shù),設(shè)計實(shí)現(xiàn)了一款基于NiosⅡ處理器的U盤安全控制器。該控制器位于PC機(jī)和U盤之間,通過對U盤進(jìn)行扇區(qū)級的加解密操作,將普通U盤升級為安全U盤,保證U
          • 關(guān)鍵字: ALTERA  FPGA  SoPC  

          基于NiosⅡ的直流電機(jī)PID調(diào)速控制系統(tǒng)設(shè)計與應(yīng)用方案

          •   引言   以往的直流電機(jī)調(diào)速系統(tǒng)通常采用單片機(jī)或DSP進(jìn)行控制,而單片機(jī)需要使用大量的外圍電路,且系統(tǒng)的可升級性差,如更換控制器,往往要對整個軟硬件進(jìn)行重新設(shè)計,可重用性不高。而采用DSP作為主要控制器,如果碰到處理多任務(wù)系統(tǒng)時,一片DSP不能勝任,這時就需要再擴(kuò)展一片DSP或者FPGA芯片來輔助控制,從而實(shí)行雙芯片控制模式。但這樣做,既增加了兩個處理器之間同步和通信的負(fù)擔(dān),又使系統(tǒng)實(shí)時性變壞,延長系統(tǒng)開發(fā)時間。基于以上此類問題,本文提出了采用Altera公司推出的NiosⅡ軟核來控制直流電機(jī)調(diào)速系
          • 關(guān)鍵字: PID  NiosⅡ  FPGA  

          基于NiosⅡ處理器的多功能計數(shù)器系統(tǒng)設(shè)計

          •   系統(tǒng)以FPGA為核心,通過對正弦信號進(jìn)行濾波、放大整形后得到標(biāo)準(zhǔn)的方波,由FPGA對其頻率、周期及相位差進(jìn)行測量。頻率、周期測量采用等精度測量法,其具有精度高的特點(diǎn);相位差測量采用鑒相器分辨出相位差后測量其高電平所占比例測量。摒棄傳統(tǒng)的FPGA+單片機(jī)方案,利用SOPC Builder在FPGA上構(gòu)建Nios Ⅱ處理器對測量的數(shù)據(jù)進(jìn)行數(shù)據(jù)處理及顯示,實(shí)現(xiàn)了頻率、周期、相位差測量的片上系統(tǒng)(SOPC),提高了系統(tǒng)的穩(wěn)定性、降低了布線難度。   基于Nios_處理器的多功能計數(shù)器系統(tǒng)設(shè)計.pdf
          • 關(guān)鍵字: NiosⅡ  多功能計數(shù)器  FPGA  

          基于NiosⅡ的1553B總線通訊模塊設(shè)計與開發(fā)

          •   自2005年9月LXI總線推出以來,已經(jīng)顯示出其組建測試系統(tǒng)的眾多優(yōu)點(diǎn)。基于LXI總線組建測試系統(tǒng)具有易于使用、靈活性高、模塊化和可擴(kuò)縮性、實(shí)現(xiàn)更快的系統(tǒng)吞吐率、可分布式應(yīng)用、長壽命、低成本、通過IEEE1588時鐘同步、機(jī)架空間小、合成儀器等諸多優(yōu)點(diǎn)。   1553B總線的全名為“時分制指令/響應(yīng)式多路傳輸數(shù)據(jù)總線”,國內(nèi)多型戰(zhàn)斗機(jī)、軍艦等武器平臺都采用其作為傳輸總線。因此研制基于LXI總線的1553B通訊模塊,不僅能滿足多型武器裝備對1553B總線的測試需求,也對LXI總
          • 關(guān)鍵字: NiosⅡ  1553B  FPGA  

          解讀x86、ARM和MIPS三種主流芯片架構(gòu)

          •   指令集可分為復(fù)雜指令集(CISC)和精簡指令集(RISC)兩部分,代表架構(gòu)分別是x86、ARM和MIPS。   ARMRISC是為了提高處理器運(yùn)行速度而設(shè)計的芯片體系,它的關(guān)鍵技術(shù)在于流水線操作即在一個時鐘周期里完成多條指令。相較復(fù)雜指令集CISC而言,以RISC為架構(gòu)體系的ARM指令集的指令格式統(tǒng)一、種類少、尋址方式少,簡單的指令意味著相應(yīng)硬件線路可以盡量做到最佳化,從而提高執(zhí)行速率。因?yàn)橹噶罴木?,所以許多工作必須組合簡單的指令,而針對復(fù)雜組合的工作便需要由編譯程序來執(zhí)行。而CISC體系的x8
          • 關(guān)鍵字: x86  ARM  MIPS  

          ARM:移動設(shè)備驅(qū)使物聯(lián)網(wǎng)大幅成長

          •   在此次CES 2015期間,筆者與ARM行動解決方案部門總監(jiān)James Bruce進(jìn)行簡單訪談。其中,James Bruce認(rèn)為行動裝置依然有相當(dāng)成長動能,雖然不若幾年前主要在效能、機(jī)身厚度設(shè)計的改變讓使用者明顯感受,但行動裝置驅(qū)使人們改變生活型態(tài)的力道依然強(qiáng)勁,同時也認(rèn)為物聯(lián)網(wǎng)將會是下一個藍(lán)海,而智慧穿戴裝置則會是相當(dāng)有趣的發(fā)展。   根據(jù)ARM行動解決方案部門總監(jiān)James Bruce表示,行動處理器至今已經(jīng)約有40倍演進(jìn)成長,同時進(jìn)一步驅(qū)使處理效能、繪圖表現(xiàn)增進(jìn),同時也因?yàn)橹瞥痰燃夹g(shù)演進(jìn),也讓
          • 關(guān)鍵字: ARM  物聯(lián)網(wǎng)  

          京微雅格FPGA的仿真方法

          •   京微雅格是世界上除美國硅谷以外唯一自主研發(fā)并成功量產(chǎn)現(xiàn)場可編程邏輯(FPGA)芯片的公司,目前擁有數(shù)百項(xiàng)技術(shù)專利和近百款產(chǎn)品。目前,已經(jīng)有越來越多的用戶都開始使用國產(chǎn)FPGA來做自己的設(shè)計,然而在FPGA的開發(fā)過程中,免不了要對設(shè)計進(jìn)行仿真。京微雅格的FPGA是支持在modelsim中進(jìn)行仿真的。   京微雅格的FPGA需要在Primace軟件中進(jìn)行開發(fā),為了便于客戶進(jìn)行仿真設(shè)計,在Primace5.0及以上版本都支持在工程中直接調(diào)用仿真工具M(jìn)odelsim。同時,也支持在modelsim中直接進(jìn)行
          • 關(guān)鍵字: 京微雅格  FPGA  仿真  

          ARM:移動設(shè)備驅(qū)使物聯(lián)網(wǎng)大幅成長

          •   行動裝置本身成長相當(dāng)迅速,并且在短時間內(nèi)讓所有的人離不開智慧型手機(jī)、平板等裝置,因此,行動裝置仍持續(xù)帶動市場成長,雖然不像過往在數(shù)量上有明顯數(shù)字成長,卻是以潛移默化的形態(tài)改變?nèi)藗儭?/li>
          • 關(guān)鍵字: CES  ARM  物聯(lián)網(wǎng)  

          利用Spartan-3 FPGA實(shí)現(xiàn)高性能DSP功能

          •   Spartan-3 FPGA能以突破性的價位點(diǎn)實(shí)現(xiàn)嵌入式DSP功能。本文闡述了Spartan-3 FPGA針對DSP而優(yōu)化的特性,并通過實(shí)現(xiàn)示例分析了它們在性能和成本上的優(yōu)勢。   所有低成本的FPGA都以頗具吸引力的價格提供基本的邏輯性能,并能滿足廣泛的多用途設(shè)計需求。然而,當(dāng)考慮在FPGA構(gòu)造中嵌入DSP功能時,必須選擇高端FPGA以獲得諸如嵌入式乘法器和分布式存儲器等平臺特性。   Spartan-3 FPGA的面世改變了嵌入式DSP的應(yīng)用前景。雖然Spartan-3系列器件的價位可能較低,
          • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  
          共10131條 231/676 |‹ « 229 230 231 232 233 234 235 236 237 238 » ›|

          arm+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條arm+fpga!
          歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();