EEPW首頁(yè) >>
主題列表 >>
cadence?
cadence? 文章 進(jìn)入cadence?技術(shù)社區(qū)
Cadence推出首款以太網(wǎng)汽車(chē)連接性的設(shè)計(jì)IP和驗(yàn)證IP
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence 設(shè)計(jì)系統(tǒng)公司 (NASDAQ:CDNS) 日前宣布將很快推出業(yè)界首款用于最新的汽車(chē)以太網(wǎng)控制器的 汽車(chē)以太網(wǎng)設(shè)計(jì) IP 和 驗(yàn)證 IP (VIP)。 基于標(biāo)準(zhǔn)的設(shè)計(jì) IP 和 VIP 支持由 OPEN Alliance Special Interest Group (SIG) 定義的最新汽車(chē)以太網(wǎng)擴(kuò)展。
- 關(guān)鍵字: Cadence 以太網(wǎng)
Cadence試產(chǎn)14nm測(cè)試芯片
- 近日,Cadence宣布,運(yùn)用IBM FinFET制程技術(shù)所設(shè)計(jì)的 ARM Cortex-M0 處理器14nm測(cè)試晶片已投入試產(chǎn)。成功投產(chǎn)14nmSOI FinFET 技術(shù)歸功于三家廠商攜手建立的生態(tài)體系,在以 FinFET 為基礎(chǔ)的 14nm設(shè)計(jì)流程中,克服從設(shè)計(jì)到制造的各種新挑戰(zhàn)。 14nm生態(tài)系統(tǒng)與晶片是ARM、Cadence與IBM合作在14nm以上的先進(jìn)制程開(kāi)發(fā)系統(tǒng)晶片(SoCs)之多年期協(xié)議的重大里程碑。運(yùn)用FinFET技術(shù)的14nm設(shè)計(jì)SoC實(shí)現(xiàn)了大幅減少耗電的承諾。 &ld
- 關(guān)鍵字: Cadence 芯片 處理器
Cadence宣布使用ARM和IBM工藝技術(shù)流片14納米測(cè)試芯片
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),日前宣布流片了一款14納米測(cè)試芯片,使用IBM的FinFET工藝技術(shù)設(shè)計(jì)實(shí)現(xiàn)了一顆ARM Cortex-M0處理器。這次成功流片是三家技術(shù)領(lǐng)先企業(yè)緊密合作的結(jié)果,他們一起建立了一個(gè)產(chǎn)品體系,解決基于14納米FinFET的設(shè)計(jì)流程中內(nèi)在的從設(shè)計(jì)到生產(chǎn)的過(guò)程中出現(xiàn)的新挑戰(zhàn)。
- 關(guān)鍵字: Cadence IBM ARM 芯片
Cortex-A50的希望:14nm ARM成功流片
- 電子設(shè)計(jì)企業(yè)Cadence Design Systems, Inc.今天宣布,借助IBM FinFET晶體管技術(shù),已經(jīng)成功流片了14nm工藝的ARM Cortex-M0處理器試驗(yàn)芯片。 ? Cadence、ARM、IBM三者之間已經(jīng)達(dá)成了多年的合作協(xié)議 Cadence、ARM、IBM三者之間已經(jīng)達(dá)成了多年的合作協(xié)議,共同開(kāi)發(fā)14nm以及更先進(jìn)的半導(dǎo)體工藝,14nm芯片和生態(tài)系統(tǒng)就是三方合作的一個(gè)重要里程碑。 這次的試驗(yàn)芯片主要是用來(lái)對(duì)14nm工藝設(shè)計(jì)IP的
- 關(guān)鍵字: Cadence 芯片 FinFET
CSR實(shí)現(xiàn)系統(tǒng)加速低功耗、混合信號(hào)芯片流片
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)宣布,緊湊型、多媒體及云領(lǐng)域的創(chuàng)新芯片及軟件解決方案的全球供應(yīng)商CSR plc (LSE: CSR; NASDAQ: CSRE)使用Cadence Encounter Digital Implementation(EDI)系統(tǒng)、Cadence Incisive Enterprise Simulator(IES)以及Cadence Conformal Low Power(CLP)加速了一款復(fù)雜低功耗、混合信號(hào)芯片的流片。
- 關(guān)鍵字: Cadence 芯片 CSR
Cadence助力Denso大幅提升IC設(shè)計(jì)效率
- Cadence設(shè)計(jì)系統(tǒng)公司日前宣布,汽車(chē)零部件生產(chǎn)商Denso公司在改用了Cadence定制/模擬與數(shù)字流程之后,在低功耗混合信號(hào)IC設(shè)計(jì)方面實(shí)現(xiàn)了質(zhì)量與效率的大幅提升。將Cadence Encounter RTL-to-GDSII流程應(yīng)用于設(shè)計(jì)的數(shù)字部分之后,Denso表示比之前采用的流程減小了10%的面積,功耗降低了20% 。在設(shè)計(jì)的模擬部分,根據(jù)多次測(cè)試的數(shù)據(jù)結(jié)果,Denso使用Cadence Virtuoso定制/模擬流程(6.1版)實(shí)現(xiàn)了30%的效率提升,并預(yù)計(jì)在實(shí)際設(shè)計(jì)上也有相
- 關(guān)鍵字: Cadence IC設(shè)計(jì)
Denso采用Cadence混合信號(hào)、低功耗解決方案
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)日前宣布,汽車(chē)零部件生產(chǎn)商Denso公司在改用了Cadence定制/模擬與數(shù)字流程之后,在低功耗混合信號(hào)IC設(shè)計(jì)方面實(shí)現(xiàn)了質(zhì)量與效率的大幅提升。將Cadence Encounter RTL-to-GDSII流程應(yīng)用于設(shè)計(jì)的數(shù)字部分之后,Denso表示比之前采用的流程減小了10%的面積,功耗降低了20% 。
- 關(guān)鍵字: Cadence Denso 混合信號(hào)
cadence?介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cadence?!
歡迎您創(chuàng)建該詞條,闡述對(duì)cadence?的理解,并與今后在此搜索cadence?的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cadence?的理解,并與今后在此搜索cadence?的朋友們分享。 創(chuàng)建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473