摘要:為了實現(xiàn)對非相干雷達的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結果表明基于FPGA的DSU方法可以提高程序的
關鍵字:
FPGA 數(shù)字穩(wěn)定校正
標簽:ARM+FPGA 數(shù)據采集大多數(shù)的勘探、觀測工作都是在嚴苛的環(huán)境中進行的,對數(shù)據的準確性、實時性都有著較高的要求,并且大多情況下要求多參數(shù)同步測量。北京恒頤針對勘探、測控等行業(yè)的特點,推出了基于ARM+FPGA
關鍵字:
數(shù)據采集 方案 同步 高速 ARM FPGA 基于
2012年8月1號,北京——Altera公司(Nasdaq: ALTR)今天宣布,開始批量發(fā)售FPGA業(yè)界性能最好、具有背板功能的收發(fā)器。Altera的Stratix® V FPGA是業(yè)界唯一能夠提供14.1 Gbps收發(fā)器帶寬的FPGA,也是唯一支持最新一代光纖通道協(xié)議(16GFC)的FPGA。背板、交換機、數(shù)據中心、云計算應用、測試測量系統(tǒng)以及存儲區(qū)域網的開發(fā)人員采用Altera最新一
關鍵字:
Altera FPGA
標簽:HD PCB全視頻幀速率下的高分辨率(HD)安全監(jiān)控處理系統(tǒng)對處理器件的要求越來越高,單芯片DSP處理已經無法適應,多芯片、多核或者CPU+DSP的方式雖然在某些情況下能夠滿足需求,但其在PCB成本、系統(tǒng)資源占用以及
關鍵字:
視頻 監(jiān)控系統(tǒng) 高等級 搭建 FPGA 利用
摘要:文章介紹了設計Multibus雙口模塊的方法。通過采用CPLD技術來實現(xiàn)模塊內部邏輯,簡化了模塊的邏輯電路設計,提高了整個模塊的穩(wěn)定性和可靠性。達到了優(yōu)化傳統(tǒng)Multibus總線模塊采用邏輯門電路和觸發(fā)器來實現(xiàn)內部
關鍵字:
CPLD 雙口 模塊設計
摘要:為實現(xiàn)某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設計思路。電路采用SOPC模塊作為中心控制器,設計
關鍵字:
FPGA 串行 編碼 信號設計
摘要:在軟件無線電數(shù)字接收機中,從AD前端采集過來的數(shù)字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數(shù)字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實時完成
關鍵字:
FPGA DDC 仿真
摘要:針對調制樣式在不同環(huán)境下的變化,采用了FPGA部分動態(tài)可重構的新方法,通過對不同調制樣式信號的解調模塊的動態(tài)加載,來實現(xiàn)了不同環(huán)境下針對不同調制樣式的解調這種方式比傳統(tǒng)的設計方式具有更高的靈活性、可
關鍵字:
FPGA 部分動態(tài)可重構 信號解調系統(tǒng)
臭氧發(fā)生器供電電源是臭氧發(fā)生器的重要組成部分,供電電源的電壓、頻率和波形是影響臭氧發(fā)生器效率的重要因素。發(fā)生器的結構、氣源和冷卻系統(tǒng)確定后,電源系統(tǒng)的性能與品質就成為影響發(fā)生器效率的關鍵。 1 系統(tǒng)硬
關鍵字:
控制系統(tǒng) 方案設計 電源 臭氧 CPLD 基于
摘要:為了解決傳統(tǒng)的光伏測試儀功能單一,只能夠測量光伏電池基本參數(shù)的問題,采用了增加采樣信道,由FPGA控制采樣模式的方法,設計完成了一款雙模式的光伏電池測試儀。在完成光伏電池I-V曲線等參數(shù)測量的同時可以實
關鍵字:
FPGA 雙模式 光伏電池 測試儀
MP3數(shù)字播放機系統(tǒng)的FPGA設計介紹,1 引 言 MPEG(活動影像專業(yè)人員組織)是為數(shù)字音頻確定單一編碼和解碼(壓縮/解壓縮)方法于1988年建立的。1992年,國際標準組織(ISO)和國際電工委員會(IEC)為音頻和視頻編碼建立了MPEG1(ISO/IEC11172)標準
關鍵字:
設計 介紹 FPGA 系統(tǒng) 數(shù)字 播放機 MP3
FPGA時序收斂分析,您編寫的代碼是不是雖然在仿真器中表現(xiàn)正常,但是在現(xiàn)場卻斷斷續(xù)續(xù)出錯?要不然就是有可能在您使用更高版本的工具鏈進行編譯時,它開始出錯。您檢查自己的測試平臺,并確認測試已經做到 100% 的完全覆蓋,而且所有測試
關鍵字:
分析 收斂 時序 FPGA
基于VHDL和FPGA的多種分頻實現(xiàn)方法介紹,分頻器是數(shù)字系統(tǒng)設計中的基本電路,根據不同設計的需要,我們會遇到偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻等,有時要求等占空比,有時要求非等占空比。在同一個設計中有時要求多種形式的分頻。通常由計數(shù)器或計數(shù)器的級聯(lián)
關鍵字:
方法 介紹 實現(xiàn) 多種 VHDL FPGA 基于
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473