<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          基于MCU-FPGA的風光逆變并網(wǎng)系統(tǒng)設(shè)計

          • 摘要:為了緩解能源問題,在完全兼容現(xiàn)有供電系統(tǒng)的基礎(chǔ)上,該系統(tǒng)采用風能和太陽能對電能進行補給的方法,并且附帶快速檢測孤島效應(yīng),快速并網(wǎng)和斷網(wǎng)的功能。系統(tǒng)的功率電路部分采用全橋拓撲進行逆變,數(shù)字控制系統(tǒng)
          • 關(guān)鍵字: MCU-FPGA  風光  并網(wǎng)  逆變    

          FPGA走向硅片融合時代

          •   對FPGA這種特殊芯片產(chǎn)品的認識開始于10年前對Altera公司的認識。Altera公司獨特的嚴謹氣質(zhì)與FPGA這種芯片非常契合。多年來跟蹤報道Altera在FPGA技術(shù)上的不斷創(chuàng)新,加之后來有機會結(jié)識賽靈思公司,兩家業(yè)內(nèi)翹楚的針鋒相對與惺惺相惜,使我對FPGA整個體系架構(gòu)的演進過程有了比較全面的理解。前段時間,有機會與Altera公司CTO、資深副總裁Misha Burich先生交流FPGA業(yè)界發(fā)展趨勢,使得自己對FPGA技術(shù)發(fā)展的理解愈加清晰和深刻。   FPGA體系架構(gòu)演進   FPGA興起
          • 關(guān)鍵字: Altera  FPGA  

          Xilinx Spartan-3A FPGA 的DDR2接口設(shè)計

          • 1 引言DDR2(Double DataRate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會)制定的新生代內(nèi)存技術(shù)標準,它與上一代DDR內(nèi)存技術(shù)標準最大的不同:雖然采用 時鐘的上升/下降沿同時傳輸數(shù)據(jù)的基本方式,但DDR2卻擁有2倍的DDR
          • 關(guān)鍵字: Spartan  Xilinx  FPGA  DDR2    

          安富利X-fest研討會北京站打破參會人數(shù)記錄

          • X-fest 2012全球系列研討會北京站于7月10日舉辦,創(chuàng)下了單場活動吸引上千名業(yè)內(nèi)人士參加的新記錄。X-fest是為期一天的全球性培訓活動,由安富利公司 (NYSE: AVT) 旗下安富利電子元件亞洲 (Avnet Electronics Marketing )主辦,深受FPGA、ARM MCU、DSP和嵌入式系統(tǒng)開發(fā)人員歡迎。
          • 關(guān)鍵字: 安富利  X-fest  FPGA  

          一種基于FPGA的三坐標測量機電機控制系統(tǒng)

          • 1、控制系統(tǒng)概述隨著工業(yè)的發(fā)展,三坐標測量機越來越顯示出其重要作用。而電機控制系統(tǒng)對三坐標測量機的運行有著非常重要的作用。由于FPGA可以現(xiàn)場可編程,可以實現(xiàn)專用集成電路,能滿足片上系統(tǒng)設(shè)計(SOC)的要求,使
          • 關(guān)鍵字: FPGA  三坐標測量機  電機控制系統(tǒng)    

          基于CPLD的線陣CCD數(shù)據(jù)采集系統(tǒng)的開發(fā)

          • 本文結(jié)合實際應(yīng)用需要,設(shè)計了基于復雜可編程邏輯器件(CPLD)的線陣CCD數(shù)據(jù)采集系統(tǒng)。著重介紹了數(shù)據(jù)采集的特點及該系統(tǒng)軟、硬件設(shè)計和最后的性能評價。線陣CCD(Charge Coupled Device)越來越廣泛地被應(yīng)用到工業(yè)、軍事
          • 關(guān)鍵字: CPLD  CCD  線陣  數(shù)據(jù)采集系統(tǒng)    

          基于CPLD的激光驅(qū)動電源的設(shè)計

          • 引言  激光加工主要是利用CO:激光束聚焦在材料表 面使材料熔化,同時用與激光束同軸的壓縮氣體吹 走被熔化的材料,來完成所需軌跡圖形的切割或者 相應(yīng)工藝品表面的雕刻。激光加工屬于非接觸加工, 具有加工方法多
          • 關(guān)鍵字: 電源  設(shè)計  驅(qū)動  激光  CPLD  基于  

          閥門簡易控制

          256 級灰度顯示 - 基于FPGA的OLED真彩色顯示設(shè)計

          • 256 級灰度顯示 - 基于FPGA的OLED真彩色顯示設(shè)計,摘要利用FPGA 控制模塊,設(shè)計了OLED 真彩色動態(tài)圖像驅(qū)動控制電路。介紹采用FPGA 實現(xiàn)OLED 外圍控制電路和256 級灰度的方法,并分析電路中模塊的作用及整個電路的工作過程。電路系統(tǒng)采用基于Altera 公司的FPGA技術(shù)進行
          • 關(guān)鍵字: 顯示  彩色  設(shè)計  OLED  FPGA  基于  級灰度  

          工程師分析實例,帶你走近Xilinx FPGA設(shè)計

          • 工程師分析實例,帶你走近Xilinx FPGA設(shè)計,一.概述  本文主要幫助大家熟悉利用ISE進行Xilinx 公司FPGA 代碼開發(fā)的基本流程。主要是幫助初學者了解和初步掌握 ISE 的使用,不需要 FPGA 的開發(fā)基礎(chǔ),所以對每個步驟并不進行深入的討論。  本文介紹的內(nèi)容從新
          • 關(guān)鍵字: FPGA  設(shè)計  Xilinx  走近  分析  實例  工程師  

          采用FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計

          • 采用FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計,1 前言 針對FPGA中內(nèi)部BlockRAM有限的缺點,提出了將FPGA與外部SRAM相結(jié)合來改進設(shè)計的方法,并給出了部分VHDL程序?! ? 硬件設(shè)計  這里將主要討論以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV
          • 關(guān)鍵字: 存儲  設(shè)計  數(shù)據(jù)  大容量  FPGA  SRAM  采用  

          采用上位機與FPGA開發(fā)板的光纖通道接口適配器設(shè)計

          • 采用上位機與FPGA開發(fā)板的光纖通道接口適配器設(shè)計,隨著存儲技術(shù)的迅速發(fā)展,存儲容量得到了迅速的增長,存儲系統(tǒng)的數(shù)據(jù)傳輸速度成為了主要的瓶頸。光纖的傳輸具有其速度上的優(yōu)勢,然而,在光纖傳輸要受到光纖通道接口的限制,因此光纖通道應(yīng)用于高速數(shù)據(jù)傳輸?shù)囊粋€關(guān)
          • 關(guān)鍵字: 接口  適配器  設(shè)計  通道  光纖  上位  FPGA  開發(fā)  采用  

          利用Java良好的移植特性的FPGA可編程嵌入式系統(tǒng)

          • 利用Java良好的移植特性的FPGA可編程嵌入式系統(tǒng),傳統(tǒng)的嵌入式產(chǎn)品只能實現(xiàn)某種特定的功能,不能滿足用戶可變的豐富多彩的應(yīng)用需求。為解決這個問題,本文設(shè)計并實現(xiàn)了一種使用Java作為軟件平臺的基于FPGA的可編程嵌入式系統(tǒng),以實現(xiàn)系統(tǒng)對多種本地應(yīng)用和網(wǎng)絡(luò)的支持
          • 關(guān)鍵字: 可編程  嵌入式  系統(tǒng)  FPGA  特性  Java  良好  移植  利用  

          FPGA全局時鐘資源相關(guān)Xilinx器件原語及使用

          • FPGA全局時鐘資源相關(guān)Xilinx器件原語及使用,FPGA全局時鐘資源一般使用全銅層工藝實現(xiàn),并設(shè)計了專用時鐘緩沖與驅(qū)動結(jié)構(gòu),從而使全局時鐘到達芯片內(nèi)部的所有可配置單元(CLB)、I/O單元(IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應(yīng)復雜設(shè)
          • 關(guān)鍵字: Xilinx  器件  使用  相關(guān)  資源  全局  時鐘  FPGA  
          共6999條 231/467 |‹ « 229 230 231 232 233 234 235 236 237 238 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();