cpld/fpga 文章 進入cpld/fpga技術(shù)社區(qū)
超越 SoC 的設(shè)計創(chuàng)新
- 大多數(shù)軟、硬件工程師都很熟悉 FPGA,這點應(yīng)該勿庸置疑。這種熟悉不見得是實質(zhì)性的熟悉,而是從概念上比較了解,也就是說 FPGA 功能的快速發(fā)展和成本的不斷下降是大家都不容忽略的優(yōu)勢。同時,他們也認識到這種可編程器件顯然能方便地作為各種數(shù)字電路以及邏輯處理的高靈活度、低成本的載體。 基本說來,在設(shè)計方案中發(fā)揮 FPGA 的功能就是簡單地映射出所需的邏輯,然后將其下載至適當容量大小的器件中。這有些像大型處理器系統(tǒng)主體設(shè)計的輔助支持工作,而且在該層面上也確實發(fā)揮著自身的支持性作用。 近期一些應(yīng)
- 關(guān)鍵字: SoC FPGA
基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設(shè)計
- 設(shè)計基于FPGA的8段數(shù)碼管動態(tài)顯示IP核,介紹8段數(shù)碼管內(nèi)部結(jié)構(gòu)及其驅(qū)動顯示方式和IP核設(shè)計方法,給出8段數(shù)碼管動態(tài)顯示IP核的Verilog HDL程序源代碼及其C語言驅(qū)動程序。此IP核可例化成1~8個共陰極(或共陽極)數(shù)碼管控制器,能方便地控制1~8個數(shù)碼管同時顯示數(shù)字和小數(shù)點位。測試結(jié)果表明,該IP核工作可靠、穩(wěn)定,可直接應(yīng)用于電子設(shè)計中。
- 關(guān)鍵字: FPGA 8段數(shù)碼管 動態(tài)顯示 IP核
基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計與實現(xiàn)
- 1 引 言 同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質(zhì)量,甚至通信的成敗。相關(guān)器是同步系統(tǒng)的關(guān)鍵部件之一,因此,要求相關(guān)器須有比其它部件更高的可靠性。
- 關(guān)鍵字: FPGA 數(shù)字相關(guān)器
基于單片機和CPLD實時數(shù)據(jù)采集顯示系統(tǒng)設(shè)計
- 數(shù)據(jù)采集是對信號處理的重要手段。針對導(dǎo)引頭電壓的檢測需求,提出一種實時數(shù)據(jù)采集顯示系統(tǒng)設(shè)計方法,給出信號預(yù)處理電路,應(yīng)用可編程邏輯器件EPM7128SLC和8路模擬多路選擇器ADG508A實現(xiàn)采集信號的選通設(shè)計,介紹單片機80C196KB內(nèi)A/D轉(zhuǎn)換器在采集電路中的使用方法,使用雙端口存儲器IDT7130實現(xiàn)數(shù)據(jù)的雙機傳輸,在并口EPP模式下,采用WDM驅(qū)動方式,完成采集數(shù)據(jù)實時讀取和顯示。通過實踐證明,該系統(tǒng)能夠滿足多通道電壓采集實時顯示要求,電路設(shè)計方法簡單,可靠性高,且采集通道具有擴展性。
- 關(guān)鍵字: 顯示系統(tǒng) 設(shè)計 數(shù)據(jù)采集 實時 單片機 CPLD 基于
基于FPGA“乒乓球比賽游戲機”的設(shè)計
- 可編程邏輯器件FPGA以其開發(fā)周期短、成本低、功耗低、可靠性高等優(yōu)勢,廣泛應(yīng)用于通信、航空、醫(yī)療等領(lǐng)域,近年來在消費電子領(lǐng)域中的應(yīng)用也日漸增加。為進一步挖掘FPGA在家庭娛樂如游戲機開發(fā)與應(yīng)用中的巨大商
- 關(guān)鍵字: FPGA
2011年EPON將迎來騰飛時代
- 根據(jù)國內(nèi)主要寬帶運營商的要求及規(guī)劃,未來的發(fā)展依然會以EPON為主,包括10G和1G的EPON。為了應(yīng)對國內(nèi)接入網(wǎng)市場對于EPON產(chǎn)品形態(tài)的需求,我們基于芯片設(shè)計了一些不同形態(tài)的解決方案:包括能提供2路硬件解碼或軟件解碼的VoIPONU的參考設(shè)計;整合了4口以太網(wǎng)交換機的多用戶接入終端的參考設(shè)計;高密度16口、24口以太網(wǎng)交換機的MDU參考設(shè)計,以及計劃中的整合了16口IPPBX的參考設(shè)計等。 普然的10GEPON方案是一個基于FPGA的SoC(系統(tǒng)級芯片)MAC,其包涵一個強大的包處理引擎,從
- 關(guān)鍵字: FPGA EPON SoC
基于FPGA的簡易數(shù)字存儲示波器設(shè)計
- 0 引言
高速數(shù)字化采集技術(shù)和FPGA技術(shù)的發(fā)展已經(jīng)對傳統(tǒng)測試儀器產(chǎn)生了深刻的影響。數(shù)字存儲示波器(DS0)是模擬示波器技術(shù)、數(shù)字化測量技術(shù)、計算機技術(shù)的綜合產(chǎn)物,他主要以微處理器、數(shù)字存儲器、A/D轉(zhuǎn)換器和D - 關(guān)鍵字: FPGA 數(shù)字存儲示 波器設(shè)計
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473