cpld/fpga 文章 進入cpld/fpga技術社區(qū)
基于CPLD的三相多波形函數(shù)發(fā)生器設計
- 介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序。
- 關鍵字: CPLD 三相 多波形 函數(shù)發(fā)生器
基于MicroBlaze軟核的FPGA片上系統(tǒng)設計
- 分析軟處理器MicroBlaze的體系結構,給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應用,實現(xiàn)SOPC(可編程系統(tǒng)芯片)。
- 關鍵字: MicroBlaze FPGA 軟核 片上系統(tǒng)
CPLD在遠程多路數(shù)據(jù)采集系統(tǒng)中的應用
- 采用VHDL語言和圖形輸入設計方法,給出了用CPLD在遠程多路數(shù)據(jù)采集系統(tǒng)中實現(xiàn)地址譯碼、串口擴展、模塊測試、模數(shù)轉換以及高位數(shù)據(jù)處理等功能的具體方法,同時簡要介紹了遠程多路數(shù)據(jù)采集系統(tǒng)的工作原理及軟、硬件框架。
- 關鍵字: CPLD 遠程 多路數(shù)據(jù)采集 系統(tǒng)
數(shù)字簽名算法SHA-1的FPGA高速實現(xiàn)
- 常用的信息驗證碼是使用單向散列函數(shù)生成驗證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標準中。
- 關鍵字: FPGA SHA 數(shù)字簽名算法 高速實現(xiàn)
3-DES算法的FPGA高速實現(xiàn)
- 介紹3-DES算法的概要;以Xilinx公司SPARTANII結構的XC2S100為例,闡述用FPGA高速實現(xiàn)3-DES算法的設計要點及關鍵部分的設計。
- 關鍵字: FPGA DES 算法 高速實現(xiàn)
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473