<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          定寬截?cái)嗍讲⑿谐朔ㄆ鞯膶?shí)現(xiàn)研究

          •   1、乘法器的介紹    乘法器是多媒體芯片和DSP芯片中的核心部件之一,它決定著芯片的性能表現(xiàn)和面積大小。為了提高處理速度,并行乘法器通常需要增加面積和架構(gòu)上的復(fù)雜度來(lái)實(shí)現(xiàn)。過去,有很多的學(xué)者提出不同的乘法器架構(gòu)來(lái)減小芯片的面積和提高乘法運(yùn)算的速度。本文所提出的定寬截?cái)嗍讲⑿谐朔ㄆ骷軜?gòu),可大大減小乘法器的面積,對(duì)乘法器的整體性能卻無(wú)太大影響。這種乘法器主要應(yīng)用于多媒體和DSP芯片的定寬乘法操作中。   2、截?cái)喑朔ㄆ鞯脑O(shè)計(jì)實(shí)現(xiàn)   定寬乘法器可以直接由傳統(tǒng)的并行乘法器截去一半的半加
          • 關(guān)鍵字: DSP  乘法器  多媒體芯片  定寬  

          基于FPGA的空間存儲(chǔ)器的糾錯(cuò)系統(tǒng)

          •   1、引言   阿爾法磁譜儀(Alpha Magnetic Spectrometer,AMS)實(shí)驗(yàn)室是丁肇中博士領(lǐng)導(dǎo)的由美、俄、德、法、中等16個(gè)國(guó)家和地區(qū)共300多名科學(xué)家參加的大型國(guó)際合作項(xiàng)目。它是國(guó)際空間站上唯一大型物理實(shí)驗(yàn),是人類第一次在太空中精密地測(cè)量高能量帶電原子核粒子的實(shí)驗(yàn)。其目的是為尋找反物質(zhì)所組成的宇宙和暗物質(zhì)的來(lái)源以及測(cè)量宇宙線的來(lái)源。   但是對(duì)于AMS實(shí)驗(yàn)的空間電子系統(tǒng),同樣會(huì)受到高能粒子的襲擊,導(dǎo)致存儲(chǔ)器的內(nèi)容發(fā)生變化,改寫半導(dǎo)體存儲(chǔ)器件的邏輯狀態(tài),導(dǎo)致存儲(chǔ)單元在邏輯&ls
          • 關(guān)鍵字: FPGA  存儲(chǔ)器  AMS  編碼  譯碼  

          TMS320C62X DSP的混合編程研究

          •   TMS320C62X是美國(guó)德州儀器公司(TI)的新一代高性能定點(diǎn)數(shù)字信號(hào)處理器(DSP)芯片?;贒SP的軟件設(shè)計(jì)問題,就是采用編程語(yǔ)言進(jìn)行算法實(shí)現(xiàn)并使程序效率盡量滿足實(shí)時(shí)性要求。TI DSP的軟件設(shè)計(jì)可以采用匯編語(yǔ)言、高級(jí)語(yǔ)言(C/C++)以及C語(yǔ)言與匯編語(yǔ)言的混合編程。完全采用匯編語(yǔ)言編程復(fù)雜性高、開發(fā)周期長(zhǎng),而完全采用C語(yǔ)言編程則程序的執(zhí)行效率相對(duì)較低,不能滿足實(shí)時(shí)性的要求。為了設(shè)計(jì)出性價(jià)比最好、開發(fā)周期較短、比較復(fù)雜的DSP系統(tǒng),可以采用混合語(yǔ)言編程,把C語(yǔ)言和匯編語(yǔ)言的優(yōu)點(diǎn)有效地結(jié)合起來(lái)。C
          • 關(guān)鍵字: DSP  TI  混合編程  C語(yǔ)言  匯編  

          TMS320VC5402 DSP與串行AD73360 A/D轉(zhuǎn)換器的接口設(shè)計(jì)

          •   隨著對(duì)信號(hào)處理要求的不斷提高以及DSP技術(shù)的不斷發(fā)展,越來(lái)越多的工程技術(shù)人員開始采用DSP進(jìn)行系統(tǒng)設(shè)計(jì)。美國(guó)TI公司的TMS320VC5402(以下簡(jiǎn)稱VC5402)DSP具有運(yùn)算速度快、功耗小和性價(jià)比高的特點(diǎn),已在個(gè)人移動(dòng)通信、信號(hào)與信息處理以及自動(dòng)控制等領(lǐng)域得到了廣泛的應(yīng)用。該芯片提供了兩個(gè)多通道緩沖串行接口(McBSP)與外部設(shè)備進(jìn)行通信。它與串行A/D變換器構(gòu)成的信號(hào)采集與處理系統(tǒng)具有硬件設(shè)計(jì)簡(jiǎn)單、可靠性好的特點(diǎn)。本文將詳細(xì)闡述VC5402與AD73360的接口設(shè)計(jì)。   1 VC5402的
          • 關(guān)鍵字: DSP  TMS320VC5402  串行接口  A/D  

          Actel推出Libero集成開發(fā)環(huán)境 8.4

          •   Actel公司宣布其Libero® 集成開發(fā)環(huán)境 (IDE) 增添全新的功耗優(yōu)化和增強(qiáng)的設(shè)計(jì)創(chuàng)建功能。全新的Libero IDE 8.4針對(duì)基于 Flash的IGLOO®、IGLOO PLUS和 ProASIC®3L現(xiàn)場(chǎng)可編程門陣列 (FPGA),提供由1.14V至 1.575V的FPGA內(nèi)核工作電壓范圍,為設(shè)計(jì)人員提供額外的內(nèi)核電壓選擇,以實(shí)現(xiàn)更低的功耗。新版本Libero IDE改進(jìn)了SmartPower功耗分析工具,便于比較同一設(shè)計(jì)的多種設(shè)計(jì)實(shí)現(xiàn)和器件不同工作條件下的狀況
          • 關(guān)鍵字: Actel  IDE  Libero  FPGA  集成開發(fā)環(huán)境  

          基于TMS320C62X DSP的混合編程研究

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  TI  混合編程  C語(yǔ)言  匯編  

          Altera在40nm:抖動(dòng)、信號(hào)完整性、功耗和工藝達(dá)到最佳的收發(fā)器

          •   1. 引言   在摩爾定律的推動(dòng)下,半導(dǎo)體行業(yè)技術(shù)發(fā)展非常迅速,集成電路晶體管數(shù)量每?jī)赡攴?,?duì)器件或者系統(tǒng)之間的通信鏈路數(shù)據(jù)速率要求越來(lái)越高。而工藝節(jié)點(diǎn)的減小又促進(jìn)了摩爾定律。減小體積可以在單位邏輯中容納更多的功能,提高工作速率、邏輯密度和集成度,同時(shí)降低了。通常采用高級(jí)設(shè)計(jì)方法和工藝技術(shù)來(lái)提高數(shù)據(jù)速率,支持固網(wǎng)和無(wú)線通信、計(jì)算機(jī)、存儲(chǔ)、軍事應(yīng)用以及廣播電子系統(tǒng)發(fā)送接收大量數(shù)據(jù),以滿足不斷增長(zhǎng)的數(shù)據(jù)傳輸和帶寬要求。   微處理器和FPGA等前沿產(chǎn)品采用了65-nm工藝技術(shù)。這些產(chǎn)品的后續(xù)型號(hào)將采
          • 關(guān)鍵字: 半導(dǎo)體  FPGA  微處理器  I/O  

          ARM7與FPGA在工業(yè)控制的結(jié)合

          •   工業(yè)控制中往往需要完成多通道故障檢測(cè)及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨(dú)的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù),故利用ARM芯片與FPGA相結(jié)合來(lái)擴(kuò)展檢控通道是一個(gè)非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實(shí)現(xiàn)方法。   各部分功能簡(jiǎn)介   圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
          • 關(guān)鍵字: 工業(yè)控制  ARM  FPGA  處理器  

          單片機(jī)的FLASH引導(dǎo)裝載系統(tǒng)設(shè)計(jì)

          •   前言   DSP系統(tǒng)的引導(dǎo)裝載是指在系統(tǒng)加電時(shí),由DSP將一段存儲(chǔ)在外部非易失性存儲(chǔ)器中的代碼移植到內(nèi)部高速存儲(chǔ)器單元并執(zhí)行的過程。這種方式即可利用外部存儲(chǔ)單元擴(kuò)展DSP本身有限的ROM資源,又能充分發(fā)揮DSP內(nèi)部資源的高速效能。因此,引導(dǎo)裝載系統(tǒng)的性能直接關(guān)系到整個(gè)DSP系統(tǒng)的可靠性和處理速度,是DSP系統(tǒng)設(shè)計(jì)中必不可少的重要環(huán)節(jié)。在裝載系統(tǒng)中,外部非易失性存儲(chǔ)器和DSP的性能尤為重要。FLASH是一種高密度、非易失性的電可擦寫存儲(chǔ)器,而且單位存儲(chǔ)比特的價(jià)格比傳統(tǒng)EPROM要低。為此,本文介紹了T
          • 關(guān)鍵字: DSP  存儲(chǔ)  接口  FLASH  

          基于ARM的嵌入式系統(tǒng)中從串配置FPGA的實(shí)現(xiàn)

          •   1 引言   ARM(Advanced RISC Machines)既可以認(rèn)為是一個(gè)公司。也可以認(rèn)為是對(duì)一類微處理器的統(tǒng)稱,還可以認(rèn)為是一項(xiàng)技術(shù)?;贏RM技術(shù)的微處理器應(yīng)用約占據(jù)了32位RISC微處理器75%以上的市場(chǎng)份額,ARM技術(shù)正在逐步滲入到人們生活的各個(gè)方面[1]。到目前為止,ARM微處理器及技術(shù)已經(jīng)廣泛應(yīng)用到各個(gè)領(lǐng)域,包括工業(yè)控制領(lǐng)域、網(wǎng)絡(luò)應(yīng)用、消費(fèi)類電子產(chǎn)品、成像和安全產(chǎn)品等。   FPGA(Field Programmable Gate Array)是一種高密度現(xiàn)場(chǎng)可編程邏輯器件,
          • 關(guān)鍵字: ARM  嵌入式  FPGA  SRAM  

          基于FPGA的數(shù)據(jù)無(wú)阻塞交換設(shè)計(jì)

          •   0 引言   隨著FPGA和大規(guī)模集成電路的發(fā)展,數(shù)據(jù)交換的實(shí)現(xiàn)有了新的方法。在該設(shè)計(jì)中,F(xiàn)PGA完成串口數(shù)據(jù)信號(hào)(TXD、RXD)的交換,專用的時(shí)隙交換芯片完成串口握手線(RTS、CTS、DTR、DSR、DCD、RI)的交換。內(nèi)部有硬件沖突監(jiān)測(cè)功能,能夠自動(dòng)檢測(cè)到2個(gè)終端同時(shí)連接到同一個(gè)信道或2個(gè)信道連接到同一個(gè)終端,并自動(dòng)將舊的連接狀態(tài)拆除,建立新的鏈路。這樣就使原來(lái)的連接終端進(jìn)入空閑狀態(tài),保證終端和信道時(shí)間軸上的無(wú)縫隙切換。通過判斷RI的狀態(tài),它還可以監(jiān)視信道DCE的狀態(tài),判斷出信道是否有請(qǐng)求
          • 關(guān)鍵字: FPGA  集成電路  數(shù)據(jù)交換  串口  

          FPGA躋身汽車系統(tǒng)關(guān)鍵應(yīng)用領(lǐng)域

          •   消費(fèi)者迫切需求的輔助駕駛系統(tǒng)技術(shù)需要具有先進(jìn)精密功能且外形尺寸又非常小的高可靠性元件。由于這些系統(tǒng)尺寸很小,而且彼此非常靠近,因此還要求器件具有超低功耗和良好的耐久性。空間受限的系統(tǒng)在設(shè)計(jì)方面存在的熱可靠性問題可通過采用較少的元件及超低的功耗來(lái)解決。Actel公司以Flash為基礎(chǔ)的ProASIC3 FPGA具有固件錯(cuò)誤免疫力、低功耗和小外形尺寸等優(yōu)勢(shì),因而消除了FPGA(現(xiàn)場(chǎng)可編程門陣列)用于安全關(guān)鍵汽車應(yīng)用領(lǐng)域的障礙。   汽車工程師過去通常依賴于MCU(微控制器)和定制ASIC(專用集成電
          • 關(guān)鍵字: FPGA  ASIC  MCU  ProASIC3  半導(dǎo)體器件  

          基于FPGA+DSP的實(shí)時(shí)圖像處理平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)

          • 藥用管制瓶在灌裝前必須進(jìn)行多個(gè)指標(biāo)檢測(cè)。針對(duì)實(shí)際生產(chǎn)的需要,基于FPGA和DSP,提出并設(shè)計(jì)了小型化、低功耗的多通道高速實(shí)時(shí)圖像采集、處理和顯示系統(tǒng)。給出了影響系統(tǒng)性能的主要因素。
          • 關(guān)鍵字: 平臺(tái)  設(shè)計(jì)  實(shí)現(xiàn)  圖像處理  實(shí)時(shí)  FPGA  DSP  基于  

          基于USB和DSP的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

          • 摘要:介紹了一種利用USB2.0的高速傳輸特性,基于USB和DSP的數(shù)據(jù)采集系統(tǒng)。詳細(xì)論述了系統(tǒng)的總體結(jié)構(gòu)、部分硬...
          • 關(guān)鍵字: USB  DSP  FPGA  

          基于OMAP的MPEG-4實(shí)時(shí)解碼器的實(shí)現(xiàn)

          •   隨著移動(dòng)通信和多媒體技術(shù)的發(fā)展,人們對(duì)通信的要求已不滿足于傳統(tǒng)的語(yǔ)音業(yè)務(wù),而是追求更高品質(zhì)的視頻、音頻等多媒體信息服務(wù)。在多媒體通信中,視頻區(qū)別于音頻和文字的顯著特點(diǎn)是其大數(shù)據(jù)量以及高處理復(fù)雜度?,F(xiàn)有的移動(dòng)終端一般采用DSP芯片作為核心,DSP芯片在數(shù)據(jù)處理方面具有較多的優(yōu)勢(shì),但其系統(tǒng)處理和控制能力比較弱。第三代移動(dòng)通信(3G)終端需要提供更多更復(fù)雜的服務(wù)如實(shí)時(shí)視頻交互等,原有的DSP芯片很難滿足這些需求[1]。TI公司提出了開放式多媒體應(yīng)用平臺(tái)OMAP(Open Multimedia Applica
          • 關(guān)鍵字: OMAP  開放式多媒體平臺(tái)  DSP  ARM  MPEG-4  
          共9875條 547/659 |‹ « 545 546 547 548 549 550 551 552 553 554 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();