EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
基于PCI總線和DSP芯片的圖像處理平臺(tái)的硬件設(shè)計(jì)
- 隨著計(jì)算機(jī)、多媒體和數(shù)據(jù)通信技術(shù)的高速發(fā)展,數(shù)字圖像技術(shù)近年來(lái)得到了極大的重視和長(zhǎng)足的發(fā)展,并在科學(xué)研究、工業(yè)生產(chǎn)、醫(yī)療衛(wèi)生、教育、娛樂(lè)、管理和通信等方面取得了廣泛的應(yīng)用。同時(shí),人們對(duì)計(jì)算機(jī)視頻應(yīng)用的要求也越來(lái)越高,從而使得高速、便捷、智能化的高性能數(shù)字圖像處理設(shè)備成為未來(lái)視頻設(shè)備的發(fā)展方向,這必然要求產(chǎn)生相適應(yīng)的新理論、新方法和新算法。為了在利用這些新技術(shù)的過(guò)程中檢驗(yàn)其可行性,研制了基于PCI總線和DSP芯片的圖像處理平臺(tái),該圖像處理平臺(tái)是利用PHILIPS公司的視頻輸入處理器SAA7113、TI公
- 關(guān)鍵字: DSP PCI總線 圖像處理 TMS320C32
賽靈思:從器件商向方案商“華麗轉(zhuǎn)身”
- “我感到目前半導(dǎo)體企業(yè)正面臨一個(gè)問(wèn)題,就是他們不了解應(yīng)用,更不要說(shuō)多個(gè)相互銜接的應(yīng)用了。這使他們與系統(tǒng)客戶之間出現(xiàn)了一個(gè)‘?dāng)嗔褞Аl(fā)展受到了限制?!苯衲?月,有30多年半導(dǎo)體行業(yè)經(jīng)驗(yàn)的恩智浦執(zhí)行副總裁TheoClaasen先生對(duì)《中國(guó)電子報(bào)》記者說(shuō)。其實(shí),很多半導(dǎo)體巨頭都已經(jīng)看到了這一點(diǎn),并采取了向系統(tǒng)方案縱向延伸的戰(zhàn)略,使自己更加接近客戶。在可編程邏輯器件(FPGA)領(lǐng)域,賽靈思(Xilinx)公司也正在努力從一家器件廠商向一家要深入了解應(yīng)用的方案廠
- 關(guān)鍵字: Xilinx FPGA IC設(shè)計(jì) ISE
FPGA應(yīng)用愈加廣泛 行業(yè)演進(jìn)呈現(xiàn)三大趨勢(shì)
- FPGA(現(xiàn)場(chǎng)可編程邏輯器件)產(chǎn)品的應(yīng)用領(lǐng)域已經(jīng)從原來(lái)的通信擴(kuò)展到消費(fèi)電子、汽車(chē)電子、工業(yè)控制、測(cè)試測(cè)量等廣泛的領(lǐng)域。而應(yīng)用的變化也使FPGA產(chǎn)品近幾年的演進(jìn)趨勢(shì)越來(lái)越明顯:一方面,F(xiàn)PGA供應(yīng)商致力于采用當(dāng)前最先進(jìn)的工藝來(lái)提升產(chǎn)品的性能,降低產(chǎn)品的成本;另一方面,越來(lái)越多的通用IP(知識(shí)產(chǎn)權(quán))或客戶定制IP被引入FPGA中,以滿足客戶產(chǎn)品快速上市的要求。此外,F(xiàn)PGA企業(yè)都在大力降低產(chǎn)品的功耗,滿足業(yè)界越來(lái)越苛刻的低功耗需求。 第一時(shí)間采用新工藝提升性能降低成本 半導(dǎo)體產(chǎn)品的集成度和成本
- 關(guān)鍵字: FPGA ASIC SRAM 低功耗
角逐中國(guó)市場(chǎng) FPGA企業(yè)各有高招
- 隨著產(chǎn)品對(duì)成本、性能、尺寸、安全性和功耗等要求不斷提高,F(xiàn)PGA(現(xiàn)場(chǎng)可編程門(mén)陣列)的應(yīng)用也逐漸增多。近年來(lái),整個(gè)可編程邏輯器件產(chǎn)業(yè)的增長(zhǎng)速度幾乎是整個(gè)半導(dǎo)體產(chǎn)業(yè)增速的兩倍。同時(shí),隨著中國(guó)在全球市場(chǎng)地位日益突出,各大FPGA廠商也加緊在亞太區(qū)尤其是中國(guó)市場(chǎng)精耕細(xì)作。 提升服務(wù)品質(zhì) 深耕中國(guó)市場(chǎng) 賽靈思公司亞太區(qū)市場(chǎng)及應(yīng)用總監(jiān) 張宇清 在新任首席執(zhí)行 官 MosheGavrielov的帶領(lǐng)下,賽靈思在中國(guó)將獲得戰(zhàn)略性成長(zhǎng),增長(zhǎng)更迅速。同時(shí),依托中國(guó)經(jīng)濟(jì)的迅速增長(zhǎng),賽靈思還將繼續(xù)通過(guò)優(yōu)秀
- 關(guān)鍵字: FPGA PLD
針對(duì)功率設(shè)計(jì)的SDR解決方案
- 由于像美國(guó)聯(lián)合戰(zhàn)術(shù)無(wú)線電系統(tǒng)(JTRS)這樣的計(jì)劃,軟件定義的無(wú)線電(SDR)早已被證實(shí)。然而,有許多問(wèn)題嚴(yán)重地制約著SDR的廣泛部署,其中相當(dāng)重要的問(wèn)題就是功率。 功率是在設(shè)計(jì)每一個(gè)SDR子系統(tǒng)時(shí)的主要考慮因素,特別是因?yàn)樗鼈円谋扔布o(wú)線電更多的功率。例如,為了獲得預(yù)期的無(wú)線電通信距離(依賴于鏈路的狀況,典型值為5-10千米數(shù)量級(jí)),射頻(RF)前端必須具備足夠的發(fā)射功率。同樣,對(duì)于靠電池工作的無(wú)線電設(shè)備,RF前端、調(diào)制解調(diào)器和加密處理子系統(tǒng)的功耗都直接影響無(wú)線電設(shè)備的壽命。此外,對(duì)由調(diào)制
- 關(guān)鍵字: FPGA 無(wú)線電 SDR 功耗
視頻監(jiān)控系統(tǒng)中基于FPGA的視頻處理
- 視頻監(jiān)控系統(tǒng)是火車(chē)站、機(jī)場(chǎng)、銀行、娛樂(lè)場(chǎng)所、購(gòu)物中心甚至家庭保安的重要組件。隨著安全風(fēng)險(xiǎn)增加,對(duì)視覺(jué)監(jiān)視和記錄事件的需求以多種使用模式激增。因此,新架構(gòu)必須為橫跨一整套日漸繁雜的視頻監(jiān)控系統(tǒng)要求的成本效益方案提供可擴(kuò)展性。 上市時(shí)間的壓力、新CODEC標(biāo)準(zhǔn)、日益廣泛的要求(包括先進(jìn)的目標(biāo)探測(cè)、運(yùn)動(dòng)探測(cè)、目標(biāo)跟蹤和目標(biāo)跟蹤特性),這些不過(guò)是新型視頻監(jiān)控架構(gòu)所面臨挑戰(zhàn)中的幾項(xiàng)。伴隨挑戰(zhàn)而來(lái)的是對(duì)可擴(kuò)展為不同性能范圍的實(shí)現(xiàn)的需求。 對(duì)于從低端到高端以及從單機(jī)到PC擴(kuò)展卡的任何視頻
- 關(guān)鍵字: 視頻監(jiān)控 DVR FPGA Xilinx
航空?qǐng)D像壓縮系統(tǒng)的DSP設(shè)計(jì)及實(shí)現(xiàn)
- 航空?qǐng)D像由于可以提供大量豐富的直觀信息,因而在軍事偵察、搶險(xiǎn)救災(zāi)、氣象探測(cè)等領(lǐng)域得到了廣泛應(yīng)用。航空?qǐng)D像由于是遠(yuǎn)距離成像,所以分辨率較低且數(shù)據(jù)量很大。如果要把拍攝的航空?qǐng)D像實(shí)時(shí)回傳,就必須對(duì)其進(jìn)行壓縮編碼。由于圖像壓縮算法復(fù)雜,因此決定了回傳系統(tǒng)必須采用高速數(shù)字信號(hào)處理芯片來(lái)實(shí)現(xiàn)。DSP作為當(dāng)前運(yùn)算性能最高的信號(hào)處理芯片,成為實(shí)現(xiàn)系統(tǒng)方案的最佳選擇。 目前進(jìn)行圖像壓縮的方法很多,主要集中在小波變換、分形壓縮、神經(jīng)網(wǎng)絡(luò)編碼等幾個(gè)領(lǐng)域。其中小波變換編碼憑借其優(yōu)良的時(shí)頻特性和多分辨率特性成
- 關(guān)鍵字: DSP 圖像壓縮 航空?qǐng)D像 提升小波
NI推出圖形化系統(tǒng)設(shè)計(jì)平臺(tái)最新版本LabVIEW 8.6
- NI 日前隆重發(fā)布了可應(yīng)用于控制、測(cè)試及嵌入式系統(tǒng)開(kāi)發(fā)的圖形化系統(tǒng)設(shè)計(jì)平臺(tái)的最新版本——LabVIEW 8.6。得益于LabVIEW軟件平臺(tái)天生并行的圖形化編程方式,LabVIEW 8.6版本提供了全新工具幫助工程師和科學(xué)家們從多核處理器、現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGAs) 及無(wú)線通信等商業(yè)技術(shù)中獲益。 目前,為了能夠使用這些最新技術(shù),工程師們往往不得不使用非專為并行編程設(shè)計(jì)的軟件工具。而最新版的LabVIEW則為他們提供了獨(dú)立的平臺(tái),通過(guò)采用多核處理器技術(shù)提高
- 關(guān)鍵字: NI LabVIEW 8.6 嵌入式 FPGA
IP視頻監(jiān)控市場(chǎng)明年啟動(dòng) 分銷(xiāo)商積極參與
- 編者按:IP視頻監(jiān)控作為新興的朝陽(yáng)產(chǎn)業(yè),已經(jīng)成為產(chǎn)業(yè)鏈上下游廠商關(guān)注的熱點(diǎn),記者通過(guò)采訪此領(lǐng)域的電子分銷(xiāo)企業(yè),發(fā)現(xiàn)分銷(xiāo)商已經(jīng)積極參與到IP視頻監(jiān)控產(chǎn)品的開(kāi)發(fā)與推廣中。他們表示IP產(chǎn)品肯定是未來(lái)的趨勢(shì),但目前產(chǎn)品投放到市場(chǎng)的量還很小,終端用戶需要在技術(shù)上和應(yīng)用上有一個(gè)接受的時(shí)間,明年上半年市場(chǎng)可能會(huì)全面啟動(dòng)。 北京合眾達(dá)電子技術(shù)有限責(zé)任公司總經(jīng)理俞高峰 北京合眾達(dá)電子技術(shù)有限責(zé)任公司總經(jīng)理俞高峰觀點(diǎn): 在視頻監(jiān)控產(chǎn)品領(lǐng)域我們代理TI的芯片。T
- 關(guān)鍵字: DSP IP視頻監(jiān)控 半導(dǎo)體 TI DVR IP攝像機(jī)
一種專用高速數(shù)據(jù)記錄器的設(shè)計(jì)和實(shí)現(xiàn)
- 在持續(xù)數(shù)據(jù)采集存儲(chǔ)系統(tǒng)中,數(shù)據(jù)存儲(chǔ)是一項(xiàng)關(guān)鍵技術(shù)。常規(guī)的數(shù)據(jù)記錄器多采用總線型設(shè)計(jì)思路。過(guò)去的做法是通過(guò)內(nèi)存將采集和存儲(chǔ)聯(lián)系起來(lái)。外部采集到的數(shù)據(jù)經(jīng)由PCI總線送入系統(tǒng)內(nèi)存,然后再由主機(jī)把數(shù)據(jù)寫(xiě)入磁介質(zhì)存儲(chǔ)器。由于數(shù)據(jù)兩次經(jīng)由PCI總線進(jìn)出內(nèi)存,總線效率降低一半,速度也降低很多。 隨著對(duì)PCI總線和SCSI總線接口協(xié)議以及計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)的了解愈加深入,現(xiàn)在多采用映射內(nèi)存及總線主控技術(shù),使SCSI適配器對(duì)PCI采集設(shè)備直接進(jìn)行訪問(wèn)。由于避開(kāi)了系統(tǒng)內(nèi)存這一環(huán)節(jié),速度得到了很大的提高。
- 關(guān)鍵字: 數(shù)據(jù)采集 存儲(chǔ) PCI SCSI DMA DSP
一種專用高速數(shù)據(jù)記錄器的設(shè)計(jì)和實(shí)現(xiàn)
- 在持續(xù)數(shù)據(jù)采集存儲(chǔ)系統(tǒng)中,數(shù)據(jù)存儲(chǔ)是一項(xiàng)關(guān)鍵技術(shù)。常規(guī)的數(shù)據(jù)記錄器多采用總線型設(shè)計(jì)思路。過(guò)去的做法是通過(guò)內(nèi)存將采集和存儲(chǔ)聯(lián)系起來(lái)。外部采集到的數(shù)據(jù)經(jīng)由PCI總線送入系統(tǒng)內(nèi)存,然后再由主機(jī)把數(shù)據(jù)寫(xiě)入磁介質(zhì)存儲(chǔ)器。由于數(shù)據(jù)兩次經(jīng)由PCI總線進(jìn)出內(nèi)存,總線效率降低一半,速度也降低很多。 隨著對(duì)PCI總線和SCSI總線接口協(xié)議以及計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)的了解愈加深入,現(xiàn)在多采用映射內(nèi)存及總線主控技術(shù),使SCSI適配器對(duì)PCI采集設(shè)備直接進(jìn)行訪問(wèn)。由于避開(kāi)了系統(tǒng)內(nèi)存這一環(huán)節(jié),速度得到了很大的提高。
- 關(guān)鍵字: 數(shù)據(jù)采集 存儲(chǔ) PCI SCSI DMA DSP
滑動(dòng)相關(guān)法偽碼捕獲的FPGA實(shí)現(xiàn)
- 引言 對(duì)于碼分多址的擴(kuò)頻通信方式而言,只有當(dāng)接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時(shí),有用的信息才能被解出。因此,擴(kuò)頻序列相位的捕獲與跟蹤是擴(kuò)頻通信系統(tǒng)的關(guān)鍵,而偽碼序列相位的捕獲尤為重要。滑動(dòng)相關(guān)法是常用的方法之一。擴(kuò)頻通信系統(tǒng)要求實(shí)時(shí)性,以及較高的數(shù)據(jù)處理速度,這正是FPGA的優(yōu)勢(shì)。所以在擴(kuò)頻通信系統(tǒng)中,大量應(yīng)用FPGA芯片作為前級(jí)處理芯片。 實(shí)現(xiàn)原理 原理分析 接收機(jī)端接收到的擴(kuò)頻信號(hào)可以表示為: 其中,P_{r}為接收信號(hào)功率,τ_tdzldhl為傳輸時(shí)延,
- 關(guān)鍵字: FPGA 擴(kuò)頻通信 多址 滑動(dòng)相關(guān)法
基于FPGA的QPSK信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)
- 前言 調(diào)相脈沖信號(hào)可以獲得較大的壓縮比,它作為一種常用的脈沖壓縮信號(hào),在現(xiàn)代雷達(dá)及通信系統(tǒng)中獲得了廣泛應(yīng)用。隨著近年來(lái)軟件無(wú)線電技術(shù)和電子技術(shù)的發(fā)展,DDS(直接數(shù)字頻率合成)用于實(shí)現(xiàn)信號(hào)產(chǎn)生的應(yīng)用越來(lái)越廣。DDS技術(shù)從相位的概念出發(fā)進(jìn)行頻率合成,它采用數(shù)字采樣存儲(chǔ)技術(shù),可以產(chǎn)生點(diǎn)頻、線性調(diào)頻、ASK、PSK及FSK等各種形式的信號(hào),其幅度和相位一致性好,具有電路控制簡(jiǎn)單、相位精確、頻率分辨率高、頻率切換速度快、輸出信號(hào)相位噪聲低、易于實(shí)現(xiàn)全數(shù)字化設(shè)計(jì)等突出優(yōu)點(diǎn)。 目前,DDS的ASIC芯片如
- 關(guān)鍵字: FPGA 信號(hào)源 ASIC QPSK DDS
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473