<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          Floorplanner工具在基于FPGA的嵌入式系統(tǒng)設(shè)計中的應(yīng)用

          • Floorplanner工具在基于FPGA的嵌入式系統(tǒng)設(shè)計中的應(yīng)用,利用本文談到的Floorplanner工具可以對嵌入式處理器、相關(guān)的IP和定制邏輯進(jìn)行布局控制和分組,簡化復(fù)雜系統(tǒng)級芯片的開發(fā),提高系統(tǒng)整體性能。
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計  應(yīng)用  嵌入式  FPGA  工具  基于  Floorplanner  

          利用優(yōu)化的DSP加快無線基礎(chǔ)設(shè)施的設(shè)計

          • 為基站定制的數(shù)字信號處理器以及為針對無線通信設(shè)施(CI)設(shè)計的其它類型系統(tǒng)定制的數(shù)字信號處理器通常是市場中速度最快且功能最強(qiáng)大的處理器。
          • 關(guān)鍵字: 基礎(chǔ)設(shè)施  設(shè)計  無線  加快  優(yōu)化  DSP  利用  

          基于DSP的電動機(jī)速度調(diào)控試驗臺的開發(fā)

          將FPGA/CPLD技術(shù)用于防止移動設(shè)備盜竊

          FPGA中軟FIFO設(shè)計和實現(xiàn)

          • 異步FIFO是一種在電子系統(tǒng)中得到廣泛應(yīng)用的器件,文中介紹了一種基于FPGA的異步FIFO設(shè)計方法。使用這種方法可以設(shè)計出高速、高可靠的異步FIFO。
          • 關(guān)鍵字: FPGA  FIFO      

          Stratix FPGA電源方案設(shè)計與驗證

          • 針對Stratix系列FPGA系統(tǒng)電源需求情況,給出了一套基于Intersil高效三輸出同步補(bǔ)償穩(wěn)定器的“單片”電源解決方案。
          • 關(guān)鍵字: 驗證  方案設(shè)計  電源  FPGA  Stratix  

          采用靈活的汽車FPGA提高片上系統(tǒng)級集成和降低物料

          • 汽車制造商們堅持不懈地改進(jìn)車內(nèi)舒適性、安全性、便利性、工作效能和娛樂性,反過來,這些努力又推動了各種車內(nèi)數(shù)字技術(shù)的應(yīng)用。
          • 關(guān)鍵字: FPGA  汽車  片上系統(tǒng)  集成    

          如何用FPGA實現(xiàn)算法的硬件加速

          四種常用FPGA/CPLD設(shè)計思想與技巧

          功率與性能:DSP 設(shè)計面臨的終極挑戰(zhàn)

          • 多年來,數(shù)字信號處理器 (DSP) 設(shè)計人員一直在應(yīng)付這樣一項艱難的工作:提供占用空間小的高性能芯片,而且要不影響靈活性和軟件的可編程能力。 ? 由于新的應(yīng)用程序發(fā)展速度驚人,提供的 DSP 必須在功率、性能和使用壽命上跟上這種速
          • 關(guān)鍵字: DSP  Doug Morrissey  

          基于FPGA的VGA顯示模式和像素頻率的識別

          • 視頻采集卡不僅能用于影像處理,還可以用一臺顯示器同時顯示、監(jiān)控多臺主機(jī)的內(nèi)容,達(dá)到實時控制多臺主機(jī)的目的。隨著數(shù)字影像技術(shù)的不斷發(fā)展,使得視頻采集卡的需求不斷增加,在電子通信與信息處理領(lǐng)域得到廣泛應(yīng)用。而傳統(tǒng)的視頻采集卡硬件實現(xiàn)復(fù)雜,難于向便攜、嵌入的方向發(fā)展。因此,設(shè)計一種硬件簡單、使用方便、便于嵌入到系統(tǒng)中的視頻信號采集電路具有重要的意義。
          • 關(guān)鍵字: FPGA  VGA  模式  像素    

          基于FPGA的UART IP核設(shè)計與實現(xiàn)

          • 本文設(shè)計了一種基于FPGA的UART核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC應(yīng)用。
          • 關(guān)鍵字: FPGA  UART  IP核    

          Altium 創(chuàng)新電子設(shè)計平臺即插即用新選項

          •   Alitum在美國硅谷 ESC 展會推出四款用于 Altium 創(chuàng)新電子設(shè)計平臺的新型 FPGA 子板和插件外圍板   2008 年 4 月 22 日,北京—Altium 不斷開發(fā)和擴(kuò)展 Altium 創(chuàng)新電子設(shè)計平臺。這一創(chuàng)新電子設(shè)計平臺將榮獲大獎的一體化設(shè)計軟件 Altium Designer 與可重構(gòu)硬件平臺 Desktop NanoBoard 完美結(jié)合,從而為電子設(shè)計工程師帶來了器件智能設(shè)計解決方案。   在美國加利福尼亞硅谷舉行的 ESC 展覽會上,Altium 展出了一系列
          • 關(guān)鍵字: Alitum   FPGA   Xilinx  

          低電壓PLD/FPGA的供電設(shè)計

          • 由于半導(dǎo)體制造工藝的原因,低電壓器件的成本比傳統(tǒng)5V器件更低,性能更優(yōu)。面對低電壓芯片的廣泛使用,我們必須重新改造我們的電源系統(tǒng)。
          • 關(guān)鍵字: FPGA  PLD  低電壓  供電    

          基于FPGA和AD768的高精度信號卡設(shè)計

          • 本文介紹了一種高精度信號卡的設(shè)計,它采用Xilinx公司的可編程邏輯器件XCF2S50E及AD768來實現(xiàn)。采用FPGA簡化了電路設(shè)計,提高了系統(tǒng)的設(shè)計靈活性;采用16位的D/A變換器AD768則提高了信號卡的精度。
          • 關(guān)鍵字: FPGA  768  AD  高精度    
          共9875條 567/659 |‹ « 565 566 567 568 569 570 571 572 573 574 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();