<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          基于FPGA的新型脈沖電源控制系統(tǒng)

          • 1引言在同步輻射加速器的電源設(shè)備中,舊的脈沖電源控制系統(tǒng)采用通用的邏輯元器件進(jìn)行設(shè)計(jì),電路復(fù)雜,調(diào)試...
          • 關(guān)鍵字: FPGA  VHDL  脈沖電源  

          j基于FPGA EP2S60的SoPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方案

          • j基于FPGA EP2S60的SoPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方案,為了提高設(shè)計(jì)性能(有時(shí)甚至只是為了達(dá)到設(shè)計(jì)要求),對(duì)所設(shè)計(jì)的SOPC系統(tǒng)進(jìn)行綜合優(yōu)化是非常必要的。論文結(jié)合具體工程,以Altera公司的FPGA EP2S60為例,探討了SOPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方法。

            1 綜合優(yōu)化設(shè)計(jì)的一般流
          • 關(guān)鍵字: 綜合  優(yōu)化  方案  設(shè)計(jì)  系統(tǒng)  FPGA  EP2S60  SoPC  基于  

          CEVA與Dirac合作提供先進(jìn)揚(yáng)聲器校正功能

          • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司和高端音頻技術(shù)專(zhuān)業(yè)廠商Dirac Research AB宣布,兩家公司合作提供用于32位CEVA-TeakLite-III DSP的先進(jìn)揚(yáng)聲器校正功能,瞄準(zhǔn)移動(dòng)、家用和汽車(chē)應(yīng)用。Dirac技術(shù)拓展了CEVA在低功率、高性能音頻平臺(tái)方面的領(lǐng)導(dǎo)能力,而該解決方案已獲一家頂級(jí)音頻芯片供應(yīng)商采用。
          • 關(guān)鍵字: Dirac  CEVA  DSP   

          基于A/D和DSP的高速數(shù)據(jù)采集系統(tǒng)方案介紹

          • 中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A/D同時(shí)將和路與差路信號(hào)采樣,并分別送入兩個(gè)FIFO;DSP分時(shí)從兩個(gè)FIFO中
          • 關(guān)鍵字: DSP  高速數(shù)據(jù)  采集系統(tǒng)  方案    

          一種DSP小系統(tǒng)接口電路可移植性設(shè)計(jì)方案

          • 引言所謂可移植性是指系統(tǒng)或電路不改動(dòng)或者通過(guò)跳線、可編程器件的擦寫(xiě)等簡(jiǎn)單改動(dòng)就可以適應(yīng)不同的外部系...
          • 關(guān)鍵字: DSP  小系統(tǒng)接口  可移植性  

          基于DSP的USB語(yǔ)音傳輸接口設(shè)計(jì)

          • 引言USB把所有的輸入和輸出外設(shè)都置于機(jī)箱之外,而不用任何擴(kuò)展槽。他是快速、雙向、同步、動(dòng)態(tài)連接且價(jià)格...
          • 關(guān)鍵字: DSP  USB  語(yǔ)音傳輸  

          DSP處理器TMS320C6201與FLASH存儲(chǔ)器接口設(shè)計(jì)

          • DSP是針對(duì)實(shí)時(shí)數(shù)字信號(hào)處理而設(shè)計(jì)的數(shù)字信號(hào)處理器,由于它具有計(jì)算速度快、體積小、功耗低的突出優(yōu)點(diǎn),非常適...
          • 關(guān)鍵字: DSP  MS320C6201  FLASH存儲(chǔ)器  

          基于ISA總線的通用多DSP目標(biāo)系統(tǒng)

          • 1概述隨著大規(guī)模集成電路水平的發(fā)展,以數(shù)字信號(hào)處理器(DigitalSignalProcess,DSP)為基礎(chǔ)的實(shí)時(shí)數(shù)字信號(hào)...
          • 關(guān)鍵字: ISA總線  DSP  目標(biāo)系統(tǒng)  

          基于PCI總線通用DSP信號(hào)處理系統(tǒng)的設(shè)計(jì)

          • 1引言1.1DSP簡(jiǎn)介及基本特點(diǎn)數(shù)字信號(hào)的處理離不開(kāi)算法和實(shí)現(xiàn)手段。數(shù)字信號(hào)處理器(digitalsignalproce...
          • 關(guān)鍵字: PCI總線  DSP  信號(hào)處理系統(tǒng)  

          基于DSP的3G LTE系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  3G  LTE  

          基于DSP TMS320LF2407的人機(jī)界面設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  TMS320LF2407  人機(jī)界面  

          DSP智能電機(jī)控制提高能量效率

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  智能電機(jī)控制  能量效率  

          基于FPGA高精度浮點(diǎn)運(yùn)算器的FFT設(shè)計(jì)與仿真

          • 摘要 基于IEEE浮點(diǎn)表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點(diǎn)運(yùn)算器的FFT的設(shè)計(jì)。利用VHDL語(yǔ)言描述了蝶形運(yùn)算過(guò)程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結(jié)果。
            關(guān)鍵詞 快速
          • 關(guān)鍵字: FPGA  FFT  高精度  浮點(diǎn)運(yùn)算器    

          基于FPGA的智能驅(qū)動(dòng)控制系統(tǒng)設(shè)計(jì)

          • 智能驅(qū)動(dòng)器以及許多汽車(chē)和 ISM 廠商正面臨著滿(mǎn)足新的市場(chǎng)需求和不斷發(fā)展的標(biāo)準(zhǔn)要求所帶來(lái)的重重挑戰(zhàn)。在現(xiàn)代工業(yè)和汽車(chē)應(yīng)用中,電機(jī)必須具有高效、低噪聲、速度范圍寬、可靠性高、成本合理等特性。在當(dāng)今工廠里,電機(jī)
          • 關(guān)鍵字: FPGA  驅(qū)動(dòng)控制  系統(tǒng)設(shè)計(jì)    

          基于FPGA高速數(shù)據(jù)采集與傳輸?shù)穆暦鶞y(cè)井系統(tǒng)

          • 摘要 針對(duì)測(cè)井中信號(hào)傳輸速度低、操作繁瑣等問(wèn)題,提出一種高速數(shù)據(jù)采集與傳輸?shù)男路椒?。該設(shè)計(jì)系統(tǒng)采用高速AD轉(zhuǎn)換,以靈活、高效性?xún)r(jià)比FPGA芯片-EP1C6為平臺(tái),利用USB傳輸,實(shí)現(xiàn)了基于Verilog的聲幅測(cè)井系統(tǒng)。最終,
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集  傳輸    
          共9875條 318/659 |‹ « 316 317 318 319 320 321 322 323 324 325 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();