<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          大型FPGA設(shè)計(jì)中的多時(shí)鐘設(shè)計(jì)策略

          • 利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過(guò)程中最重要的一步是確定要
          • 關(guān)鍵字: FPGA  大型  策略  多時(shí)鐘    

          一種用于FPGA互聯(lián)資源測(cè)試的新方法

          • 摘要:以基于靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)的現(xiàn)場(chǎng)可編程門陣列(FPGA)為例,在傳統(tǒng)的三次測(cè)試方法的基礎(chǔ)上提出了一種新穎的針對(duì)FPGA互聯(lián)資源的測(cè)試方法。該方法運(yùn)用了層次化的思想,根據(jù)開(kāi)關(guān)矩陣中可編程互聯(lián)點(diǎn)(PIP)兩端連線資
          • 關(guān)鍵字: FPGA  互聯(lián)  方法  資源測(cè)試    

          基于FPGA的超級(jí)電容均壓及充放電設(shè)計(jì)

          • 摘要:由于超級(jí)電容器單體性能參數(shù)的離散性,當(dāng)多個(gè)單體串聯(lián)組成電容器組時(shí),在充放電過(guò)程中容易造成過(guò)充或過(guò)放現(xiàn)象,嚴(yán)重危害超級(jí)電容器的使用壽命。文中提出以FPGA為檢測(cè)、控制單元,對(duì)電容進(jìn)行有效地充放電控制,
          • 關(guān)鍵字: FPGA  超級(jí)電容  充放電    

          Xilinx FPGA 配置電路分類

          • FPGA配置電路可以看成用戶設(shè)計(jì)和硬件電路之間的連接紐帶,最終目的是在一定外部條件下,準(zhǔn)確快速地實(shí)現(xiàn)FPGA系統(tǒng)配置。在FPGA的配置系統(tǒng)中,軟件編程由FPGA提供商提供,設(shè)計(jì)人員要掌握其操作方法,將配置數(shù)據(jù)從PC加載
          • 關(guān)鍵字: Xilinx  FPGA  配置電路  分類    

          一種基于FPGA的數(shù)字秒表設(shè)計(jì)方法

          • 摘要:文中介紹了一種基于FPGA的數(shù)字秒表設(shè)計(jì)方法。采用VHDL硬件描述語(yǔ)言,運(yùn)用ModelSim等EDA仿真工具。該設(shè)計(jì)具有外圍電路少、集成度高、可靠性強(qiáng)等優(yōu)點(diǎn)。最后經(jīng)實(shí)驗(yàn)驗(yàn)證,該數(shù)字秒表計(jì)時(shí)準(zhǔn)確,輸入信號(hào)能準(zhǔn)確控制秒
          • 關(guān)鍵字: FPGA  數(shù)字秒表  設(shè)計(jì)方法    

          基于FPGA的高壓交聯(lián)電纜測(cè)試電源的研制

          • 摘要:分析了串聯(lián)諧振的原理并通過(guò)推導(dǎo)得出諧振電容兩端電壓的關(guān)系式,結(jié)合目前國(guó)內(nèi)高壓電纜耐壓測(cè)試的發(fā)展現(xiàn)狀,證明了變頻串聯(lián)諧振試驗(yàn)方法的優(yōu)越性。對(duì)于控制部分,利用現(xiàn)場(chǎng)可編程門陣列(FPCA)實(shí)現(xiàn)了自動(dòng)頻率跟蹤
          • 關(guān)鍵字: 測(cè)試  電源  研制  電纜  交聯(lián)  FPGA  高壓  基于  

          基于DSP和OZ890構(gòu)成的電池管理系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  OZ890  電池管理系統(tǒng)  

          TI MCU總經(jīng)理解讀公司策略

          • 2012年2月28日,在TI基于FRAM的MSP430系列—金剛狼發(fā)布會(huì)上,《電子產(chǎn)品世界》訪問(wèn)了TI 副總裁、微控制器(MCU)業(yè)務(wù)部總經(jīng)理Scott Roller,請(qǐng)他介紹了這幾年的發(fā)展戰(zhàn)略。?亮點(diǎn):?* 今年會(huì)花很多精力在超低功耗上。 *? 在中國(guó)的MCU設(shè)計(jì)團(tuán)隊(duì)今年將針對(duì)中國(guó)推出一個(gè)MCU產(chǎn)品線。不僅要Design in China,還要Define in China。
          • 關(guān)鍵字: TI MCU DSP  

          賽靈思宣布業(yè)界首款28nm FPGA開(kāi)始量產(chǎn)

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.(NASDAQ: XLNX))今日宣布行業(yè)第一個(gè)28nm FPGA器件已經(jīng)針對(duì)主要客戶開(kāi)始量產(chǎn), 該發(fā)布再次為行業(yè)樹(shù)起了另一個(gè)重要里程碑。Kintex?-7 FPGA的正式量產(chǎn),是賽靈思以可編程邏輯器件(PLD)行業(yè)歷史最快速度交付新產(chǎn)品的出色執(zhí)行中, 繼已成功交付數(shù)以千計(jì)的最新7系列產(chǎn)品樣片之后, 再次邁出的嶄新一步。這一成就使賽靈思的客戶能夠比以往任何時(shí)候都更快地開(kāi)始投產(chǎn)他們自己的產(chǎn)品, 同時(shí)也能比以往任何時(shí)候更快地滿足他們客戶的需求。
          • 關(guān)鍵字: 賽靈思  FPGA  

          DSP控制器的4個(gè)誤解

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  控制器  誤解  

          DSP熱點(diǎn)應(yīng)用的五大競(jìng)爭(zhēng)法寶

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  法寶  競(jìng)爭(zhēng)  ADI  

          具有DSP功能的16位微控制器80296SA

          • X86改變了處理器的設(shè)計(jì)?,F(xiàn)在INTEL又將這一技術(shù)應(yīng)用于16位微控制器80196系列之中,并開(kāi)發(fā)了新一代的單片機(jī)80296SA.它結(jié)合了 80196的基本結(jié)果以及一個(gè)具有指令流水線的RISC技術(shù),并經(jīng)過(guò)重新設(shè)計(jì)和產(chǎn)生而成。該器件在
          • 關(guān)鍵字: 80296SA  控制器  功能  DSP  具有  

          基于Matlab/Simulink/Dsp的廂式半掛車實(shí)時(shí)道路仿真

          • 一、動(dòng)力學(xué)模型  研究分析的對(duì)象為整個(gè)廂式半掛車的掛車部分,其副車架為雙軸。由于車身振動(dòng)較小,忽略其橫向水平振動(dòng),而著重考察對(duì)平順性影響較大的垂直振動(dòng)和縱向角振動(dòng)。掛車簧下質(zhì)量的振動(dòng)是高頻振動(dòng),可以認(rèn)
          • 關(guān)鍵字: Simulink  Matlab  Dsp  仿真    

          新的變步長(zhǎng)LMS算法及其在DSP上的實(shí)現(xiàn)

          • 新的變步長(zhǎng)LMS算法及其在DSP上的實(shí)現(xiàn),Widrow和Hoff等人于1960年提出最小均方誤差(LMS)算法,由于其結(jié)構(gòu)簡(jiǎn)單,計(jì)算量小,穩(wěn)定性好,易于實(shí)現(xiàn)等優(yōu)點(diǎn)而得到廣泛的應(yīng)用。LMS算法的缺點(diǎn)是收斂速度慢,它克服不了收斂速度和穩(wěn)態(tài)誤差這一對(duì)固有矛盾:在收斂的前
          • 關(guān)鍵字: DSP  實(shí)現(xiàn)  及其  算法  LMS  步長(zhǎng)  

          FPGA/CPLD常用的四種設(shè)計(jì)方法

          • FPGA/CPLD常用的四種設(shè)計(jì)方法,FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識(shí)地利用這些原則指導(dǎo)日
          • 關(guān)鍵字: 方法  設(shè)計(jì)  常用  FPGA/CPLD  
          共9875條 320/659 |‹ « 318 319 320 321 322 323 324 325 326 327 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();