<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> dsp+fpga

          歐勝發(fā)布第一款可編程獨(dú)立音頻數(shù)字信號(hào)處理器

          •   歐勝微電子有限公司日前發(fā)布了其前所未有的第一款完全可編程獨(dú)立音頻數(shù)字信號(hào)處理器(DSP, 產(chǎn)品編號(hào)為WM0010),以及一系列音效增強(qiáng)軟件,從而在提供完整高清晰度(HD)音頻的征途上又邁出了新的一步。   WM0010是市面上同類產(chǎn)品中,率先裝備了低功耗、高性能Tensilica HiFi DSP內(nèi)核的產(chǎn)品之一。通過與應(yīng)用處理器前后協(xié)同工作,它將歐勝的低功耗音頻協(xié)處理器與嵌入式系統(tǒng)軟件、算法和軟件支持整合在一起,使智能電話、平板電腦和電視的制造商能夠集成他們自己的軟件部件來構(gòu)建個(gè)性化的音頻解決方案,
          • 關(guān)鍵字: 歐勝  DSP  WM0010  

          基于FPGA 的嵌入式塊SRAM 的設(shè)計(jì)

          • 摘 要:文章中提出了一種應(yīng)用于FPGA 的嵌入式可配置雙端口的塊存儲(chǔ)器。該存儲(chǔ)器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態(tài)下,可對(duì)所有存儲(chǔ)單元進(jìn)行清零,且編程后為兩端口獨(dú)立
          • 關(guān)鍵字: FPGA  SRAM  嵌入式    

          基于DSP實(shí)現(xiàn)的PWM整流回饋系統(tǒng)的設(shè)計(jì)

          • 基于DSP實(shí)現(xiàn)的PWM整流回饋系統(tǒng)的設(shè)計(jì), 摘 要:本文主要介紹了基于DSP實(shí)現(xiàn)的PWM整流回饋系統(tǒng)的設(shè)計(jì)。該設(shè)計(jì)可以做到輸入電流正弦、單位功率因數(shù)、直流母線電壓輸出穩(wěn)定,具有良好的動(dòng)態(tài)性能并可實(shí)現(xiàn)能量的雙向流動(dòng)(即四象限運(yùn)行),最終給出實(shí)驗(yàn)波形,
          • 關(guān)鍵字: DSP  控制器  模擬  信號(hào)采集  CPLD  

          一種具備遠(yuǎn)程多加載的DSP系統(tǒng)方案設(shè)計(jì)

          • 一種具備遠(yuǎn)程多加載的DSP系統(tǒng)方案設(shè)計(jì), 引言  芯片的燒寫與自加載是一個(gè)DSP系統(tǒng)能夠順利運(yùn)行的基本條件。在DSP加載技術(shù)方面已經(jīng)有大量文獻(xiàn)和工作成果,比較好地解決了DSP自加載方面的許多基本問題。而傳統(tǒng)的燒寫/加載方案在調(diào)試、更新程序時(shí)需要反復(fù)外
          • 關(guān)鍵字: DSP  控制  通信  

          FPGA市場潛力無限

          •   伴隨著通信、工業(yè)、軍事、汽車,以及消費(fèi)類電子市場的強(qiáng)勁反彈,幾乎每一家分析機(jī)構(gòu)都毫無例外的預(yù)測FPGA市場2011年以及未來會(huì)有較大的增長。來自IC Insight的數(shù)據(jù)顯示,2010年P(guān)LD的市場增長率超過了45%,達(dá)到48億美元。預(yù)計(jì)到2014年,總市值將進(jìn)一步增加到70億美元,排名整個(gè)半導(dǎo)體行業(yè)增速最快的第三位?! ?/li>
          • 關(guān)鍵字: Xilinx  FPGA  

          基于FPGA的多級(jí)小波逆變換實(shí)時(shí)系統(tǒng)設(shè)計(jì)

          • 針對(duì)JPEG2000解碼系統(tǒng)中的核心處理模塊――離散小波逆變換(IDWT),提出了一種基于FPGA的多級(jí)小波逆變換的高速、實(shí)時(shí)的硬件解決方案。仿真驗(yàn)證表明本方案能夠滿足連續(xù)輸入的數(shù)據(jù)進(jìn)行實(shí)時(shí)處理的要求,并且所設(shè)計(jì)的系統(tǒng)具有功耗低、成本低等優(yōu)點(diǎn)。
          • 關(guān)鍵字: FPGA  多級(jí)  小波逆變換  實(shí)時(shí)系統(tǒng)    

          英特爾收購荷蘭多媒體DSP廠商

          •   英特爾宣布稱,它已經(jīng)收購了荷蘭多媒體數(shù)字信號(hào)處理器廠商SiliconHiveBV。   這家公司出售用于各種多媒體應(yīng)用的客戶化的并行處理DSP(數(shù)字信號(hào)處理器)加速器的許可證,  
          • 關(guān)鍵字: 英特爾  DSP  

          Altera 精度可調(diào)DSP模塊贏得2011設(shè)計(jì)創(chuàng)意獎(jiǎng)

          •   Altera公司今天宣布,其精度可調(diào)數(shù)字信號(hào)處理(DSP)模塊體系結(jié)構(gòu)贏得DesignCon 2011半導(dǎo)體和IC類的設(shè)計(jì)創(chuàng)意獎(jiǎng)。Altera的精度可調(diào)DSP模塊體系結(jié)構(gòu)之所以能夠得到設(shè)計(jì)創(chuàng)意獎(jiǎng)的認(rèn)可,源自其FPGA內(nèi)置的高精度、高性能數(shù)字信號(hào)處理功能,高效的支持了各種精度級(jí)別。Altera的28-nm FPGA系列產(chǎn)品實(shí)現(xiàn)了這一獨(dú)特的體系結(jié)構(gòu),對(duì)于DSP算法設(shè)計(jì)人員而言,這幫助他們提高系統(tǒng)性能,降低功耗,減小在體系結(jié)構(gòu)上的限制。
          • 關(guān)鍵字: Altera  DSP  

          德州儀器C66x內(nèi)核以最高性能問鼎DSP市場

          •   日前,德州儀器(TI) 宣布作為公司多內(nèi)核 DSP 核心器件的 TMS320C66x DSP 內(nèi)核實(shí)現(xiàn)了前所未有的性能突破,從而將一如既往地引領(lǐng)業(yè)界最高性能數(shù)字信號(hào)處理器 (DSP) 的發(fā)展趨勢。TI 的 C66x DSP 頻率高達(dá) 1.5 GHz,遠(yuǎn)遠(yuǎn)超越了業(yè)界任何其他 DSP 的性能,其定點(diǎn)和浮點(diǎn)性能在第三方獨(dú)立分析公司 Berkeley Design Technology (BDTI) 進(jìn)行的基準(zhǔn)測試中均獲得最高分。  
          • 關(guān)鍵字: 德州儀器  DSP  

          FPGA 電路動(dòng)態(tài)老化技術(shù)研究

          • 摘 要:近年來,隨著FPGA 電路在軍工和航天領(lǐng)域的廣泛應(yīng)用,用戶對(duì)FPGA 電路的可靠性要求也越來越高。在集成電路的可靠性*估試驗(yàn)中,動(dòng)態(tài)老化試驗(yàn)是最重要的試驗(yàn)之一,F(xiàn)PGA 動(dòng)態(tài)老化技術(shù)的實(shí)現(xiàn)可以提高FPGA 電
          • 關(guān)鍵字: FPGA  電路  動(dòng)態(tài)老化  技術(shù)研究    

          面向超低功耗設(shè)計(jì)的微控制器功效優(yōu)化方案

          一種新型的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)

          • 一種新型的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì), 隨著紅外探測技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來越大,速度要求也越來越快,利用目前主流的單DSP+ FPGA硬件架構(gòu)進(jìn)行較為復(fù)雜的圖像處理算法運(yùn)算時(shí),有時(shí)就顯得有些捉襟見肘了。使用多信
          • 關(guān)鍵字: DSP  

          如何提高DSP的ADC精度

          • 如何提高DSP的ADC精度, 摘要:數(shù)字信號(hào)處理器TMS320F2812的片上ADC模塊的轉(zhuǎn)化結(jié)果往往存在較大誤差,最大誤差甚至?xí)哌_(dá)9%,如果這樣直接在實(shí)際工程中應(yīng)用ADC,必然造成控制精度降低。對(duì)此提出了一種改進(jìn)的校正方法,即用最小二乘和一元線性
          • 關(guān)鍵字: DSP,ADC  

          基于有源RFID的自動(dòng)報(bào)站系統(tǒng)研究

          • 摘要:根據(jù)RFID技術(shù)的通信原理,結(jié)合當(dāng)前我國大多數(shù)城市公交報(bào)站方式的實(shí)際情況,設(shè)計(jì)了一種基于有源RFID技術(shù)的公交自動(dòng)報(bào)站系統(tǒng)。系統(tǒng)中使用了專用射頻發(fā)射與接收芯片CC1100、語音播放芯片VS1003和單片機(jī)控制,使用
          • 關(guān)鍵字: RFID  單片機(jī)  DSP  

          基于FPGA的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)

          • O引言隨著紅外探測技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來越大,速度要求也越來...
          • 關(guān)鍵字: 紅外圖像  多DSP  FPGA  非均勻性校正  
          共9875條 400/659 |‹ « 398 399 400 401 402 403 404 405 406 407 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();