<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          一種基于FPGA的誘發(fā)電位儀系統(tǒng)研究與設(shè)計(jì)

          • O引言誘發(fā)電位是指對神經(jīng)系統(tǒng)某一特定部位給予特定刺激后在大腦皮層所產(chǎn)生的特定電活動,對于神經(jīng)...
          • 關(guān)鍵字: FPGA  誘發(fā)電位儀  

          DSP在衛(wèi)星測控多波束系統(tǒng)中的應(yīng)用

          • DSP在衛(wèi)星測控多波束系統(tǒng)中的應(yīng)用,衛(wèi)星測控多波束系統(tǒng)主要針對衛(wèi)星信號實(shí)施測控,它包括兩個(gè)方面:信號波達(dá)方向(DOA)的估計(jì)和數(shù)字波束合成。波達(dá)方向的估計(jì)是對空間信號的方向分布進(jìn)行超分辨估計(jì),提取空間源信號的參數(shù)如方位角、仰角等。數(shù)字波束合成也
          • 關(guān)鍵字: 應(yīng)用  系統(tǒng)  衛(wèi)星  DSP  

          嵌入式遠(yuǎn)程心電監(jiān)護(hù)系統(tǒng)的設(shè)計(jì)

          • 嵌入式遠(yuǎn)程心電監(jiān)護(hù)系統(tǒng)的設(shè)計(jì),摘要:提出一種嵌入式遠(yuǎn)程心電監(jiān)護(hù)系統(tǒng)的設(shè)計(jì)方法。該系統(tǒng)包括前端和后端兩個(gè)模塊,前端通過穿戴式心電采集設(shè)備從人體獲取心電信號,經(jīng) A/D轉(zhuǎn)換后由nRF905射頻芯片無線傳輸?shù)胶蠖?;后端利用GPRS將來自前端的數(shù)據(jù)遠(yuǎn)程
          • 關(guān)鍵字: A/D  電源  DSP  

          基于麥克風(fēng)陣列聲源定位的硬件系統(tǒng)設(shè)計(jì)

          • 摘要:給出一種基于TMS320C6713的麥克風(fēng)陣列聲源定位系統(tǒng)。以DSP作為系統(tǒng)的核心控制器,通過TMS320C6713的 McASP接口與A/D芯片PCM4204連接,克服了單片機(jī)系統(tǒng)運(yùn)算能力有限,數(shù)據(jù)處理速度慢的缺點(diǎn),能更好地滿足麥克
          • 關(guān)鍵字: DSP  A/D  

          大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略

          • 利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要
          • 關(guān)鍵字: FPGA  大型  策略  多時(shí)鐘    

          脈沖壓縮原理及FPGA實(shí)現(xiàn)

          • 摘要:為解決雷達(dá)作用距離和距離分辨力的問題,分析了線性調(diào)頻脈沖壓縮的原理及工程實(shí)現(xiàn)方法,并利用Matlab軟件對加權(quán)前后的線性調(diào)頻信號脈沖壓縮波形進(jìn)行對比。簡述了分布式(DA)算法的基本原理,給出一種基于FPGA分
          • 關(guān)鍵字: FPGA  脈沖壓縮  原理    

          基于FPGA的帶CRC校驗(yàn)的異步串口通信

          • 摘要:由于FPGA具有速度快,效率高,靈活穩(wěn)定,集成度高等優(yōu)點(diǎn),所以為了提高串口通信的速度和效率,在串行通信中采用FPGA來實(shí)現(xiàn)串口通信是十分必要的。由于通信傳輸?shù)牟淮_定性以及干擾等原因,串行通信經(jīng)常會出現(xiàn)異
          • 關(guān)鍵字: FPGA  CRC  異步串口  通信    

          基于FPGA的數(shù)據(jù)中繼器設(shè)計(jì)

          • 1前言高速以太網(wǎng)可以滿足新的容量需求,解決了低帶寬接入、高帶寬傳輸?shù)钠款i問題,擴(kuò)大了應(yīng)用范圍,并...
          • 關(guān)鍵字: FPGA  數(shù)據(jù)中繼器  

          基于56F803型DSP的大功率超聲波電源的設(shè)計(jì)

          • 針對大功率超聲波電源高精度、高功率輸出的特點(diǎn).對超聲波電源控制策略進(jìn)行了改進(jìn)。提出一種基于56F803型DSP的頻率跟蹤與功率調(diào)節(jié)相結(jié)合的周期分段移相控制策略.研究了基于此控制方法的超聲波電源。 關(guān)鍵詞:超聲
          • 關(guān)鍵字: 電源  設(shè)計(jì)  超聲波  大功率  56F803  DSP  基于  

          基于引言DSP平臺的USB接口設(shè)計(jì)

          • 基于引言DSP平臺的USB接口設(shè)計(jì),引言 USB接口(Universal Serial Bus)是一種通用的高速串行接口。它最主要的特點(diǎn)是它的高速傳輸特性。USB1.1理論速度極限可以達(dá)到12Mb/s,USB2.0可達(dá)到 480Mb/s。這樣,它可以很好解決大數(shù)據(jù)量的數(shù)據(jù)在嵌入式
          • 關(guān)鍵字: 接口  設(shè)計(jì)  USB  平臺  引言  DSP  基于  
          共9875條 409/659 |‹ « 407 408 409 410 411 412 413 414 415 416 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();