<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          基于FPGA電火花加工脈沖電源的設(shè)計(jì)

          •   0引 言   數(shù)控電火花(electrical discharge machining,EDM)機(jī)床是一種實(shí)現(xiàn)工件精密加工的特種加工工具。早期的電火花成型加工機(jī)床的脈沖電源電路是用分立元件組成,或者是用單片機(jī)來(lái)實(shí)現(xiàn)。分立元件電路設(shè)計(jì)復(fù)雜,電路調(diào)試?yán)щy,基于單片機(jī)或者是32位的嵌入式CPU的脈沖電源性能有了很大的提高,也具有了很高的智能性,但對(duì)于不同的處理器,其移植性不太好,而且如果硬件電路一旦完成就不能進(jìn)行更改與升級(jí)。而采用現(xiàn)場(chǎng)可編程門(mén)陣列FPGA在很好的繼承單片機(jī)或者是嵌入式CPU設(shè)計(jì)的電源的優(yōu)點(diǎn)
          • 關(guān)鍵字: FPGA  脈沖電源  EDM  數(shù)控機(jī)床  嵌入式  

          基于DSP的智能控制器高可靠性分析與設(shè)計(jì)(圖)

          利用BSP-15 DSP處理器上GPDP實(shí)現(xiàn)VGA/XGA信號(hào)采集

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: BSP-15  DSP  GPDP  iMMediaTools  YUV  RGB  

          基于OV6630圖像傳感器和DSP的圖像采集系統(tǒng)設(shè)計(jì)

          •   0 引言   DSP是基于可編程超大規(guī)模集成電路和計(jì)算機(jī)技術(shù)發(fā)展起來(lái)的一門(mén)重要技術(shù),DSP芯片的快速數(shù)據(jù)采集與處理功能以及片上集成的各種功能模塊為DSP應(yīng)用于各種場(chǎng)合提供了極大的方便。而CMOS圖像傳感器與CCD相比,由于CMOS圖像傳感器能將時(shí)序處理電路和圖像信號(hào)的前端放大與數(shù)字化部分集成于一個(gè)芯片內(nèi),因而其發(fā)展一直受到業(yè)界的高度重視。現(xiàn)在,隨著技術(shù)與工藝的發(fā)展,CMOS圖像傳感器不僅在噪聲上得到了有效改善,而且分辨率也得到了明顯提高。CMOS圖像傳感器將以其低廉的價(jià)格、實(shí)用的圖像質(zhì)量、高集成度
          • 關(guān)鍵字: DSP  圖像傳感器  圖像采集系統(tǒng)  CMOS  CCD  

          利用視頻套件加速FPGA上的視頻開(kāi)發(fā)

          •   隨著下一代視頻壓縮標(biāo)準(zhǔn)問(wèn)世,行業(yè)從基本視頻處理向更復(fù)雜的集成處理解決方案轉(zhuǎn)移,這使得系統(tǒng)的要求超越了獨(dú)立DSP力所能及的視頻性能。FPGA以不到30美元的價(jià)格提供20GMACs以上的DSP性能,從而為成本敏感型軍事、汽車(chē)、醫(yī)療、消費(fèi)、工業(yè)和安全應(yīng)用填補(bǔ)了這一空白。只有FPGA能夠?yàn)檎锥藢?duì)端視頻解決方案提供邏輯、嵌入式處理、OS支持和驅(qū)動(dòng)器。   妨礙開(kāi)發(fā)人員將FPGA用于視頻應(yīng)用的因素并非他們?nèi)狈?duì)FPGA性能優(yōu)勢(shì)的了解,而是缺乏使用其設(shè)計(jì)流程的經(jīng)驗(yàn),對(duì)于那些習(xí)慣于用C語(yǔ)言編程的傳統(tǒng)DSP程序開(kāi)發(fā)
          • 關(guān)鍵字: FPGA  視頻套件  VSK  Simulink  

          一種基于FPGA控制全彩大屏幕顯示的設(shè)計(jì)(圖)

          基于DSP的圖象采集與處理系統(tǒng)的設(shè)計(jì)

          •   0 引言   圖像處理系統(tǒng)的一個(gè)關(guān)鍵問(wèn)題就是數(shù)據(jù)量龐大,數(shù)據(jù)處理相關(guān)性高,實(shí)時(shí)實(shí)現(xiàn)比較困難。即使采用高速單片機(jī)也無(wú)法滿(mǎn)足實(shí)時(shí)處理的需求,而DSP芯片則具有速度快,信號(hào)處理功能強(qiáng)大,實(shí)時(shí)性好等特點(diǎn),因此,將DSP用于圖像處理可使這一難題得到較好的解決。   1 系統(tǒng)構(gòu)成   本系統(tǒng)采用基于CameraLink接口的圖像輸出相機(jī)。DSP采用TI的TMS320C6711,這是一種高性能DSP處理器,其工作頻率為150 MHz,最大處理能力高達(dá)900MFLOps,該DSP既可滿(mǎn)足高速處理要求,又可滿(mǎn)足高
          • 關(guān)鍵字: DSP  圖象采集與處理  Camera Link  USB  FPGA  

          2008年嵌入式設(shè)計(jì)調(diào)查結(jié)果:工程師很辛苦

          •   Tech Insights/Embedded Systems Design 2008年嵌入式市場(chǎng)調(diào)研報(bào)告表明,嵌入式系統(tǒng)設(shè)計(jì)人員在2008年要參與更多項(xiàng)目的開(kāi)發(fā),按期完成開(kāi)發(fā)任務(wù)是他們最大的問(wèn)題,有一半以上(大于50%)的開(kāi)發(fā)項(xiàng)目不能按期完成。?   調(diào)查結(jié)果表明:自2005年以來(lái),2008年新項(xiàng)目對(duì)應(yīng)項(xiàng)目改進(jìn)的比例是這幾年中最高的。在所有開(kāi)發(fā)項(xiàng)目中,新開(kāi)發(fā)項(xiàng)目占46%,剩余54%為以往開(kāi)發(fā)項(xiàng)目的升級(jí)和改進(jìn)。項(xiàng)目的改進(jìn)和升級(jí)主要是針對(duì)新的軟件特性(占81%),或因采用了新處理器(55%),
          • 關(guān)鍵字: 嵌入式  設(shè)計(jì)  工程師  商用OS  定制OS  FPGA  DSP  MCU  

          一種機(jī)器人視覺(jué)系統(tǒng)模塊的設(shè)計(jì)

          •   一、概述   視覺(jué)技術(shù)是近幾十年來(lái)發(fā)展的一門(mén)新興技術(shù)。機(jī)器視覺(jué)可以代替人類(lèi)的視覺(jué)從事檢驗(yàn)、目標(biāo)跟蹤、機(jī)器人導(dǎo)向等方面的工作,特別是在那些需要重復(fù)、迅速的從圖象中獲取精確信息的場(chǎng)合。盡管在目前硬件和軟件技術(shù)條件下,機(jī)器視覺(jué)功能還處于初級(jí)水平,但其潛在的應(yīng)用價(jià)值引起了世界各國(guó)的高度重視,發(fā)達(dá)國(guó)家如美國(guó)、日本、德國(guó)、法國(guó)等都投入了大量的人力物力進(jìn)行研究,近年來(lái)已經(jīng)在機(jī)器視覺(jué)的某些方面獲得了突破性的進(jìn)展,機(jī)器視覺(jué)在車(chē)輛安全技術(shù)、自動(dòng)化技術(shù)等應(yīng)用中也越來(lái)越顯示出其重要價(jià)值。本文根據(jù)最新的CMOS圖像采集芯片設(shè)
          • 關(guān)鍵字: 機(jī)器人  機(jī)器視覺(jué)  CMOS  圖像傳感器  FPGA  

          分布式數(shù)據(jù)采集系統(tǒng)中的時(shí)鐘同步

          •   引言   隨著網(wǎng)絡(luò)技術(shù)的發(fā)展,各種分布式的網(wǎng)絡(luò)和局域網(wǎng)都得到了廣泛的應(yīng)用[1]。分布式數(shù)據(jù)采集系統(tǒng)廣泛應(yīng)用于船舶、飛機(jī)等采集數(shù)據(jù)多、實(shí)時(shí)性要求較高的地方。同步采集是這類(lèi)分布式數(shù)據(jù)采集系統(tǒng)的一個(gè)重要要求,數(shù)據(jù)采集的實(shí)時(shí)性、準(zhǔn)確性和系統(tǒng)的高效性都要求系統(tǒng)能進(jìn)行實(shí)時(shí)數(shù)據(jù)通信。因此,分布式數(shù)據(jù)采集系統(tǒng)中的一個(gè)關(guān)鍵技術(shù)就是實(shí)現(xiàn)數(shù)據(jù)的同步傳輸。   由于產(chǎn)生時(shí)鐘的晶振具有頻率漂移的特性,故對(duì)于具有多個(gè)采集終端的分布式系統(tǒng),如果僅僅在系統(tǒng)啟動(dòng)時(shí)進(jìn)行一次同步,數(shù)據(jù)的同步傳輸將會(huì)隨著系統(tǒng)運(yùn)行時(shí)間的增長(zhǎng)而失步。因此時(shí)
          • 關(guān)鍵字: 數(shù)據(jù)采集  分布式  時(shí)鐘同步  FPGA  

          ATM流量控制器IP核的設(shè)計(jì)和實(shí)現(xiàn)

          •   0 引言   ATM異步傳遞方式是建立在電路交換和分組交換基礎(chǔ)上的一種面向連接的快速分組交換技術(shù),它采用定長(zhǎng)分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術(shù)綜合能力等優(yōu)勢(shì),這些都是目前的IP技術(shù)所不及的。和傳統(tǒng)的STM電路相比,ATM技術(shù)對(duì)數(shù)據(jù)交換中猝發(fā)分組的適應(yīng)能力和傳輸線(xiàn)路的利用率都是很高的。雖然,由于靈活性和價(jià)格的原因,ATM技術(shù)沒(méi)有獲得預(yù)期的成功,但其流量控制機(jī)制對(duì)當(dāng)前變長(zhǎng)分組骨干網(wǎng)的流量控制還是具有重要的參考價(jià)值,所以有必要對(duì)ATM的流量控制及其實(shí)
          • 關(guān)鍵字: IP核  ATM  流量控制器  CPLD  FPGA  

          基于FPGA的通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

          •   1 引言   在通信領(lǐng)域尤其是無(wú)線(xiàn)通信方面,隨著技術(shù)不斷更新和新標(biāo)準(zhǔn)的發(fā)布,設(shè)計(jì)者需要一個(gè)高速通用硬件平臺(tái)來(lái)實(shí)現(xiàn)并驗(yàn)證自己的通信系統(tǒng)和相關(guān)算法。FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)作為一種大規(guī)??删幊踢壿嬈骷w系結(jié)構(gòu)和邏輯單元靈活、集成度高、適用范圍寬,并且設(shè)計(jì)開(kāi)發(fā)周期短、設(shè)計(jì)制造成本低、開(kāi)發(fā)工具先進(jìn)并可實(shí)時(shí)在線(xiàn)檢驗(yàn),廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)。   與傳統(tǒng)的DSP(數(shù)字信號(hào)處理器)或GPP(通用處理器)相比,F(xiàn)PGA在某些信號(hào)處理任務(wù)中表現(xiàn)出非常強(qiáng)的性能,具有高吞吐率、架構(gòu)和算法靈活、并行計(jì)
          • 關(guān)鍵字: FPGA  通信  基帶驗(yàn)證  DSP  GPP  

          AES算法的快速硬件設(shè)計(jì)與實(shí)現(xiàn)

          •   信息安全是計(jì)算機(jī)科學(xué)技術(shù)的熱點(diǎn)研究領(lǐng)域,數(shù)據(jù)加密則是信息安全的重要手段。隨著可編程技術(shù)的飛速發(fā)展及高速集成電路的不斷出現(xiàn),采用FPGA實(shí)現(xiàn)加密算法已受到越來(lái)越廣泛的關(guān)注和重視[1][2]。與傳統(tǒng)的軟件加密方法相比,硬件加密的優(yōu)點(diǎn)是:(1)安全性好,不易被攻擊;(2)計(jì)算速度快,效率高;(3)成本低,性能可靠。加密系統(tǒng)中體現(xiàn)數(shù)據(jù)傳輸速度的一個(gè)重要性能指標(biāo)是數(shù)據(jù)吞吐量,計(jì)算公式為:(數(shù)據(jù)長(zhǎng)度M/時(shí)鐘個(gè)數(shù)N)×時(shí)鐘頻率F。提高數(shù)據(jù)吞吐量是改善加密系統(tǒng)性能的關(guān)鍵,也是加密算法硬件實(shí)現(xiàn)技術(shù)的重要內(nèi)容
          • 關(guān)鍵字: FPGA  AES  信息安全  數(shù)據(jù)加密  

          DSP控制的電力線(xiàn)通信模擬前端接口設(shè)計(jì)

          •   引言   隨著電子技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展,運(yùn)用電力線(xiàn)作為載體進(jìn)行信號(hào)傳輸受到人們?cè)絹?lái)越多的重視,得到了越來(lái)越廣泛的應(yīng)用。電力線(xiàn)是當(dāng)今最普通、覆蓋面最廣的一種物理媒介,由其構(gòu)成的電力網(wǎng)是一個(gè)近乎天然的物理網(wǎng)絡(luò)。如何利用電力網(wǎng)的資源潛力,在不影響傳輸電能的前提下,將電力輸送網(wǎng)和通信網(wǎng)合二為一,使之成為繼電信、電話(huà)、無(wú)線(xiàn)通信、衛(wèi)星通信之后的又一通信網(wǎng),是多年來(lái)國(guó)內(nèi)外科技人員技術(shù)攻關(guān)的一個(gè)熱點(diǎn)。電力線(xiàn)載波通信就是在這種背景下產(chǎn)生的,它以電力網(wǎng)作為信道,實(shí)現(xiàn)數(shù)據(jù)傳遞和信息交換。電力線(xiàn)作為載波信號(hào)的傳輸媒介,是唯
          • 關(guān)鍵字: DSP  電力線(xiàn)  通信  ADC  

          FPGA協(xié)處理器的優(yōu)勢(shì)

          • FPGA協(xié)處理器的優(yōu)勢(shì),傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語(yǔ)言開(kāi)發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供巨大的性能、功耗和成本優(yōu)勢(shì)。
          • 關(guān)鍵字: 優(yōu)勢(shì)  處理器  FPGA  
          共9854條 550/657 |‹ « 548 549 550 551 552 553 554 555 556 557 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();