dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
FPGA設(shè)計(jì)開發(fā)中應(yīng)用仿真技術(shù)解決故障的方法
- 本文針對(duì)FPGA實(shí)際開發(fā)過程中,出現(xiàn)故障后定位困難、反復(fù)修改代碼編譯時(shí)間過長(zhǎng)、上板后故障解決無法確認(rèn)的問題,提出了一種采用仿真的方法來定位、解決故障并驗(yàn)證故障解決方案??梢源蟠蟮墓?jié)約開發(fā)時(shí)間,提高開發(fā)效率。 FPGA近年來在越來越多的領(lǐng)域中應(yīng)用,很多大通信系統(tǒng)(如通信基站等)都用其做核心數(shù)據(jù)的處理。但是過長(zhǎng)的編譯時(shí)間,在研發(fā)過程中使得解決故障的環(huán)節(jié)非常令人頭痛。本文介紹的就是一種用仿真方法解決故障從而減少研發(fā)過程中的編譯次數(shù),最終達(dá)到準(zhǔn)確定位故障、縮短解決故障時(shí)間的目的。文例所用到的軟件開發(fā)平臺(tái)
- 關(guān)鍵字: FPGA 應(yīng)用仿真
影響FPGA設(shè)計(jì)中時(shí)鐘因素的探討
- 時(shí)鐘是整個(gè)電路最重要、最特殊的信號(hào),系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的跳變沿上進(jìn)行, 這就要求時(shí)鐘信號(hào)時(shí)延差要非常小, 否則就可能造成時(shí)序邏輯狀態(tài)出錯(cuò);因而明確FPGA設(shè)計(jì)中決定系統(tǒng)時(shí)鐘的因素,盡量較小時(shí)鐘的延時(shí)對(duì)保證設(shè)計(jì)的穩(wěn)定性有非常重要的意義。 1.1 建立時(shí)間與保持時(shí)間 建立時(shí)間(Tsu:set up time)是指在時(shí)鐘沿到來之前數(shù)據(jù)從不穩(wěn)定到穩(wěn)定所需的時(shí)間,如果建立的時(shí)間不滿足要求那么數(shù)據(jù)將不能在這個(gè)時(shí)鐘上升沿被穩(wěn)定的打入觸發(fā)器;保持時(shí)間(Th:hold time)是指數(shù)據(jù)穩(wěn)定后
- 關(guān)鍵字: FPGA 時(shí)鐘
2008年7月18日,Altera公布第二季度業(yè)績(jī)
- Altera公司今天宣布第二季度銷售額達(dá)到3.599億美元,比2008年第一季度增長(zhǎng)7%,比2007年第二季度增長(zhǎng)13%。在2008年第一季度0.839億美元凈收入和每股攤薄后收益0.27美元基礎(chǔ)上,第二季度凈收入增長(zhǎng)到0.98億美元,每股攤薄后收益0.32美元。和2007年第二季度相比,今年第二季度凈收入增長(zhǎng)22%,每股攤薄后收益增長(zhǎng)43%。 上半年運(yùn)營現(xiàn)金流為2.268億美元。第二季度,Altera以140萬美元回購其65,000普通股。到目前為止,在第三季度,Altera已經(jīng)以1004萬美
- 關(guān)鍵字: Altera FPGA Stratix
軟件無線電的多制式信號(hào)發(fā)生器的設(shè)計(jì)
- 軟件無線電是一種無線電通信新的體系結(jié)構(gòu)。在1992年5月美國電信系統(tǒng)會(huì)議上,JeoMitola首次提出了軟件無線電概念,之后迅速引起了人們的關(guān)注,并開始對(duì)它進(jìn)行廣泛而深入的研究。具體地說,軟件無線電是以可編程的DSP或CPU為中心,將模塊化、標(biāo)準(zhǔn)化的硬件單元以總線方式連接起來,構(gòu)成通用的基本硬件平臺(tái),并通過軟件加載來實(shí)現(xiàn)各種無線通信功能的開放式的體系結(jié)構(gòu)。它使得通信系統(tǒng)擺脫了面向設(shè)計(jì)思想,被認(rèn)為是無線通信從模擬到數(shù)字、從固定到移動(dòng)之后的又一次突破。 在軟件無線電的研究過程中,調(diào)制解調(diào)技術(shù)是移動(dòng)通
- 關(guān)鍵字: 無線電 信號(hào)發(fā)生器 DSP DDS
DSP中DMA操作的無阻塞請(qǐng)求實(shí)現(xiàn)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP DMA 操作 無阻塞請(qǐng)求 實(shí)現(xiàn)
基于SOPC的視頻采集系統(tǒng)設(shè)計(jì)
- 0 引言 視頻采集的主流實(shí)現(xiàn)方案有兩種:一是基于ASIC,該方案一般采用意法、AMD等公司的專用視頻處理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信號(hào)處理器。它們作為輔處理器,可在主CPU控制下進(jìn)行視頻信號(hào)的采集壓縮。隨著FPGA的發(fā)展,通過SOPC技術(shù)實(shí)現(xiàn)視頻采集已成為一種易于開發(fā)、設(shè)計(jì)靈活的方案。而這主要得益于IP復(fù)用技術(shù)的發(fā)展。在FPGA上構(gòu)建復(fù)雜嵌入式系統(tǒng)可利用既有的功能模塊及其驅(qū)動(dòng)程序。該方案具有更大的集成度和靈活性,因而必將成為電子設(shè)計(jì)發(fā)展的一大趨勢(shì)。 本文介紹了
- 關(guān)鍵字: SOPC 視頻采集 DSP ASIC FPGA
基于FPGA電火花加工脈沖電源的設(shè)計(jì)
- 0引 言 數(shù)控電火花(electrical discharge machining,EDM)機(jī)床是一種實(shí)現(xiàn)工件精密加工的特種加工工具。早期的電火花成型加工機(jī)床的脈沖電源電路是用分立元件組成,或者是用單片機(jī)來實(shí)現(xiàn)。分立元件電路設(shè)計(jì)復(fù)雜,電路調(diào)試?yán)щy,基于單片機(jī)或者是32位的嵌入式CPU的脈沖電源性能有了很大的提高,也具有了很高的智能性,但對(duì)于不同的處理器,其移植性不太好,而且如果硬件電路一旦完成就不能進(jìn)行更改與升級(jí)。而采用現(xiàn)場(chǎng)可編程門陣列FPGA在很好的繼承單片機(jī)或者是嵌入式CPU設(shè)計(jì)的電源的優(yōu)點(diǎn)
- 關(guān)鍵字: FPGA 脈沖電源 EDM 數(shù)控機(jī)床 嵌入式
基于OV6630圖像傳感器和DSP的圖像采集系統(tǒng)設(shè)計(jì)
- 0 引言 DSP是基于可編程超大規(guī)模集成電路和計(jì)算機(jī)技術(shù)發(fā)展起來的一門重要技術(shù),DSP芯片的快速數(shù)據(jù)采集與處理功能以及片上集成的各種功能模塊為DSP應(yīng)用于各種場(chǎng)合提供了極大的方便。而CMOS圖像傳感器與CCD相比,由于CMOS圖像傳感器能將時(shí)序處理電路和圖像信號(hào)的前端放大與數(shù)字化部分集成于一個(gè)芯片內(nèi),因而其發(fā)展一直受到業(yè)界的高度重視?,F(xiàn)在,隨著技術(shù)與工藝的發(fā)展,CMOS圖像傳感器不僅在噪聲上得到了有效改善,而且分辨率也得到了明顯提高。CMOS圖像傳感器將以其低廉的價(jià)格、實(shí)用的圖像質(zhì)量、高集成度
- 關(guān)鍵字: DSP 圖像傳感器 圖像采集系統(tǒng) CMOS CCD
利用視頻套件加速FPGA上的視頻開發(fā)
- 隨著下一代視頻壓縮標(biāo)準(zhǔn)問世,行業(yè)從基本視頻處理向更復(fù)雜的集成處理解決方案轉(zhuǎn)移,這使得系統(tǒng)的要求超越了獨(dú)立DSP力所能及的視頻性能。FPGA以不到30美元的價(jià)格提供20GMACs以上的DSP性能,從而為成本敏感型軍事、汽車、醫(yī)療、消費(fèi)、工業(yè)和安全應(yīng)用填補(bǔ)了這一空白。只有FPGA能夠?yàn)檎锥藢?duì)端視頻解決方案提供邏輯、嵌入式處理、OS支持和驅(qū)動(dòng)器。 妨礙開發(fā)人員將FPGA用于視頻應(yīng)用的因素并非他們?nèi)狈?duì)FPGA性能優(yōu)勢(shì)的了解,而是缺乏使用其設(shè)計(jì)流程的經(jīng)驗(yàn),對(duì)于那些習(xí)慣于用C語言編程的傳統(tǒng)DSP程序開發(fā)
- 關(guān)鍵字: FPGA 視頻套件 VSK Simulink
一種基于FPGA控制全彩大屏幕顯示的設(shè)計(jì)(圖)
- 目前的DVI接口分為兩種,一個(gè)是DVI-D接口,只能接收數(shù)字信號(hào),接口上只有3排8列共24個(gè)針腳,其中右上角的一個(gè)針腳為...
- 關(guān)鍵字: FPGA 接口 芯片 DVI 聯(lián)機(jī)控制 圖像數(shù)據(jù) gamma校正 D-Sub End-user 控制原理
基于DSP的圖象采集與處理系統(tǒng)的設(shè)計(jì)
- 0 引言 圖像處理系統(tǒng)的一個(gè)關(guān)鍵問題就是數(shù)據(jù)量龐大,數(shù)據(jù)處理相關(guān)性高,實(shí)時(shí)實(shí)現(xiàn)比較困難。即使采用高速單片機(jī)也無法滿足實(shí)時(shí)處理的需求,而DSP芯片則具有速度快,信號(hào)處理功能強(qiáng)大,實(shí)時(shí)性好等特點(diǎn),因此,將DSP用于圖像處理可使這一難題得到較好的解決。 1 系統(tǒng)構(gòu)成 本系統(tǒng)采用基于CameraLink接口的圖像輸出相機(jī)。DSP采用TI的TMS320C6711,這是一種高性能DSP處理器,其工作頻率為150 MHz,最大處理能力高達(dá)900MFLOps,該DSP既可滿足高速處理要求,又可滿足高
- 關(guān)鍵字: DSP 圖象采集與處理 Camera Link USB FPGA
2008年嵌入式設(shè)計(jì)調(diào)查結(jié)果:工程師很辛苦
- Tech Insights/Embedded Systems Design 2008年嵌入式市場(chǎng)調(diào)研報(bào)告表明,嵌入式系統(tǒng)設(shè)計(jì)人員在2008年要參與更多項(xiàng)目的開發(fā),按期完成開發(fā)任務(wù)是他們最大的問題,有一半以上(大于50%)的開發(fā)項(xiàng)目不能按期完成。? 調(diào)查結(jié)果表明:自2005年以來,2008年新項(xiàng)目對(duì)應(yīng)項(xiàng)目改進(jìn)的比例是這幾年中最高的。在所有開發(fā)項(xiàng)目中,新開發(fā)項(xiàng)目占46%,剩余54%為以往開發(fā)項(xiàng)目的升級(jí)和改進(jìn)。項(xiàng)目的改進(jìn)和升級(jí)主要是針對(duì)新的軟件特性(占81%),或因采用了新處理器(55%),
- 關(guān)鍵字: 嵌入式 設(shè)計(jì) 工程師 商用OS 定制OS FPGA DSP MCU
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473