<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          基于FPGA的線陣CCD驅(qū)動器設(shè)計

          • 介紹一種基于FPGA設(shè)計線陣CCD器件TCDl208AP復(fù)雜驅(qū)動電路和整個CCD的電子系統(tǒng)控制邏輯時序的方法,并給出時序仿真波形。工程實踐結(jié)果表明,該驅(qū)動電路結(jié)構(gòu)簡單、功耗小、成本低、抗干擾能力強,適應(yīng)工程小型化的要求。
          • 關(guān)鍵字: FPGA  CCD  線陣  動器設(shè)計    

          Cirrus Logic推出全球首款采用創(chuàng)新的杜比音量技術(shù)的音頻DSP

          •   Cirrus Logic公司推出針對數(shù)字電視應(yīng)用的全球首款采用杜比實驗室的杜比音量(Dolby® Volume)技術(shù)的音頻DSP處理器。   在大規(guī)模生產(chǎn)的今天,功能固定的CS48DV2是一款支持杜比音量技術(shù)的雙通道處理器。突破性的杜比音量技術(shù)可幫助用戶免受音量水平不一致的困擾。該技術(shù)可實現(xiàn)電視內(nèi)容和諧一致的音量水平,如插播尖銳刺耳的廣告或切換頻道時。突破性技術(shù)有助于聽眾自行設(shè)置其理想的音量水平,并使音量保持在該水平,而不管音源或內(nèi)容如何。Cirrus Logic計劃為更多的消費電子產(chǎn)品集成
          • 關(guān)鍵字: Cirrus  Logic  數(shù)字電視  DSP  音視頻技術(shù)  

          ACTEL推出最低功耗FPGA為基礎(chǔ)的Icicle 工具套件

          •   Actel公司推出全新Icicle™ 工具套件,進一步彰顯業(yè)界最低功耗現(xiàn)場可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢。新工具套件充分利用Actel的5微瓦 (µW) IGLOO™ FPGA,展現(xiàn)了IGLOO在便攜式應(yīng)用中的超低功耗特性、靈活的實現(xiàn)方案選項和節(jié)省電池能量的優(yōu)勢。該套件可讓設(shè)計人員輕松且快速地對其基于IGLOO的低功耗便攜式設(shè)計進行編程、評估和修改。其中,1.4” x 3.6”的 Icicle評測板由可充電的鋰離子電池供電,在纖小型手機設(shè)計中,
          • 關(guān)鍵字: Actel  FPGA  Icicle  開發(fā)工具  

          基于AVR和FPGA高精度數(shù)字式移相發(fā)生器的設(shè)計

          •   1 引 言   移相信號發(fā)生器屬于信號源的一個重要組成部分,但傳統(tǒng)的模擬移相有許多不足,如移相輸出波形易受輸入波形的影響,移相角度與負(fù)載的大小和性質(zhì)有關(guān),移相精度不高,分辨率較低等。而且,傳統(tǒng)的模擬移相不能實現(xiàn)任意波形的移相,這主要是因為傳統(tǒng)的模擬移相由移相電路的幅相特性所決定,對于方波、三角波、鋸齒波等非正弦信號各次諧波的相移、幅值衰減不一致,從而導(dǎo)致輸出波形發(fā)生畸變。目前利用DDS技術(shù)產(chǎn)生信號源的方法得到了廣泛的應(yīng)用,但是專用DDS芯片由于采用特定的集成工藝,內(nèi)部數(shù)字信號抖動很小,不可以輸出高質(zhì)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  AVR  FPGA  發(fā)生器  MCU和嵌入式微處理器  

          多時鐘域數(shù)據(jù)傳遞的FPGA實現(xiàn)

          •   隨著EDA技術(shù)的發(fā)展,由于其在電子系統(tǒng)設(shè)計領(lǐng)域中的明顯優(yōu)勢,F(xiàn)PGA已經(jīng)在許多方面得到了廣泛應(yīng)用,特別是在無線通信領(lǐng)域,F(xiàn)PGA以其極強的實時性,指令軟件編程的極大靈活性贏得了巨大的市場。本文采用FPGA來設(shè)計一款廣泛應(yīng)用于計算機、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿型ㄐ沤涌谛酒?,實現(xiàn)了某一時鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時鐘域間的正確傳遞的同時防止亞穩(wěn)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  數(shù)字電路  觸發(fā)器  MCU和嵌入式微處理器  數(shù)據(jù)采集  

          利用串行 RapidIO 連接功能增強DSP協(xié)處理能力

          •   目前,對高速通信與超快計算的需求正與日俱增。有線和無線通信標(biāo)準(zhǔn)的應(yīng)用隨處可見,數(shù)據(jù)處理架構(gòu)每天都在擴展。較為普遍的有線通信方式是以太網(wǎng)(LAN、WAN 和 MAN 網(wǎng)絡(luò))。手機通信是最為常見的無線通信方式,由應(yīng)用了 DSP 的架構(gòu)實現(xiàn)。電話作為語音連接的主要工具,目前正在不斷滿足日益增強的語音、視頻和數(shù)據(jù)要求。   系統(tǒng)設(shè)計人員在創(chuàng)建架構(gòu)時不僅需考慮三網(wǎng)合一模式這一高端需求,還需滿足以下要求:高性能;低延遲;較低的系統(tǒng)成本(包括 NRE);可擴展、可延伸架構(gòu);集成現(xiàn)成 (OTS) 組件;分布式處理;
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  串行  RapidIO  DSP  MCU和嵌入式微處理器  

          Altera發(fā)售全線65nm Cyclone III FPGA

          •   Altera宣布低功耗、低成本Cyclone III系列65-nm FPGA所有8個型號的產(chǎn)品級芯片實現(xiàn)量產(chǎn)。自從2007年3月推出以來,Cyclone III系列產(chǎn)品已迅速應(yīng)用于無線、軍事、顯示、汽車和工業(yè)市場的大量客戶系統(tǒng)中。   Altera公司低成本產(chǎn)品營銷總監(jiān)Luanne Schirrmeister評論說:“作為業(yè)界首款也是唯一一款65-nm低成本FPGA系列,Cyclone III器件在數(shù)字系統(tǒng)設(shè)計中前所未有地同時實現(xiàn)了高密度、低功耗和低成本。而當(dāng)今FPGA設(shè)計人員需要的是經(jīng)過硬件測試的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  Cyclone  III  MCU和嵌入式微處理器  

          高密度IC設(shè)計中面臨的ASIC與FPGA的抉擇

          •   在過去10年間,全世界的設(shè)計人員都討論過使用ASIC或者FPGA來實現(xiàn)數(shù)字電子設(shè)計的好處。通常這些討論將完全定制IC的性能優(yōu)勢和低功耗與FPGA的靈活性和低NRE成本進行比較。設(shè)計隊伍應(yīng)當(dāng)在ASIC設(shè)計中先期進行NRE投資,以最大限度地提高性能、降低尺寸以及降低大批量制造時的成本?或者設(shè)計隊伍應(yīng)該為市場設(shè)計只有FPGA能夠提供的具有高度可配置功能、能夠快速完成任務(wù)的最終產(chǎn)品?   事實上,由于高密度IC設(shè)計面臨的日益嚴(yán)重的挑戰(zhàn),上面的觀點并不重要。隨著ASIC設(shè)計人員進入每一個新的工藝過程,設(shè)計變得
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  ASIC  IC  FPGA  模擬IC  

          Stratix III FPGA性能達(dá)到了533-MHz DDR3接口標(biāo)準(zhǔn)

          •   Altera公司宣布,Stratix® III FPGA的DDR3存儲器接口速率超過1067 Mbps,存儲器性能比競爭FPGA解決方案高出33%。更寬的存儲器帶寬支持新的通信、計算和視頻處理應(yīng)用,以前很難實現(xiàn)這類應(yīng)用或者需要增加存儲器塊才能實現(xiàn)。Altera的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC DDR3 SDRAM標(biāo)準(zhǔn)的FPGA,該標(biāo)準(zhǔn)包括為提高性能而制定的高性能讀寫均衡規(guī)范。   Altera高端產(chǎn)品營銷資深總監(jiān)David Greenfie
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  DDR3  MCU和嵌入式微處理器  

          基于FPGA的X射線安檢設(shè)備控制器設(shè)計

          •   摘 要:依據(jù)X射線安檢設(shè)備各部分工作原理及控制要求,本文采用FPGA和以太網(wǎng)技術(shù)設(shè)計了基于FPGA的X射線安檢設(shè)備控制器。本文以Xilinx公司的ISE為開發(fā)平臺,在ModelSim中仿真了控制器各個模塊的功能,得到了符合控制器要求的波形。   關(guān)鍵詞:FPGA;X射線線性陣列探測卡;CS8900A;TCP/IP   引言   X射線安檢設(shè)備廣泛應(yīng)用于機場、車站、海關(guān)、港口、倉庫等地。近年來由于犯罪分子大量使用先進的偽裝技術(shù),使傳統(tǒng)的安檢設(shè)備顯得力不從心。針對上述情況,本文設(shè)計了基于FPGA的X
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  X射線線性陣列探測卡  CS8900A  MCU和嵌入式微處理器  

          基于FPGA的電渦流緩速器控制系統(tǒng)

          •   摘 要:本文提出了一種基于FPAG芯片的控制系統(tǒng)設(shè)計方案。系統(tǒng)中利用FPGA狀態(tài)機高效地控制ADC進行信號采集。在FPGA中搭建的模糊控制器通過對勵磁電流的連續(xù)調(diào)節(jié),實現(xiàn)了恒速、恒轉(zhuǎn)矩和恒流等控制策略。   關(guān)鍵詞:電渦流緩速器;FPGA;狀態(tài)機;模糊控制   引言   電渦流緩速器的工作原理基于電磁感應(yīng)理論。作為一種輔助制動裝置,其減少了主制動裝置的機械摩擦,既提高了壽命,又提高了車輛行駛的安全性、經(jīng)濟性和舒適性,越來越受到汽車制造廠家的青睞。但是,由于汽車領(lǐng)域?qū)崟r性要求較高,且模糊控制算法
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  電渦流緩速器  FPGA  狀態(tài)機  MCU和嵌入式微處理器  

          ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測中的應(yīng)用

          •   工業(yè)控制中往往需要完成多通道故障檢測及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù)。故利用ARM芯片與FPGA相結(jié)合來擴展檢控通道是一個非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實現(xiàn)方法。   各部分功能簡介   圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  ARM7  FPGA  

          2007 年12月18日,CirrusLogic提供世界第一款采用 Dolby Laboratories音頻 DSP 處理器

          •   Cirrus Logic 公司推出世界第一款采用 Dolby Laboratories 的 Dolby? Volume 聲音調(diào)平技術(shù)的音頻 DSP 處理器,用于數(shù)字電視應(yīng)用。   在當(dāng)今的音量產(chǎn)品生產(chǎn)中,固定功能的 CS48DV2 是支持 Dolby Volume 技術(shù)的雙通道處理器,該技術(shù)是一項免除用戶不斷變換音量級別的煩惱的突破性技術(shù)。Dolby Volume 技術(shù)使電視節(jié)目內(nèi)容(例如鼓噪的商業(yè)性節(jié)目)或切換頻道時的音量保
          • 關(guān)鍵字: CirrusLogic  DSP  處理器   

          基于DSP的語音實時變速系統(tǒng)設(shè)計

          •   引言   在外語多媒體教學(xué)中,要求對語速進行快慢控制,以適應(yīng)不同程度學(xué)生的需求。然而,傳統(tǒng)的語音變速產(chǎn)品往往在教師改變語速的同時,也改變了原說話者的語調(diào),不能達(dá)到教學(xué)的真正目的。因此,語音變速系統(tǒng)應(yīng)當(dāng)具備調(diào)整語速的同時,還需要保證原說話者語調(diào)保持不變的特點。本文介紹的就是一種基于TMS320C5409的語音實時變速系統(tǒng)。另外,考慮到在實際系統(tǒng)中語音的壓縮存儲和語音變速往往是同時需求的,因此本文提出一種基于LPC低比特率語音編碼算法的語音變速算法,該算法能夠任意調(diào)整語音語速。   LPC算法   
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  LPC算法  DSP  TMS320C5409  
          共9854條 582/657 |‹ « 580 581 582 583 584 585 586 587 588 589 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();