<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          32位單精度浮點乘法器的FPGA實現(xiàn)

          • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
          • 關(guān)鍵字: FPGA  精度  浮點  乘法器    

          GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

          •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  PROC  FPGA  MCU和嵌入式微處理器  

          SYNPLICITY聯(lián)手LATTICE將項目擴(kuò)展到DSP綜合技術(shù)領(lǐng)域

          •   SYNPLICITY和 LATTICE進(jìn)一步加強(qiáng)合作,日前共同推出了面向 DSP 設(shè)計的高度優(yōu)化的非專有 ESL 綜合流程技術(shù) Synplify DSP。Synplicity 的 Synplify® DSP 軟件現(xiàn)可支持 LatticeECP2M 和 LatticeXP2 現(xiàn)場可編程門陣列 (FPGA) 器件,從而為航空航天、無線、電信及數(shù)字多媒體應(yīng)用領(lǐng)域的 DSP 算法實施提供了功能強(qiáng)大的解決方案。   Lattice 公司的市場營銷副總裁 Stan Kop
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SYNPLICITY  LATTICE  DSP  MCU和嵌入式微處理器  

          德州儀器推出業(yè)界首款符合DTS-HD 主體音頻標(biāo)準(zhǔn)的DSP 實施方案

          •   德州儀器 (TI) 始終致力于發(fā)展實現(xiàn)最高性能音質(zhì)的創(chuàng)新技術(shù),日前,公司宣布其音頻DSP 成為率先通過 192 kHz DTS-HD 主體音頻 (DTS-HD master audio) 標(biāo)準(zhǔn)認(rèn)證的嵌入式實施方案,從而能夠為家庭影院系統(tǒng)帶來無與倫比的音質(zhì)?;?TI 獲獎的 DA7xx 系列 DSP 技術(shù)的音頻/視頻接收機(jī) (AVR) 能全面支持 8 通道 192 kHz 無損音頻,為消費者帶來極具震撼力的理想家庭影院體驗。該技術(shù)實現(xiàn)了完美無缺的逐位對應(yīng) (bit-for-bit) 原始音源再現(xiàn),使家
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  德州儀器  DTS-HD  DSP  MCU和嵌入式微處理器  

          賽靈思65nm產(chǎn)品摘取中國電子業(yè)界創(chuàng)新大獎

          •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術(shù)獲得了中國電子行業(yè)權(quán)威專家及電子設(shè)計社群的一致認(rèn)可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團(tuán)下屬權(quán)威電子雜志《電子設(shè)計技術(shù)》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類2007年度“最佳產(chǎn)品獎”, 該獎項是EDN China年度創(chuàng)新獎的最高榮譽。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會上授予了賽靈思公司該獎項。   2007年度EDN China創(chuàng)新獎
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

          基于DSP的語音實時變速系統(tǒng)設(shè)計*

          •   摘要: 基于DSP的語音實時變速系統(tǒng)具有鍵盤控制功能和語音錄放功能,而且具有高速、通用、靈活的特點。   關(guān)鍵詞: 語音信號;變速;實時;DSP   引言   在外語多媒體教學(xué)中,要求對語速進(jìn)行快慢控制,以適應(yīng)不同程度學(xué)生的需求。然而,傳統(tǒng)的語音變速產(chǎn)品往往在教師改變語速的同時,也改變了原說話者的語調(diào),不能達(dá)到教學(xué)的真正目的。因此,語音變速系統(tǒng)應(yīng)當(dāng)具備調(diào)整語速的同時,還需要保證原說話者語調(diào)保持不變的特點。本文介紹的就是一種基于TMS320C5409的語音實時變速系統(tǒng)。另外,考慮到在實際系統(tǒng)中語音
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_設(shè)計天地  語音信號  變速  實時  DSP  MCU和嵌入式微處理器  

          使用ISE設(shè)計工具優(yōu)化FPGA的功耗

          •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設(shè)備等新興市場之門的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應(yīng)用計算機(jī)輔助設(shè)計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_技術(shù)長廊  ISE  FPGA  MCU和嵌入式微處理器  

          基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計與實現(xiàn)

          •   引言   本文從實際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_高校園地  FPGA  數(shù)字視頻  MCU和嵌入式微處理器  

          Champ-av3主板的開發(fā)和應(yīng)用

          • 引言     Champ-av3是一種功能強(qiáng)大的數(shù)字信號處理板,內(nèi)嵌vxWorks操作系統(tǒng),具有專門的DSP算法庫,運行速度快、實時性好,町以配合多種子卡來適應(yīng)不同的接口要求,十分適用于雷達(dá)、聲納、人工智能等應(yīng)用場合。      Champ-av3集成了4片Motorola公司的MPC7447/A處理芯片,每片處理器各自擁有256 MB的SDRAM存儲空間。4片處理器通過MV64360橋
          • 關(guān)鍵字: Champ-av3  數(shù)字信號處理板  DSP  嵌入式系統(tǒng)  嵌入式  

          DSP與普通MCU的區(qū)別

          •     考慮一個數(shù)字信號處理的實例,比如有限沖擊響應(yīng)濾波器(FIR)。用數(shù)學(xué)語言來說,F(xiàn)IR濾波器是做一系列的點積。取一個輸入量和一個序數(shù)向量,在系數(shù)和輸入樣本的滑動窗口間作乘法,然后將所有的乘積加起來,形成一個輸出樣本。    類似的運算在數(shù)字信號處理過程中大量地重復(fù)發(fā)生,使得為此設(shè)計的器件必須提供專門的支持,促成了了DSP器件與通用處理器(GPP)的分流:    1 對密集的乘法運算的支持    GPP不是設(shè)計來做密集乘法任務(wù)的,即
          • 關(guān)鍵字: DSP  MCU  嵌入式系統(tǒng)  

          IDT 推出高性能、低功耗串行 RapidIO交換器

          •   IDT™; 公司(Integrated Device Technology, Inc)宣布,推出新的可滿足采用 DSP、FPGA 或處理器等嵌入式應(yīng)用互連需求的器件系列——中央包交換器(central packet switches,CPS)。該 CPS 解決方案采用自主第三代 IDT SERDES 和串行 RapidIO® 核心交換技術(shù),能夠以極具競爭力的價格為客戶提供更加卓越的靈活性、可擴(kuò)展性、性能和功耗。這些最先進(jìn)的交換器可為幾乎任何數(shù)字媒體元件與任何其他元件之間的連接提供顯
          • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  IDT    交換器  DSP  MCU和嵌入式微處理器  

          單片機(jī)、DSP、PLD/EDA的介紹、比較和分析

          •     引言    信息技術(shù)正在快速發(fā)展,其應(yīng)用已經(jīng)深入到各個領(lǐng)域各個方面。如今越來越多的電子產(chǎn)品向著智能化、微型化、低功耗方向發(fā)展,其中有的產(chǎn)品還需要實時控制和信號處理。電子系統(tǒng)的復(fù)雜性在不斷增加,它迫切要求電子設(shè)計技術(shù)也有相應(yīng)的變革和飛躍。使用純SSI 數(shù)字電路設(shè)計系統(tǒng)工作量大, 靈活性低, 而且系統(tǒng)可靠性差。廣泛使用單片機(jī)(MCU) 設(shè)計系統(tǒng)克服了純SSI 數(shù)字電路系統(tǒng)許多不可逾越的困難,是一個具有里程碑意義的
          • 關(guān)鍵字: 單片機(jī)  DSP  PLD  EDA  嵌入式  

          基于FPGA設(shè)計安全的汽車通信網(wǎng)絡(luò)

          •    汽車工業(yè)正在經(jīng)歷一場無線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場。由于高速網(wǎng)絡(luò)連接正設(shè)法進(jìn)入汽車領(lǐng)域,設(shè)計師面臨新通信標(biāo)準(zhǔn)實施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長開發(fā)周期的設(shè)計師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進(jìn)行競爭。     為調(diào)整上市時間并駕馭出現(xiàn)的多個標(biāo)準(zhǔn),設(shè)計師正轉(zhuǎn)向采用FPGA(現(xiàn)場可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠(yuǎn)程信息系統(tǒng),幾乎沒有設(shè)計師能夠充分明白他們選
          • 關(guān)鍵字: FPGA  汽車電子  通信  汽車網(wǎng)絡(luò)系統(tǒng)  

          Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件

          •   Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點。   Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計。它包括PCI
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  收發(fā)器  MCU和嵌入式微處理器  

          Enea針對DSP集群推出dSPEED Platform

          •   網(wǎng)絡(luò)軟件和服務(wù)供應(yīng)商Enea(NordicExchange/SmallCap/ENEA)日前宣布正式推出第一個為管理數(shù)字信號處理器(DigitalSignalProcessors,DSP)集群而設(shè)計的高可用性商用平臺dSPEEDPlatform。   對于實現(xiàn)消費者所需要的計算密集型應(yīng)用和服務(wù)來說,高性能的數(shù)字信號處理十分關(guān)鍵。從基帶處理、無線基站,到高級媒體網(wǎng)關(guān)——設(shè)計者在各種網(wǎng)絡(luò)設(shè)備類別的設(shè)計中越來越依賴于使用DSP集群,因為它可以實現(xiàn)一種性能至上的可擴(kuò)展架構(gòu),這在以FPGA或ASIC為中心的設(shè)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Enea  DSP  MCU和嵌入式微處理器  
          共9876條 589/659 |‹ « 587 588 589 590 591 592 593 594 595 596 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();