<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          高速AD轉換器ADS8364在電能質量監(jiān)控系統(tǒng)中的應用

          •        引言         隨著我國電網(wǎng)的逐步發(fā)展,如何保證優(yōu)良的電能質量成為一項重要的工作。電能質量監(jiān)控系統(tǒng)可以實時跟蹤電網(wǎng)參數(shù)的變化,故可為改善電網(wǎng)電能質量提供實際依據(jù)。        傳統(tǒng)的監(jiān)控裝置對目前一些高頻的復雜暫態(tài)量的采集與處理還相對困難,所以研制一種高速的、處理能力強大的監(jiān)控
          • 關鍵字: AD轉換器  ADS8364  電能  監(jiān)控  DSP  TI  嵌入式  工業(yè)控制  

          基于DSP的SPWM變頻電源數(shù)字控制

          • 介紹了基于DSP的變頻電源數(shù)字控制系統(tǒng),詳細討論了利用DSP TMS320LF2407產(chǎn)生頻率幅值可按需要改變的SPWM波的程序設計策略和算法。實驗效果很好,滿足了變頻器在線調試的要求。
          • 關鍵字: 數(shù)字  控制  電源  變頻  DSP  SPWM  基于  

          奧運無線標準McWill選定基帶處理芯片

          針對H.264的編譯碼設計以及各種硬件加速架構

          •        不只在高解析視訊應用上發(fā)光發(fā)熱,H.264針對中低分辨率,也能發(fā)揮其降低流量的長處,因此應用于網(wǎng)絡實時串流傳輸,或者是移動裝置上小屏幕視訊的播放,都是非常合宜的方式。        由H.264具有一系列優(yōu)于MPEG4和H.263的特性,在相同的重建圖像質量下,能比H.263節(jié)省約50%左右的流量。但是,在獲得優(yōu)越性能的同時,H.264的計算復雜度卻大大
          • 關鍵字: H.264  編解碼  通信  嵌入式系統(tǒng)  DSP  多媒體  消費類電子  嵌入式  消費電子  

          FPGA與DDR3 SDRAM的接口設計

          •     DDR3 SDRAM內(nèi)存的總線速率達到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達到2Gbits的高密度。這個架構毫無疑問更快、更大,每比特的功耗也更低,但是如何實現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設計呢?   關鍵字:均衡(leveling)   如果FPGA&nbs
          • 關鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

          TI推出首款符合DTS-HD主體音頻標準的DSP實施方案

          •       德州儀器 (TI) 始終致力于發(fā)展實現(xiàn)最高性能音質的創(chuàng)新技術,日前,公司宣布其音頻DSP 成為率先通過 192 kHz DTS-HD 主體音頻 (DTS-HD master audio) 標準認證的嵌入式實施方案,從而能夠為家庭影院系統(tǒng)帶來無與倫比的音質。基于 TI 獲獎的 DA7xx 系列&nb
          • 關鍵字: 嵌入式系統(tǒng)  單片機  TI  DTS-HD  DSP  MCU和嵌入式微處理器  

          基于DM642的嵌入式網(wǎng)絡視頻服務器的設計

          • [摘要] 嵌入式網(wǎng)絡視頻服務器以其可靠性高,組網(wǎng)方便等優(yōu)點越來越受到安防領域廠商和客戶的重視。視頻服務器用到的核心技術一般包括視頻壓縮算法,音頻壓縮算法,網(wǎng)絡傳輸協(xié)議。采用面向媒體處理的專用DSP,其開發(fā)時間不長,優(yōu)點是由于算法是軟件代碼,所以可以不斷對產(chǎn)品性能進行升級,重復開發(fā)成本較低。 [關鍵詞]DSP; 網(wǎng)絡 ;視頻服務器  引言 目前的安防監(jiān)控領域的主流產(chǎn)品是DVR(數(shù)字硬盤錄像機),它的主要特點是適合監(jiān)控點集中的局域監(jiān)控應用。但是,隨著對于遠程分布式監(jiān)控需
          • 關鍵字: DM642  嵌入式系統(tǒng)  網(wǎng)絡  視頻服務器  TI  DSP  嵌入式  

          基于MAX+plusⅡ開發(fā)平臺的EDA設計方法

          •     MAX + plus Ⅱ是美國Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進行數(shù)字系統(tǒng)的設計。用圖形輸入方式和文本輸入方式設計了一模60計數(shù)器,介紹了數(shù)字系統(tǒng)設計的一般方法和過程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
          • 關鍵字: MAX+plusⅡ  開發(fā)平臺  EDA  CPLD  FPGA  EDA  IC設計  

          32位單精度浮點乘法器的FPGA實現(xiàn)

          • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對乘法器進行了波形仿真, 并采用0.5CMOS工藝進行邏輯綜合。
          • 關鍵字: FPGA  精度  浮點  乘法器    

          GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

          •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應用和設計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應用,GiDEL的PROCStar III開
          • 關鍵字: 嵌入式系統(tǒng)  單片機  Altera  PROC  FPGA  MCU和嵌入式微處理器  

          SYNPLICITY聯(lián)手LATTICE將項目擴展到DSP綜合技術領域

          •   SYNPLICITY和 LATTICE進一步加強合作,日前共同推出了面向 DSP 設計的高度優(yōu)化的非專有 ESL 綜合流程技術 Synplify DSP。Synplicity 的 Synplify® DSP 軟件現(xiàn)可支持 LatticeECP2M 和 LatticeXP2 現(xiàn)場可編程門陣列 (FPGA) 器件,從而為航空航天、無線、電信及數(shù)字多媒體應用領域的 DSP 算法實施提供了功能強大的解決方案。   Lattice 公司的市場營銷副總裁 Stan Kop
          • 關鍵字: 嵌入式系統(tǒng)  單片機  SYNPLICITY  LATTICE  DSP  MCU和嵌入式微處理器  

          德州儀器推出業(yè)界首款符合DTS-HD 主體音頻標準的DSP 實施方案

          •   德州儀器 (TI) 始終致力于發(fā)展實現(xiàn)最高性能音質的創(chuàng)新技術,日前,公司宣布其音頻DSP 成為率先通過 192 kHz DTS-HD 主體音頻 (DTS-HD master audio) 標準認證的嵌入式實施方案,從而能夠為家庭影院系統(tǒng)帶來無與倫比的音質?;?TI 獲獎的 DA7xx 系列 DSP 技術的音頻/視頻接收機 (AVR) 能全面支持 8 通道 192 kHz 無損音頻,為消費者帶來極具震撼力的理想家庭影院體驗。該技術實現(xiàn)了完美無缺的逐位對應 (bit-for-bit) 原始音源再現(xiàn),使家
          • 關鍵字: 嵌入式系統(tǒng)  單片機  德州儀器  DTS-HD  DSP  MCU和嵌入式微處理器  

          賽靈思65nm產(chǎn)品摘取中國電子業(yè)界創(chuàng)新大獎

          •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術獲得了中國電子行業(yè)權威專家及電子設計社群的一致認可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團下屬權威電子雜志《電子設計技術》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類2007年度“最佳產(chǎn)品獎”, 該獎項是EDN China年度創(chuàng)新獎的最高榮譽。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會上授予了賽靈思公司該獎項。   2007年度EDN China創(chuàng)新獎
          • 關鍵字: 嵌入式系統(tǒng)  單片機  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

          基于DSP的語音實時變速系統(tǒng)設計*

          •   摘要: 基于DSP的語音實時變速系統(tǒng)具有鍵盤控制功能和語音錄放功能,而且具有高速、通用、靈活的特點。   關鍵詞: 語音信號;變速;實時;DSP   引言   在外語多媒體教學中,要求對語速進行快慢控制,以適應不同程度學生的需求。然而,傳統(tǒng)的語音變速產(chǎn)品往往在教師改變語速的同時,也改變了原說話者的語調,不能達到教學的真正目的。因此,語音變速系統(tǒng)應當具備調整語速的同時,還需要保證原說話者語調保持不變的特點。本文介紹的就是一種基于TMS320C5409的語音實時變速系統(tǒng)。另外,考慮到在實際系統(tǒng)中語音
          • 關鍵字: 嵌入式系統(tǒng)  單片機  0710_A  雜志_設計天地  語音信號  變速  實時  DSP  MCU和嵌入式微處理器  

          使用ISE設計工具優(yōu)化FPGA的功耗

          •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應商及其客戶關注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設備等新興市場之門的關鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應用計算機輔助設計(CAD)技術,如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
          • 關鍵字: 嵌入式系統(tǒng)  單片機  0710_A  雜志_技術長廊  ISE  FPGA  MCU和嵌入式微處理器  
          共9854條 587/657 |‹ « 585 586 587 588 589 590 591 592 593 594 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();