<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          EDA技術(shù)與FPGA技術(shù)設(shè)計應(yīng)用

          • 21世紀(jì)是信息產(chǎn)業(yè)主導(dǎo)的知識經(jīng)濟(jì)時代,信息領(lǐng)域正在發(fā)生一場巨大變革,其先導(dǎo)力量和決定性因素正是微電子技術(shù)>集成電路。片的日益成熟,特別是深亞微米(DSM,DeepSub-Mron)和超深亞微米(VDSM,Very Deep Sub-Micron
          • 關(guān)鍵字: FPGA  EDA    

          一種基于FPGA的紅外視頻采集系統(tǒng)設(shè)計

          • 摘要:介紹了一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)組成架構(gòu),給出了各功能模塊的實(shí)現(xiàn)方法,包括主要的HDL代碼、SignaltapII波形以及QuartusII頂層原理,并制作電路板進(jìn)行調(diào)試,最終的紅外圖像通過VGA實(shí)時顯示。結(jié)果表
          • 關(guān)鍵字: FPGA  紅外  視頻采集  系統(tǒng)設(shè)計    

          MathWorks全面支持Digilent Atlys FPGA開發(fā)平臺

          • MathWorks全面支持Digilent Atlys FPGA開發(fā)平臺。您可以在Digilent Atlys開發(fā)平臺上,通過使用Mathworks的Simulink、HDL Coder和HDL Verifier,進(jìn)行數(shù)字信號處理以及嵌入式系統(tǒng)方面的硬件設(shè)計和驗(yàn)證的教學(xué)。
          • 關(guān)鍵字: MathWorks  FPGA  

          基于FPGA的LED點(diǎn)陣顯示字符的設(shè)計原理分析

          • 隨著社會的發(fā)展和信息時代對各類信息快速發(fā)布的需要, 許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過一定的控制方式,用于顯示文字、圖形
          • 關(guān)鍵字: FPGA  LED  點(diǎn)陣顯示  字符    

          FPGA設(shè)計及調(diào)試問題分析

          • FPGA設(shè)計及調(diào)試問題分析,現(xiàn)代科技對系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測試性就變得很重要。要獲得的FPGA內(nèi)部信號十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計調(diào)試和檢驗(yàn)變
          • 關(guān)鍵字: 分析  問題  調(diào)試  設(shè)計  FPGA  

          基于FPGA及DSP Builder的VGA接口時序和系統(tǒng)設(shè)計

          • 基于FPGA及DSP Builder的VGA接口時序和系統(tǒng)設(shè)計,本文基于DSP Builder的VGA接口設(shè)計方法,對VGA接口時序和系統(tǒng)設(shè)計需求進(jìn)行了介紹,并在硬件平臺下實(shí)現(xiàn)一維與二維信號的顯示。

            VGA接口標(biāo)準(zhǔn)

            VGA顯像原理

            顯示器通過光柵掃描的方式,電子束在顯示屏幕上
          • 關(guān)鍵字: 時序  系統(tǒng)  設(shè)計  接口  VGA  FPGA  DSP  Builder  基于  

          基于SRAM工藝FPGA的加密方法介紹

          • 在現(xiàn)代電子系統(tǒng)設(shè)計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進(jìn)行重配置,這就使得可以通過監(jiān)視配置
          • 關(guān)鍵字: 方法  介紹  加密  FPGA  SRAM  工藝  基于  

          基于FPGA的四階IIR數(shù)字濾波器設(shè)計

          • 摘要:采用FPGA實(shí)現(xiàn)四階IIR數(shù)字濾波器,通過兩個二階節(jié)級聯(lián)構(gòu)成數(shù)字橢圓低通濾波器。通帶內(nèi)波紋小于0.1dB,阻帶衰減大于32dB。 常用的數(shù)字濾波器有FIR數(shù)字濾波器和IIR數(shù)字濾波器。FIR數(shù)字濾波器具有精確
          • 關(guān)鍵字: 濾波器  設(shè)計  數(shù)字  IIR  FPGA  基于  

          基于FPGA和DSP的1394b雙向數(shù)據(jù)傳輸系統(tǒng)

          • 摘要:IEEE 1394串行總線以其高速實(shí)時性的特點(diǎn)和靈活可配置的拓?fù)浣Y(jié)構(gòu)為提高系統(tǒng)性能提供了一種有效的途徑。文中介紹了IEEE Std 1394b總線系統(tǒng)的功能和特點(diǎn),并以FPGA和DSP為控制核心設(shè)計了1394b雙向數(shù)據(jù)總線傳輸系統(tǒng)
          • 關(guān)鍵字: 1394b  FPGA  DSP  數(shù)據(jù)傳輸系統(tǒng)    

          基于FPGA的生命探測儀算法研究與系統(tǒng)設(shè)計

          • 摘要:給出了一種基于FPGA的生命探測信號處理系統(tǒng)的設(shè)計方法。從理論上研究了生命探測儀的算法及其軟硬件系統(tǒng)。其中在FPGA軟件設(shè)計中利用模塊化的思想方法分別設(shè)計了FIR濾波器、異步FIFO、UART、電池監(jiān)控、功能控制等
          • 關(guān)鍵字: FPGA  生命探測儀  算法研究  系統(tǒng)設(shè)計    

          基于FPGA的異步串行總線設(shè)計

          • 摘要:高速異步串行總線在現(xiàn)代通信設(shè)備中應(yīng)用越來越廣,文中介紹了一種基于FPGA的高速異步串行總線設(shè)計,詳細(xì)描述了硬件設(shè)計和總線協(xié)議的實(shí)現(xiàn)方法。在現(xiàn)代通信系統(tǒng)的應(yīng)用中有較高的實(shí)用價值。
            關(guān)鍵詞:異步串口;FP
          • 關(guān)鍵字: FPGA  異步串行  總線設(shè)計    

          一種通用的FPGA位元電路

          • 摘要:針對目前不同類型FPGA要求的位元電路不一致現(xiàn)象,提出了一種通用的FPGA位元電路,該位元電路不僅適用于任意結(jié)構(gòu)的反熔絲/熔絲FPGA,還可以單獨(dú)的存儲1和0,對反熔絲/熔絲熔通后的電阻特性也沒有具體要求。
          • 關(guān)鍵字: FPGA  電路    

          基于FPGA的LED點(diǎn)陣顯示字符設(shè)計

          • 隨著社會的發(fā)展和信息時代對各類信息快速發(fā)布的需要,許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化...
          • 關(guān)鍵字: FPGA  LED  點(diǎn)陣顯示  

          CCD系統(tǒng)下基于FPGA的PCI圖像采集卡設(shè)計與實(shí)現(xiàn)

          • 摘要:文章設(shè)計了一種基于FPGA的CCD圖像數(shù)據(jù)采集卡。以FPGA作為圖像數(shù)據(jù)采集卡的核心,通過LVDS傳輸技術(shù),異步FIFO,異步塊RAM,SRAM緩存乒乓操作等技術(shù),在PCI核的基礎(chǔ)上實(shí)現(xiàn)了Initiator下的DMA傳輸;并基于VxWorks
          • 關(guān)鍵字: FPGA  CCD  PCI  系統(tǒng)    

          Vivado震撼來襲 FPGA進(jìn)入全面可編程時代

          •   4年數(shù)百名研發(fā)工程師的夜以繼日,1年100多家客戶和聯(lián)盟計劃成員的親身測試,4月25日,在外界毫無征兆的情況下,賽靈思(Xilinx)公司宣布推出全新的Vivado設(shè)計套件。Xilinx全球高級副總裁湯立人表示,Vivado不是已有15年歷史的ISE設(shè)計套件的再升級(ISE采用的是當(dāng)時極富創(chuàng)新性的基于時序的布局布線引擎),而是利用多維可拓展的數(shù)據(jù)模型建立設(shè)計實(shí)現(xiàn)流程,面向未來10年的all Programmable器件開發(fā),在高集成度設(shè)計時代加速設(shè)計生產(chǎn)力。   我們正在進(jìn)入一個全面的系統(tǒng)級器件時代
          • 關(guān)鍵字: Vivado  FPGA  
          共6827條 242/456 |‹ « 240 241 242 243 244 245 246 247 248 249 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();