<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          基于FPGA和USB 2.0的高速CCD聲光信號采集系統(tǒng)

          • 系統(tǒng)采用現(xiàn)場FPGA作為硬件設(shè)計核心,使用Veritog語言。進行硬件描述,使系統(tǒng)更靈活,可在線編程,便于擴展和升級。這里的CCD驅(qū)動時序采用狀態(tài)機與分頻相結(jié)合的新方法,實際測試驅(qū)動波形穩(wěn)定且沒有毛刺,CCD輸出信號質(zhì)量高。USB應(yīng)用于Slave FIFO高速傳輸模式,滿足了高速CCD聲光信號采集的要求,具有實時性、高速、穩(wěn)定、可靠等特點。
          • 關(guān)鍵字: USB2.0  CCD  FPGA  聲光信號采集  

          理解FPGA中的壓穩(wěn)態(tài)

          • FPGA 設(shè)計人員可以通過增大tMET ,采用增加同步寄存器時序余量等設(shè)計方法來提高系統(tǒng)可靠性,增大亞穩(wěn)態(tài)MTBF。Altera 確定了其 FPGA 的MTBF 參數(shù),改進器件技術(shù),從而增大了亞穩(wěn)態(tài)MTBF。使用Altera FPGA 的設(shè)計人員可以利用Quartus II 軟件功能來報告設(shè)計的亞穩(wěn)態(tài)MTBF,優(yōu)化設(shè)計布局以增大MTBF。
          • 關(guān)鍵字: 壓穩(wěn)態(tài)  MTBF  FPGA  

          ACTEL FPGA在便攜式系統(tǒng)中的應(yīng)用分析

          • 在上世紀(jì)最后的十年里,重復(fù)可編程邏輯器件大放異彩,在通信行也得到了廣泛的應(yīng)用,這一時期FPGA 競爭基本上集中在容量,性能, IO 標(biāo)準(zhǔn)方面。而在便攜應(yīng)用方面因為FPGA 的高昂的價格,驚人的功耗基本上很少應(yīng)用。
          • 關(guān)鍵字: Actel  便攜式系統(tǒng)  FPGA  

          用FPGA實現(xiàn)TETRA數(shù)字集群通信系統(tǒng)語音信道編碼中的交織器

          • 交織技術(shù)能很好地糾正信息傳輸過程中出現(xiàn)的突發(fā)性錯誤。在數(shù)字信息傳輸系統(tǒng)中得到了廣泛應(yīng)用。本文將在討論信息產(chǎn)業(yè)部重點支持發(fā)展的TETRA數(shù)字集群通信系統(tǒng)語音信道編碼結(jié)構(gòu)和流程的基礎(chǔ)上,重點研究交織技術(shù)在其語音信道編碼中的應(yīng)用及用FPGA實現(xiàn)該交織器的方法。
          • 關(guān)鍵字: TETRA  數(shù)字集群  FPGA  通信系統(tǒng)  語音信道編碼  交織器  

          FPGA重復(fù)配置和測試的實現(xiàn)

          • 從制造的角度來講,F(xiàn)PGA測試是指對FPGA器件內(nèi)部的邏輯塊、可編程互聯(lián)線、輸入輸出塊等資源的檢測。完整的FPGA測試包括兩步,一是配置FPGA、然后是測試FPGA,配置FPGA是指將FPGA通過將配置數(shù)據(jù)下載編程使其內(nèi)部的待測資源連接成一定的結(jié)構(gòu),在盡可能少的配置次數(shù)下保證FPGA內(nèi)部資源的測試覆蓋率,配置數(shù)據(jù)稱為TC,配置FPGA的這部分時間在整個測試流程占很大比例;測試FPGA則是指對待測FPGA施加設(shè)計好的測試激勵并回收激勵,測試激勵稱為TS。
          • 關(guān)鍵字: 重復(fù)配置  測試  FPGA  

          H.264中二進制化編碼器的FPGA實現(xiàn)

          • 在對H.264標(biāo)準(zhǔn)中二進制化部分研究和分析的基礎(chǔ)上,提出其FPGA電路結(jié)構(gòu),采用并行結(jié)構(gòu)及流水線方式設(shè)計電路。該結(jié)構(gòu)經(jīng)Spartan3 FPGA實現(xiàn),其吞吐量為每周期1 bit,最大時鐘頻率為100 MHz,能夠滿足H.264中第3級及其以上檔次實時視頻編碼的要求。
          • 關(guān)鍵字: H.264  二進制化  編碼器  FPGA  

          目標(biāo)設(shè)計平臺使基于FPGA的系統(tǒng)開發(fā)易如反掌

          • ISE設(shè)計套件11的全功能版本將作為Virtex-6 FPGA套件的一部分推出,器件支持僅限于Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括ISE設(shè)計套件11 WebPACK軟件。ISE設(shè)計套件作為獨立產(chǎn)品另外提供,可提供全面的器件支持,邏輯版本的起價為2995美元。客戶可從賽靈思網(wǎng)站免費下載 ISE設(shè)計套件11的全功能30天評估版本。
          • 關(guān)鍵字: 目標(biāo)設(shè)計平臺  Virtex-6  FPGA  系統(tǒng)開發(fā)  

          快閃FPGA實現(xiàn)創(chuàng)新FPGA設(shè)計

          • 在FPGA領(lǐng)域,隨著全球市場“消費化”趨勢的日益明顯,人們對于低功率、小占位面積FPGA的需求不斷增加。此外,環(huán)保節(jié)能理念日漸深入人心,也使得更多的企業(yè)開始使用低功率組件,從而降低系統(tǒng)的能耗。產(chǎn)品上市時間的縮短、效率和可靠性的提高、開發(fā)成本的降低以及對設(shè)計靈活性的高要求,使得FPGA有了愈來愈廣闊的發(fā)展空間,也變得愈加重要。
          • 關(guān)鍵字: 快閃  Actel  FPGA  

          FPGA設(shè)計工具視點

          • 作為一個負(fù)責(zé)FPGA企業(yè)市場營銷團隊工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計領(lǐng)域的獨創(chuàng)性,F(xiàn)PGA正不斷實現(xiàn)其支持片上系統(tǒng)設(shè)計的承諾。隨著每一代新產(chǎn)品的推出,F(xiàn)PGA在系統(tǒng)中具有越來來越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺等,在某些應(yīng)用領(lǐng)域甚至還可用作完整的片上系統(tǒng)。
          • 關(guān)鍵字: 設(shè)計工具  DSP  FPGA  ASSP  

          依托FPGA開發(fā)高性能網(wǎng)絡(luò)安全處理平臺

          • 通過FPGA來構(gòu)建一個低成本、高性能、開放架構(gòu)的數(shù)據(jù)平面引擎可以為網(wǎng)絡(luò)安全設(shè)備提供性能提高的動力。隨著互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,性能成為制約網(wǎng)絡(luò)處理的一大瓶頸問題。FPGA作為一種高速可編程器件,為網(wǎng)絡(luò)安全流量處理提供了一條低成本、高性能的解決之道。
          • 關(guān)鍵字: 高性能  網(wǎng)絡(luò)安全  FPGA  處理平臺  

          目標(biāo)設(shè)計平臺使基于FPGA的系統(tǒng)開發(fā)易如反

          • 賽靈思公司在正式發(fā)布新一代旗艦產(chǎn)品高性能Virtex-6和低成本Spartan-6 FPGA時,首次提出了“目標(biāo)設(shè)計平臺”的新概念。賽靈思目標(biāo)設(shè)計平臺包含五個關(guān)鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業(yè)界成熟設(shè)計方法的設(shè)計環(huán)境、采用業(yè)界標(biāo)準(zhǔn)FPGA多層連接器的可擴展板和套件、提供接口的IP內(nèi)核和強大的參考設(shè)計。
          • 關(guān)鍵字: 目標(biāo)設(shè)計平臺  系統(tǒng)開發(fā)  FPGA  Virtex-6  Spartan-6  

          全面剖析SOPC

          • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現(xiàn)一個高復(fù)難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platform FPGA.
          • 關(guān)鍵字: SOPC  CPLD  FPGA  

          利用MATLAB增強MAX+PLUS II的仿真功能

          • 紹了一種利用工具軟件MATLAB強大的數(shù)學(xué)功能來增強ALTERA公司的可編程邏輯器件設(shè)計軟件MAX+PLUSII的仿真功能、提高設(shè)計品質(zhì)的方法,有較強的針對性。
          • 關(guān)鍵字: matlab  仿真  FPGA  

          數(shù)字懸浮控制系統(tǒng)中的降噪方法及FPGA實現(xiàn)

          • 為抑制電磁噪聲對懸浮控制系統(tǒng)的影響,介紹了一種通過避開噪聲持續(xù)時間進行A/D采樣的方法,詳細(xì)討論了該方法的原理與實現(xiàn)。實踐表明,它能有效地防止噪聲引入控制系統(tǒng),提高系統(tǒng)的性能
          • 關(guān)鍵字: 懸浮控制  降噪  A/D采樣  FPGA  

          基于FPGA的線陣CCD驅(qū)動時序及模擬信號處理的設(shè)計

          • 基于FPGA設(shè)計的驅(qū)動電路是可再編程的,與傳統(tǒng)的方法相比,其優(yōu)點是集成度高、速度快、可靠性好。若要改變驅(qū)動電路的時序,增減某些功能,僅需要對器件重新編程即可,在不改變?nèi)魏斡布那闆r下,即可實現(xiàn)驅(qū)動電路的更新?lián)Q代。通過對TCDl50lD輸出圖像信號特征的簡要分析,分別闡述了內(nèi)、外2種除噪方法,并給出了相應(yīng)的時序,再利用Quartus II 7.2軟件平臺對TCDl501D CCD驅(qū)動時序及AD9826的采樣時序進行了設(shè)計及結(jié)果仿真,使CCD的驅(qū)動變得簡單且易于處理,這是傳統(tǒng)邏輯電路無法比擬的,對其他CCD時
          • 關(guān)鍵字: CCD驅(qū)動時序  模擬信號處理  FPGA  
          共6845條 70/457 |‹ « 68 69 70 71 72 73 74 75 76 77 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();