基于ARM和FPGA的時間同步儀控制單元設(shè)計,摘要 以時間同步儀的功能為出發(fā)點,設(shè)計了基于ARM和FPGA的控制系統(tǒng),該系統(tǒng)以ARM芯片S3C2440A為控制核心,在FPGA芯片XCS30的輔助控制下,完成了時間同步儀系統(tǒng)的人機(jī)交互、參數(shù)設(shè)定、電文處理、遠(yuǎn)程控制等功能。通
關(guān)鍵字:
控制 單元 設(shè)計 同步 時間 ARM FPGA 基于
摘要 電力線通信設(shè)備的研發(fā)需要一種標(biāo)準(zhǔn)化的測試平臺對電力線信道進(jìn)行實時仿真,通過信道傳輸特性和各種噪聲進(jìn)行全面的測試和驗證,而目前缺乏這樣的平臺。文中對電力線信道傳輸特性和噪聲進(jìn)行了深入研究,并在此基礎(chǔ)
關(guān)鍵字:
設(shè)計 實現(xiàn) FPGA 系統(tǒng) 仿真 電力線
O.引言本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來共同實現(xiàn)等精度頻率測量和IDDS技術(shù),發(fā)揮各自的優(yōu)點,使設(shè)計變得更加容易和靈活,并具有頻率測量范圍寬、產(chǎn)生的波形頻率分辨率高及精度大等特點。系統(tǒng)方便靈活,測量精度
關(guān)鍵字:
FPGA IDDS 單片機(jī) 等精度頻率測量
摘要 雷達(dá)信號的檢測多是在干擾背景下進(jìn)行,如何從干擾中提取目標(biāo)信號,不僅要求有一定的信噪比,而且必需有恒虛警處理設(shè)備。恒虛警處理是雷達(dá)信號處理的重要組成部分,慢門限恒虛警處理主要是針對接收機(jī)熱噪聲,文中
關(guān)鍵字:
FPGA 慢門限 恒虛警處理 電路設(shè)計
摘要 以Spartan-3E系列FPGA為核心控制模塊,結(jié)合AD10242模數(shù)轉(zhuǎn)換芯片和MXP-123MD-F光收發(fā)模塊,實現(xiàn)了高速數(shù)據(jù)采集和光纖傳輸 其中FPGA用于實現(xiàn)數(shù)據(jù)控制、雙口RAM和8B/10B編解碼等功能。該數(shù)據(jù)采集控制模塊具有性能
關(guān)鍵字:
FPGA 高速數(shù)據(jù) 采集控制 模塊設(shè)計
摘要 利用FPGA控制模塊,設(shè)計了OLED真彩色動態(tài)圖像驅(qū)動控制電路。介紹采用FPGA實現(xiàn)OLED外圍控制電路和256級灰度的方法,并分析電路中模塊的作用及整個電路的工作過程。電路系統(tǒng)采用基于Altera公司的FPCA技術(shù)進(jìn)行設(shè)計
關(guān)鍵字:
FPGA OLED 彩色顯示
摘要:基于FPGA的二取二總線數(shù)據(jù)比較器實現(xiàn)聯(lián)鎖邏輯運算的兩塊CPU板總線數(shù)據(jù)的實時校核。在兩條總線數(shù)據(jù)比較一致且總線數(shù)據(jù)的CRC校核通過時兩個FPGA分別輸出互為反相的動態(tài)脈沖,板上驅(qū)動電路輸出信號控制板外供電繼電器對聯(lián)鎖系統(tǒng)驅(qū)動單元供電,否則通過停止輸出動態(tài)脈沖在50ms內(nèi)切斷供電繼電器。
關(guān)鍵字:
FPGA CPU 201206
應(yīng)用于高能效電子產(chǎn)品的首要高性能硅方案供應(yīng)商安森美半導(dǎo)體(ON Semiconductor,美國納斯達(dá)克上市代號:ONNN)推出新的電力線載波(PLC)調(diào)制解調(diào)器系統(tǒng)級芯片(SoC),用于電表、家庭自動化、太陽能及照明控制等應(yīng)用。
關(guān)鍵字:
安森美 SoC NCN49597
AMBA總線SoC系統(tǒng)IP核的即插即用研究,摘要:提出一種按照OCPIP協(xié)議將IP自動封裝的方法。被OCPIP協(xié)議封裝的IP可以直接集成到帶有OCPIP接口的各種總線上。同時,設(shè)計了最常用的AMBA總線的OCPIP接口,進(jìn)而實現(xiàn)AMBA總線上OCPIP核的即插即用功能,加快SoC系統(tǒng)
關(guān)鍵字:
IP 研究 系統(tǒng) SoC 總線 AMBA
1引言現(xiàn)代電子信息設(shè)備往往需要保存和處理大量的數(shù)字信息,一個高性能的Memory控制器可以大大提高系統(tǒng)的性...
關(guān)鍵字:
RTL仿真 PCI SoC
摘要 利用FPGA實現(xiàn)了信號的采集與頻譜分析系統(tǒng),對系統(tǒng)進(jìn)行了模塊劃分,并分別給出了各模塊的設(shè)計要點,完成了模擬信號采集模塊、快速傅里葉變換模塊、存儲模塊以及VGA顯示模塊的設(shè)計。最后對設(shè)計的各模塊進(jìn)行了功能
關(guān)鍵字:
FPGA 信號頻譜分析 系統(tǒng)
利用FPGA 控制模塊,設(shè)計了OLED 真彩色動態(tài)圖像驅(qū)動控制電路。介紹采用FPGA 實現(xiàn)OLED 外圍控制電路和256 級灰度的方法,并分析電路中模塊的作用及整個電路的工作過程。電路系統(tǒng)采用基于Altera 公司的FPGA技術(shù)進(jìn)行設(shè)計
關(guān)鍵字:
FPGA OLED 彩色顯示 設(shè)計方案
日前,德州儀器 (TI) (NASDAQ: TXN)與 Altera Corporation(NASDAQ:ALTR)在國際微波技術(shù)研討會 (the International Microwave Symposium) 上聯(lián)合推出基于 Altera 28 納米 Arria? V FPGA 的完整 RF 開發(fā)套件,簡化 RF 系統(tǒng)原型設(shè)計。該模塊化 Arria V FPGA RF 開發(fā)套件包含 RF 發(fā)射、接收和數(shù)字預(yù)失真反饋所需的全部軟硬件,可將設(shè)計和確認(rèn)無線基站、遠(yuǎn)程無線電頭端以及軍事無線電情報設(shè)備等
關(guān)鍵字:
TI Altera FPGA
基于統(tǒng)一功率格式的SoC的低功耗方案設(shè)計,為了幫助日益壯大的設(shè)計隊伍,EDA行業(yè)必須為設(shè)計人員提供能夠使整個流程順利執(zhí)行的自動化解決方案。這些解決方案必須對功率進(jìn)行優(yōu)化,同時滿足所有其它的設(shè)計和市場要求,包括速度、成本和IC制造良率?! 」β蕟栴}概
關(guān)鍵字:
功耗 方案設(shè)計 SoC 格式 統(tǒng)一 功率 基于
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )在摩納哥格里馬爾迪會議中心舉行的 2012 年 WDM 和下一代光網(wǎng)絡(luò)大會上宣布推出前向糾錯 (FEC) IP 核的延伸系列。該系列產(chǎn)品包括 GFEC、eFEC 和高增益 FEC(xFEC)解決方案,用于控制信號傳輸錯誤,延長傳輸距離,同時減少路線上再生器數(shù)量,從而有助于降低網(wǎng)絡(luò)運營商的運營支出和資本支出。
關(guān)鍵字:
Xilinx FPGA FEC
fpga soc介紹
您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。
創(chuàng)建詞條