<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga soc

          基于FPGA與ADSP TS201的總線接口設(shè)計方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  ADSP  TS201總線  

          基于Xilinx軟件的FPGA系統(tǒng)設(shè)計方法介紹

          • 基于Xilinx軟件的FPGA系統(tǒng)設(shè)計方法介紹,Solution:在對FPGA設(shè)計進(jìn)行最初步的系統(tǒng)規(guī)劃的時候,需要進(jìn)行模塊劃分,模塊接口定義等工作。通常,我們只能在紙上進(jìn)行設(shè)計。雖然在紙上我們可以很隨意地書寫,而用紙畫的不方便就在于,如果對某一個模塊進(jìn)行較大改動
          • 關(guān)鍵字: 設(shè)計  方法  介紹  系統(tǒng)  FPGA  Xilinx  軟件  基于  

          Xilinx FPGA開發(fā)環(huán)境的安裝方法

          • Xilinx FPGA開發(fā)環(huán)境的安裝方法,一、計算機硬件環(huán)境要求:
            1、操作系統(tǒng):
            Microsoft Windows XP Home Edition SP2
            2、基本配置:
            A、處理器:Intel CPU T2050 1.6GHz
            B、內(nèi)存:512MB
            C、硬盤:60GB(其中軟件安裝的空問需要3GB)補充
          • 關(guān)鍵字: 安裝  方法  環(huán)境  開發(fā)  FPGA  Xilinx  

          一種交織器和解交織器的FPGA電路實現(xiàn)

          • 交織和解交織是組合信道糾錯系統(tǒng)的一個重要環(huán)節(jié),交織器和解交織器的實現(xiàn)方法有多種。本文利用Altera公司開發(fā)的Quartus軟件平臺和仿真環(huán)境,設(shè)計一種交織器和解交織器FPGA電路單倍實現(xiàn)的方法,并分析該電路實現(xiàn)的特點
          • 關(guān)鍵字: FPGA  交織器  電路實現(xiàn)    

          71M6x01:第四代單相電表SoC解決方案

          • Maxim公司的71M6x01(71M6541D/71M6541F/71M6541G/71M6542F/71M6542G)系列是集成了5MHz 8051兼容的MPU核,帶數(shù)字溫度補償?shù)牡凸β蔙TC,閃存和LCD驅(qū)動器的第四代單相電表SoC。是采用單個轉(zhuǎn)換技術(shù),具有22位Delta-Sigma
          • 關(guān)鍵字: 71M6x01  SoC  單相電表  方案    

          珠海全志采用TSMC55納米工藝成功推出A10芯片平臺

          • 珠海全志科技與TSMC26日共同宣布,成功推出采用TSMC55納米工藝生產(chǎn)的A10系列系統(tǒng)整合芯片(SoC)平臺,藉由搭配珠海全志科技全新的Android 4.0.3 軟件開發(fā)工具包(Software Development Kit),該平臺具備高效能及低功耗的優(yōu)勢,能夠大幅提升消費性電子產(chǎn)品的系統(tǒng)運算效能。
          • 關(guān)鍵字: 珠海全志  TSMC  SoC  

          FPGA與外部存儲設(shè)備的接口實現(xiàn)

          • 引言當(dāng)今社會是數(shù)字化的社會,隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨立承擔(dān)...
          • 關(guān)鍵字: FPGA  存儲設(shè)備  

          基于復(fù)用的SOC測試技術(shù)

          • 基于復(fù)用的SOC測試技術(shù),1 引言90年代國際上出現(xiàn)的SOC概念,以系統(tǒng)為中心、基于IP模塊多層次、高度復(fù)用的設(shè)計思想受到普遍重視和廣泛應(yīng)用。SOC的高集成度和復(fù)雜度使得SOC測試面臨挑戰(zhàn),傳統(tǒng)的基于整個電路的測試方法不再適用。對于IP模塊和S
          • 關(guān)鍵字: 技術(shù)  測試  SOC  復(fù)用  基于  

          IIR數(shù)字濾波器設(shè)計-在FPGA上實現(xiàn)任意階IIR數(shù)字濾波

          • IIR數(shù)字濾波器設(shè)計-在FPGA上實現(xiàn)任意階IIR數(shù)字濾波器摘 要:本文介紹了一種采用級聯(lián)結(jié)構(gòu)在FPGA上實現(xiàn)任意階IIR數(shù)字濾波器的方法。此設(shè)計擴展性好,便于調(diào)節(jié)濾波器的性能,可以根據(jù)不同的要求在不同規(guī)模的FPGA上加以實
          • 關(guān)鍵字: IIR  FPGA  數(shù)字  濾波器設(shè)計    

          基于FPGA的循環(huán)冗余校驗實驗系統(tǒng)的實現(xiàn)

          • 摘要:文章首先分析了循環(huán)冗余校驗碼的功能,在此基礎(chǔ)上提出了基于FPGA的實現(xiàn)方法,詳細(xì)闡述了CRC校驗編解碼的實現(xiàn)方法,并提出了基于現(xiàn)有的實驗箱設(shè)備實現(xiàn)小型的CRC校驗系統(tǒng)的總體設(shè)計框架和設(shè)計思路,完成了CRC校驗
          • 關(guān)鍵字: FPGA  循環(huán)冗余校驗  實驗系統(tǒng)    

          基于FPGA和單片機的串行通信接口設(shè)計

          • 基于FPGA和單片機的串行通信接口設(shè)計,摘要:本文針對由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機實現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議,具有較強的通用性和推廣價值。1 前言
            現(xiàn)場可編程邏輯器件(F
          • 關(guān)鍵字: 接口  設(shè)計  通信  串行  FPGA  單片機  基于  

          FPGA DCM時鐘管理單元原理簡介

          • FPGA DCM時鐘管理單元原理簡介,DCM概述
            DCM內(nèi)部是DLL(Delay Lock Loop(?)結(jié)構(gòu),對時鐘偏移量的調(diào)節(jié)是通過長的延時線形成的。DCM的參數(shù)里有一個PHASESHIFT(相移),可以從0變到255。所以我們可以假設(shè)內(nèi)部結(jié)構(gòu)里從clkin到clk_1x之間應(yīng)該有256根延
          • 關(guān)鍵字: 原理  簡介  單元  管理  DCM  時鐘  FPGA  

          意法半導(dǎo)體發(fā)布迄今性能最強的電視系統(tǒng)芯片

          • 橫跨多重電子應(yīng)用領(lǐng)域、全球領(lǐng)先的半導(dǎo)體供應(yīng)商、全球領(lǐng)先的數(shù)字電視及機頂盒芯片提供商意法半導(dǎo)體(STMicroelectronics,簡稱ST)將在2012中國國際廣播電視信息網(wǎng)絡(luò)展覽會(CCBN)上展出Newman電視系統(tǒng)芯片(System-on-Chip,SoC)系列的首款產(chǎn)品。
          • 關(guān)鍵字: 意法半導(dǎo)體  SoC  

          一種嵌入式的實時視頻采集系統(tǒng)

          • 摘 要: 設(shè)計實現(xiàn)了一種智能移動機器人的前端視頻采集系統(tǒng),該系統(tǒng)采用視頻解碼芯片SAA7111A和靈活可配置的FPG ...
          • 關(guān)鍵字: FPGA  SAA7111A  視頻采集    

          基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  全姿態(tài)指引儀  圖形顯示  
          共7929條 286/529 |‹ « 284 285 286 287 288 289 290 291 292 293 » ›|

          fpga soc介紹

          您好,目前還沒有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();