EEPW首頁(yè) >>
主題列表 >>
fpga soc
fpga soc 文章 進(jìn)入fpga soc技術(shù)社區(qū)
基于FPGA和RTOS的嵌入式碼流分析設(shè)計(jì)方案

- 針對(duì)傳統(tǒng)數(shù)字視頻廣播系統(tǒng)碼流分析儀價(jià)格昂貴、使用不方便的問(wèn)題,本文提出一種性?xún)r(jià)比較好的補(bǔ)充設(shè)計(jì)方案,它以通用的FPGA和RTOS為基礎(chǔ)、基于嵌入式硬件平臺(tái)來(lái)實(shí)現(xiàn)碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項(xiàng)關(guān)鍵技術(shù)。 碼流分析儀可用作數(shù)字電視設(shè)備的調(diào)試工具,如檢測(cè)MPEG編碼器、復(fù)用器、調(diào)制解調(diào)器等設(shè)備的輸入輸出碼流是否符合MPEG-2/數(shù)字電視廣播(DVB)標(biāo)準(zhǔn)等。作為標(biāo)準(zhǔn)檢驗(yàn)設(shè)備,碼流分析儀是整個(gè)數(shù)字電視系統(tǒng)的不可缺少的重要設(shè)備。實(shí)際使用中的數(shù)字電視集成系統(tǒng)是一項(xiàng)龐大、復(fù)
- 關(guān)鍵字: 嵌入式 碼流分析 FPGA RTOS
用FPGA實(shí)現(xiàn)多路PWM輸出的接口設(shè)計(jì)與仿真

- 0 引言 在許多嵌入式系統(tǒng)的實(shí)際應(yīng)用中,需要擴(kuò)展FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)模塊,將CPU實(shí)現(xiàn)有困難或?qū)崿F(xiàn)效率低的部分用FPGA實(shí)現(xiàn),如數(shù)字信號(hào)處理、硬件數(shù)字濾波器、各種算法等,或者利用FPGA來(lái)擴(kuò)展I/O接口,如實(shí)現(xiàn)多路PWM(脈寬調(diào)制)輸出、實(shí)現(xiàn)PCI接口擴(kuò)展等。通過(guò)合理的系統(tǒng)軟硬件功能劃分,結(jié)合優(yōu)秀高效的FPGA設(shè)計(jì),整個(gè)嵌入式系統(tǒng)的效率和功能可以得到最大限度的提高。 在電機(jī)控制等許多應(yīng)用場(chǎng)合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM波形。本文用Altera公司FPGA產(chǎn)品開(kāi)發(fā)工具Quar
- 關(guān)鍵字: FPGA 邏輯仿真 PWM
基于MIPS內(nèi)核的HDTV-SoC平臺(tái)總線接口模塊

- ??????? 在系統(tǒng)級(jí)芯片(SoC)的設(shè)計(jì)當(dāng)中,MIPS的RISC處理器是一種應(yīng)用非常廣泛的嵌入式CPU,它具有高性能、低功耗的特點(diǎn),可以很方便地集成到一個(gè)完整的片上系統(tǒng)之中,使開(kāi)發(fā)者能夠?qū)W⒂谟脩?hù)IP模塊的設(shè)計(jì)。MIPS架構(gòu)的處理器占據(jù)了數(shù)字機(jī)頂盒微處理器和解碼器用CPU架構(gòu)市場(chǎng)領(lǐng)域的領(lǐng)先地位。在MIPS家族的產(chǎn)品當(dāng)中,32位的4KcTM處理器是具有代表性的一款,它采用了MIPS32的CPU架構(gòu),支持MIPS IITM指令集。在本文
- 關(guān)鍵字: 嵌入式CPU SoC MIPS 總線接口模塊
NI推出新型可自定義的I/O模塊
- 美國(guó)國(guó)家儀器有限公司(簡(jiǎn)稱(chēng)NI)推出4種用于PXI平臺(tái)的新型R系列?I/O模塊,這些模塊都配備了高性能的Xilinx?Virtex?-5現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片。NI?PXI-7841R,?PXI-7842R,?PXI-7851R?和PXI-7852R模塊具有8個(gè)模擬輸入、8個(gè)模擬輸出和96個(gè)數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設(shè)備快3.5倍以上。這些新型模塊為工程師和科學(xué)家們提供了即時(shí)可用的硬件;不僅如此,這
- 關(guān)鍵字: NI I/O模塊 FPGA LabVIEW
Altera發(fā)布業(yè)界首款40nmFPGA
- Altera公司近日發(fā)布了業(yè)界首款40nmFPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)和HardCopyASIC(專(zhuān)用集成電路)。兩者都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。 StratixIV系列有680K邏輯單元,比Altera的StratixIII系列高兩倍,是目前市場(chǎng)上密度最大的FPGA。器件滿(mǎn)足了眾多市場(chǎng)對(duì)各種高端應(yīng)用的需求,例如無(wú)線和有線通信、廣播和ASIC原型開(kāi)發(fā)等。
- 關(guān)鍵字: Altera 40nm FPGA
基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)

- 引言 PCB 光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電路選中PCB 板上待測(cè)試的兩點(diǎn),獲得兩點(diǎn)間電阻值對(duì)應(yīng)的電壓信號(hào),通過(guò)電壓比較電路,測(cè)試出兩點(diǎn)間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實(shí)現(xiàn)對(duì)整個(gè)電路板的測(cè)試。 由于被測(cè)試的點(diǎn)數(shù)比較多, 一般測(cè)試機(jī)都在2048點(diǎn)以上,測(cè)試控制電路比較復(fù)雜,測(cè)試點(diǎn)的查找方法以及切換方法直接影響測(cè)試機(jī)的測(cè)試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計(jì)。 硬件控制系統(tǒng) 測(cè)試過(guò)程是在上位計(jì)算機(jī)的控制下
- 關(guān)鍵字: FPGA PCB 硬件電路 測(cè)試機(jī)
基于最佳接收的UART的設(shè)計(jì)與實(shí)現(xiàn)

- 在嵌入式系統(tǒng)設(shè)計(jì)中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實(shí)現(xiàn)系統(tǒng)控制信息或低速數(shù)據(jù)信息的傳輸,而UART所采用的奇偶校驗(yàn)方式不具備前向糾錯(cuò)能力,檢錯(cuò)能力也有限,所以在設(shè)計(jì)UART時(shí)要盡可能提高其抗干擾能力,以加強(qiáng)系統(tǒng)的可靠性。 1 基于最佳接收的UART 目前UART中的接收器多采用如圖1所示的設(shè)計(jì)。 同步模塊
- 關(guān)鍵字: UART 最佳接收 FPGA 同步模塊 邏輯優(yōu)化
FPGA競(jìng)爭(zhēng)好像在演戲(下)

- 你是否有過(guò)這樣的經(jīng)歷:見(jiàn)到一個(gè)人后,整個(gè)世界一下子明亮起來(lái)。所謂的“華堂升輝”、人們所說(shuō)的“光彩照人”,連又聾又瞎的海倫?凱勒都說(shuō)“點(diǎn)亮了我心中的明燈”。 如果你還沒(méi)有這樣的經(jīng)歷,建議你去接觸一下FPGA界的人士吧!在半導(dǎo)體業(yè)的星光大道上,F(xiàn)PGA行業(yè)絕對(duì)是個(gè)群星燦爛的領(lǐng)域。激發(fā)你獲得靈感。 筆者多年前去美國(guó)參加一個(gè)會(huì)議,整日浸泡在英語(yǔ)的海洋中,非常boring。因此當(dāng)采訪了A公司和Q公司的市場(chǎng)人員,深受震撼。他們都是高大健美,高高的鼻梁,深邃的眼睛,年齡三、四十,你隨便提
- 關(guān)鍵字: FPGA 半導(dǎo)體
FPGA競(jìng)爭(zhēng)好像在演戲(中)
- 辭職頻繁 一個(gè)月前,X公司的VP來(lái)京和記者朋友們親切交談、共進(jìn)午餐,大談X公司的發(fā)展前途,由于出差在外而沒(méi)有機(jī)會(huì)赴此盛宴的媒體人都十分惋惜??蓻](méi)想到幾周后,他卻悄然辭職了。 兩年前,A公司負(fù)責(zé)中國(guó)業(yè)務(wù)的B總來(lái)京慷慨激昂地講演,展望FPGA美好的未來(lái),回去后記者賣(mài)力地寫(xiě)稿稱(chēng)頌。但是令人費(fèi)解的是,幾個(gè)月后在處理另一篇邀請(qǐng)函時(shí),發(fā)現(xiàn)B總怎么成了另一家新公司的老總?打電話(huà)一問(wèn),才知道B君已辭職,自己創(chuàng)辦了這家公司。 “投敵叛變” 最令人難以理解的是,互相跳到競(jìng)爭(zhēng)
- 關(guān)鍵字: FPGA 半導(dǎo)體
基于SystemC的系統(tǒng)級(jí)芯片設(shè)計(jì)方法研究

- 隨著集成電路制造技術(shù)的迅速發(fā)展,SOC設(shè)計(jì)已經(jīng)成為當(dāng)今集成電路設(shè)計(jì)的發(fā)展方向。SO C設(shè)計(jì)的復(fù)雜性對(duì)集成電路設(shè)計(jì)的各個(gè)層次,特別是對(duì)系統(tǒng)級(jí)芯片設(shè)計(jì)層次,帶來(lái)了新挑戰(zhàn),原有的HDL難以滿(mǎn)足新的設(shè)計(jì)要求。 硬件設(shè)計(jì)領(lǐng)域有2種主要的設(shè)計(jì)語(yǔ)言:VHDL和Verilog HDL。而兩種語(yǔ)言的標(biāo)準(zhǔn)不統(tǒng)一,導(dǎo)致軟硬件設(shè)計(jì)工程師之間工作交流出現(xiàn)障礙,工作效率較低。因此,集成電路設(shè)計(jì)界一直在尋找一種能同時(shí)實(shí)現(xiàn)較高層次的軟件和硬件描述的系統(tǒng)級(jí)設(shè)計(jì)語(yǔ)言。Synopsys公司與Coware公司針對(duì)各方對(duì)系統(tǒng)級(jí)設(shè)計(jì)語(yǔ)言的
- 關(guān)鍵字: SOC SystemC 集成電路 VHDL Verilog HDL
NI推出4種用于PXI平臺(tái)的新型R系列I/O模塊
- 2008年5月,美國(guó)國(guó)家儀器有限公司(簡(jiǎn)稱(chēng)NI)推出4種用于PXI平臺(tái)的新型R系列 I/O模塊,這些模塊都配備了高性能的Xilinx Virtex-5現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片。NI PXI-7841R, PXI-7842R, PXI-7851R 和PXI-7852R模塊具有8個(gè)模擬輸入、8個(gè)模擬輸出和96個(gè)數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設(shè)備快3.5倍以上。這些新型模塊為工程師和科學(xué)家們提供了即時(shí)可用的硬件;不僅如此,這些硬件還可通過(guò)NI LabVIEW FPGA軟件進(jìn)行圖
- 關(guān)鍵字: NI I/O模塊 FPGA 嵌入式 設(shè)計(jì)
Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC
- ? 為幫助設(shè)計(jì)人員提高集成度,進(jìn)一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場(chǎng)上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價(jià),具有1330萬(wàn)邏輯門(mén)。Alte
- 關(guān)鍵字: Altera 40-nm FPGA ASIC
一種ARM+DSP協(xié)作架構(gòu)的FPGA驗(yàn)證實(shí)現(xiàn)

- 介紹了以ARM+DSP體系結(jié)構(gòu)為基礎(chǔ)的FPGA實(shí)現(xiàn)。在其上驗(yàn)證應(yīng)用算法,實(shí)現(xiàn)了由ARM負(fù)責(zé)對(duì)整個(gè)程序的控制,由DSP負(fù)責(zé)對(duì)整個(gè)程序的計(jì)算,最大程度地同時(shí)發(fā)揮了ARM和DSP的各自?xún)?yōu)勢(shì)。 ARM通用CPU及其開(kāi)發(fā)平臺(tái),是近年來(lái)較為流行的開(kāi)發(fā)平臺(tái)之一,而由ARM+DSP的雙核體系結(jié)構(gòu),更有其獨(dú)特的功能特點(diǎn):由ARM完成整個(gè)體系的控制和流程操作,由DSP完成具體的算法和計(jì)算處理。這樣,不但可以充分地發(fā)揮ARM方便的控制優(yōu)勢(shì),同時(shí)又能最大限度地發(fā)揮DSP的計(jì)算功能。這在業(yè)界已逐漸成為一種趨勢(shì)。 本
- 關(guān)鍵字: ARM DSP FPGA 軟硬件協(xié)同驗(yàn)證 SoC
fpga soc介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
