<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          硬核浮點(diǎn)DSP的FPGA或取代高性能計(jì)算GPGPU

          • 近來,Altera公司推出業(yè)界首款浮點(diǎn)FPGA,它集成了硬核IEEE754兼容浮點(diǎn)運(yùn)算功能,提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。據(jù)悉,硬核浮點(diǎn)DSP模塊集成在Altera20nmArria10FPGA和SoC中,以及14nmStratix10FPGA和SoC
          • 關(guān)鍵字: DSP  FPGA  數(shù)字信號處理  

          DSP與CPLD的輸電線路局部氣象監(jiān)測裝置設(shè)計(jì)

          • 1 概 述輸電線路的狀態(tài)直接決定著整個(gè)電網(wǎng)的安全穩(wěn)定運(yùn)行,輸電線路微氣象參數(shù)的實(shí)時(shí)監(jiān)測能夠?yàn)殡娋W(wǎng)正常調(diào)度、以及自然災(zāi)害預(yù)測和控制提供必要的現(xiàn)場信息。輸電線路是電力系統(tǒng)的關(guān)鍵元件之一。為了安全、穩(wěn)定地運(yùn)行,
          • 關(guān)鍵字: DSP  CPLD  輸電線路  氣象監(jiān)測  

          FPGA與CPLD的辨別和分類

          • FPGA與CPLD的辨別和分類主要是根據(jù)其結(jié)構(gòu)特點(diǎn)和工作原理。通常的分類方法是:將以乘積項(xiàng)結(jié)構(gòu)方式構(gòu)成邏輯行為的器件稱為CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)
          • 關(guān)鍵字: FPGA  CPLD  辨識  

          基于CPLD/FPGA的VHDL語言電路優(yōu)化設(shè)計(jì)

          • 杜志傳,鄭建立(上海理工大學(xué) 醫(yī)療器械與食品學(xué)院 上海 200093)0 引 言VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)
          • 關(guān)鍵字: VHDL  CPLD/FPGA  電路設(shè)計(jì)  優(yōu)化  

          嵌入式閃存成就MAX 10 FPGA的系統(tǒng)價(jià)值

          • 30年的低成本創(chuàng)新中國有句俗話叫“30年河?xùn)|,30年河西”,Altera在1984年發(fā)布了第一款非易失PLD EP300器件,30年間,可編程器件在性能上不斷發(fā)展甚至挑戰(zhàn)摩爾定律,工藝技術(shù)也有了長足的進(jìn)步,電子設(shè)計(jì)領(lǐng)
          • 關(guān)鍵字: MAX10  FPGA  嵌入式閃存  Altera  

          ECP3 FPGA系列:AMC評估開發(fā)方案

          • Lattice公司的LatticeECP3 FPGA系列可提供高性能特性如增強(qiáng)的DSP架構(gòu),高速SERDES和高速源同步接口。LatticeECP3采用65nm技術(shù),查找表(LUT)高達(dá)149k邏輯單元,支持高達(dá)486個(gè)用戶I/O,提供高達(dá)320個(gè)18times;18乘法
          • 關(guān)鍵字: AMC    ECP3    FPGA  

          基于FPGA的非線性調(diào)頻信號脈沖壓縮的實(shí)現(xiàn)

          • 隨著現(xiàn)代電子技術(shù)和飛行技術(shù)的發(fā)展,對雷達(dá)的作用距離、分辨能力、測量精度和單值性等性能指標(biāo)提出越來越高的要求,因此雷達(dá)信號形式的選擇和信號處理的方式起著重要作用。在脈沖壓縮技術(shù)中,雷達(dá)所使用的發(fā)射信號波
          • 關(guān)鍵字: FPGA  非線性調(diào)頻信號  脈沖壓縮  

          傳授新手如何學(xué)習(xí)FPGA?

          • PGA作為一種高新技術(shù),由于其結(jié)構(gòu)的特殊性,可以重復(fù)編程,開發(fā)周期較短,越來越受到電子愛好者的青睞,其應(yīng)用已經(jīng)逐漸普及到了各行各業(yè)。因此,越來越多的電子愛好者想盡快掌握這門技術(shù)進(jìn)入該領(lǐng)域。筆者從2007年初
          • 關(guān)鍵字: FPGA  

          可編程技術(shù)釋放了閃存在企業(yè)級應(yīng)用的潛能

          • 當(dāng)今的企業(yè)級存儲子系統(tǒng)正面臨實(shí)質(zhì)性的變革。大量的企業(yè)數(shù)據(jù)和交易信息每年都會增加50-60%。云計(jì)算和虛擬化功能的快速發(fā)展能夠更有效的管理這些越來越多的數(shù)據(jù)負(fù)載,導(dǎo)致數(shù)據(jù)中心的數(shù)量和規(guī)模都出現(xiàn)了爆炸式的增長。
          • 關(guān)鍵字: 可編程    FPGA  

          硅片融合時(shí)代的FPGA

          • 從1980年代中期問世以來,F(xiàn)PGA技術(shù)持續(xù)發(fā)展,應(yīng)用范圍不斷拓展。近日,Altera公司資深副總裁兼首席技術(shù)官M(fèi)isha Burich先生來京,介紹了FPGA體系結(jié)構(gòu)的演進(jìn)及Altera公司FPGA的進(jìn)展情況。1990年代,具有50K 以上邏輯
          • 關(guān)鍵字: FPGA  

          基于FPGA的雙通道汽車渦輪增壓葉片溫度采集卡研制

          • 摘要:一種應(yīng)用于汽車渦輪增壓器葉片溫度檢測的雙通道數(shù)據(jù)采集卡,該卡由峰值檢測、串行A/D構(gòu)成模擬電路和由FPGA構(gòu)成整個(gè)數(shù)字電路而組成。重點(diǎn)設(shè)計(jì)了FPGA內(nèi)部串并轉(zhuǎn)換電路和FIFO,經(jīng)仿真和實(shí)驗(yàn)驗(yàn)證,串并轉(zhuǎn)換和FIFO的
          • 關(guān)鍵字: FPGA  串并轉(zhuǎn)換  FIFO  仿真  

          基于FPGA的異步USB數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

          • 摘要:設(shè)計(jì)實(shí)現(xiàn)了以FPGA為主控制單元,采用EZ-USB FX2微處理器為接口芯片的快速數(shù)據(jù)傳輸系統(tǒng)。文章給出了FPGA和CY7C68013之間數(shù)據(jù)傳輸?shù)能浻布O(shè)計(jì)方案,著重介紹了FPGA內(nèi)部建構(gòu)的FIFO原理及程序?qū)崿F(xiàn)方法,并以FLAS
          • 關(guān)鍵字: FPGA  EZ-USB FX2  數(shù)據(jù)傳輸  

          基于FPGA的PCIe接口實(shí)現(xiàn)

          • 摘要 PCI Express是一種高性能互連協(xié)議,被廣泛應(yīng)用于網(wǎng)絡(luò)適配、圖形加速器、網(wǎng)絡(luò)存儲、大數(shù)據(jù)傳輸以及嵌入式系統(tǒng)等領(lǐng)域。文中介紹了PCIe的體系結(jié)構(gòu),以及利用Altera Cyclone IV GX系列FPGA實(shí)現(xiàn)PCIe接口所涉及的硬
          • 關(guān)鍵字: PCI Express  Cyclone IV GX FPGA  DMA仲裁  

          DSP和FPGA各顯神通,應(yīng)對TD-SCDMA基站成本和演進(jìn)需求

          • 由于運(yùn)營商大手筆進(jìn)行基礎(chǔ)設(shè)施建設(shè)的時(shí)代已經(jīng)過去,成本和靈活性成為對通信基礎(chǔ)設(shè)施的共同要求,對于TD-SCDMA基站更是如此。因?yàn)椴捎昧酥悄芴炀€等先進(jìn)技術(shù),TD基站的容量大幅提升,但也還帶來了成本挑戰(zhàn);另外,TD技術(shù)
          • 關(guān)鍵字: DSP  FPGA  網(wǎng)絡(luò)通信  多媒體處理  數(shù)字信號處理  

          Altera高度集成的PowerSoC擴(kuò)展了汽車級系列產(chǎn)品

          • AEC-Q100認(rèn)證PowerSoC具有業(yè)界最小的引腳布局、出眾的效率,優(yōu)異的熱性能,以及高可靠性 。2014年10月17號,北京——Altera公司(NASDAQ: ALTR)今天宣布,九款A(yù)ltera? Enpirion?電源芯片系統(tǒng)(PowerSoC)新
          • 關(guān)鍵字: Altera  PowerSoC  AEC-Q100  FPGA  IP  
          共9854條 116/657 |‹ « 114 115 116 117 118 119 120 121 122 123 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();