<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          Microsemi的SmartFusion2讓您的產(chǎn)品達(dá)到軍工級(jí)

          • 美高森美(Microsemi)公司的產(chǎn)品以低功率、安全性、可靠性為主要特色,為高價(jià)值市場(chǎng)提供半導(dǎo)體解決方案。近期又推出了SmartFusion2 SoC FPGA,與其他FPGA廠商注重工藝、門數(shù)和封裝不同,Microsemi公司SoC產(chǎn)品部門副總裁兼總經(jīng)理Esam Elashmawi主要就安全性、可靠性和低功耗幾方面介紹了此新產(chǎn)品。
          • 關(guān)鍵字: Microsemi  FPGA  SmartFusion  

          多核DSP Bootloader代碼加載方法

          • 多核DSP Bootloader代碼加載方法,引言 無線通信產(chǎn)業(yè)不斷推進(jìn)創(chuàng)新,像WCDMA、WiMAX、MIMO和4G都需要增強(qiáng)的性能.性能增強(qiáng),提供更大通信帶寬的同時(shí)意味著越來越大的數(shù)據(jù)流量。多內(nèi)核DSP強(qiáng)大的處理能力,兼具FPGA的擴(kuò)展特性和陣列優(yōu)點(diǎn)以及DSP的相似性和
          • 關(guān)鍵字: 加載  方法  代碼  Bootloader  DSP  多核  

          DSP開發(fā)入門之經(jīng)驗(yàn)分享

          • DSP是Digital Signal Processing(數(shù)字信號(hào)處理)或Digital Signal Processor(數(shù)字信號(hào)處理器)的縮寫。這一章中我們要講的內(nèi)容是,如何開始采用一個(gè)或多個(gè)數(shù)字信號(hào)處理芯片對(duì)輸入信號(hào)(數(shù)字信號(hào))進(jìn)行分析、處理。所以在
          • 關(guān)鍵字: 分享  經(jīng)驗(yàn)  入門  開發(fā)  DSP  

          基于FPGA的準(zhǔn)單輸入調(diào)變序列生成器設(shè)計(jì)

          • 1.引言隨著集成電路復(fù)雜度越來越高,測(cè)試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測(cè)試方法的研究顯得非常突出。目前在測(cè)試源的劃分上可以采用內(nèi)建自測(cè)試或片外測(cè)試。內(nèi)建自測(cè)試把測(cè)試源和被測(cè)電路都集成在芯片
          • 關(guān)鍵字: FPGA  輸入  調(diào)變  生成器    

          以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)

          • 內(nèi)容摘要: 介紹了以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)可以滿足實(shí)時(shí)性要求,設(shè)計(jì)中采用自頂向下的 ...
          • 關(guān)鍵字: 邏輯控制  數(shù)據(jù)采集系統(tǒng)  FPGA  

          利用DSP/BIOS操作系統(tǒng)進(jìn)行快速開發(fā)設(shè)計(jì)的軟件架構(gòu)設(shè)計(jì)

          • 內(nèi)容摘要:利用DSP芯片設(shè)計(jì)出能夠支持多類信號(hào)多路并行處理的軟件,可減少外圍專用算法芯片的使用,降低設(shè)計(jì)成本 ...
          • 關(guān)鍵字: DSP  BIOS  操作系統(tǒng)  軟件架構(gòu)  

          基于FPGA的通信接口模塊的設(shè)計(jì)

          • 內(nèi)容摘要:針對(duì)前端射頻及信號(hào)處理部分與中心機(jī)需要進(jìn)行遠(yuǎn)程通信的需要,設(shè)計(jì)了一款由FPGA實(shí)現(xiàn)的通信接口模塊。 ...
          • 關(guān)鍵字: FPGA  通信接口  光纖通信  

          基于DSP/BIOS的數(shù)字電視傳輸流網(wǎng)絡(luò)采集系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP/BIOS  傳輸流網(wǎng)絡(luò)  數(shù)字電視  

          RF-FPGA項(xiàng)目授權(quán)開發(fā)可編程射頻前端技術(shù)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DARPA  RF-FPGA  可編程  射頻前端  

          Microsemi下一代SmartFusion2 SoC FPGA更安全、更可靠、更低功耗

          •    致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC)發(fā)布新的SmartFusion®2系統(tǒng)級(jí)芯片(system-on-chip,SoC)現(xiàn)場(chǎng)可編程門陣列(field programmable gate array,F(xiàn)PGA)系列。Microsemi下一代SmartFusion2 SoC FPGA設(shè)計(jì)用于滿足關(guān)鍵性工業(yè)、國(guó)防、航空、通訊和醫(yī)療應(yīng)用對(duì)先進(jìn)安全性、高可靠性和低功耗的基本需求。
          • 關(guān)鍵字: Microsemi  FPGA  SmartFusion  

          利用Xilinx FPGA和存儲(chǔ)器接口生成器簡(jiǎn)化存儲(chǔ)器接口

          • FPGA 設(shè)計(jì)人員在滿足關(guān)鍵時(shí)序余量的同時(shí)力爭(zhēng)實(shí)現(xiàn)更高性能,在這種情況下,存儲(chǔ)器接口的設(shè)計(jì)是一個(gè)一向構(gòu)成艱難而耗時(shí)的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可靠。盡管如此,I/
          • 關(guān)鍵字: Xilinx  FPGA  存儲(chǔ)器接口  生成器    

          基于IP模塊的PCI接口設(shè)計(jì)及FPGA實(shí)現(xiàn)

          • PCI局部總線不僅是目前最新的計(jì)算機(jī)總線,而且是一種兼容性最強(qiáng)、功能最全的計(jì)算機(jī)總線。它可同時(shí)支持多組外圍設(shè)備,而且不受制于處理器,為CPU及高速外圍設(shè)備提供高性能、高吞吐量、低延遲的數(shù)據(jù)通路。圖形用戶界面
          • 關(guān)鍵字: FPGA  PCI  IP模塊  接口設(shè)計(jì)    

          淺談FPGA與ASIC的設(shè)計(jì)優(yōu)勢(shì)

          • ASIC 和 FPGA 具有不同的價(jià)值主張,選擇其中之一之前,一定要對(duì)其進(jìn)行仔細(xì)評(píng)估。2種技術(shù)的比較信息非常豐富。這里介紹了ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì)。FPGA 和 ASIC 的設(shè)計(jì)優(yōu)勢(shì)比較FPGA 的設(shè)計(jì)優(yōu)勢(shì)更快的面市時(shí)間 - 無需布
          • 關(guān)鍵字: FPGA  ASIC    

          FPGA設(shè)計(jì)時(shí)常用的開發(fā)工具

          • FPGA開發(fā)工具包括軟件工具和硬件工具兩種。其中硬件工具主要是FPGA廠商或第三方廠商開發(fā)的FPGA開發(fā)板及其下載線,另外還包括示波器、邏輯分析儀等板級(jí)的調(diào)試儀器。在軟件方面,針對(duì)FPGA設(shè)計(jì)的各個(gè)階段,F(xiàn)PGA廠商和ED
          • 關(guān)鍵字: FPGA  計(jì)時(shí)  開發(fā)工具    

          淺談FPGA基礎(chǔ)入門相關(guān)知識(shí)

          • 很多人對(duì)于CPLD下JTAG的下載很熟悉了,可轉(zhuǎn)到FPGA來的時(shí)候,多多少少有些迷惑,怎么 出現(xiàn)配置芯片了,為什么要用不同的下載電纜,不同的下載模式?我就自己知道的一點(diǎn)東西談一些個(gè)人的見解,并發(fā)一些資料.有問題大家也一起討
          • 關(guān)鍵字: FPGA  基礎(chǔ)  入門  相關(guān)知識(shí)    
          共9854條 253/657 |‹ « 251 252 253 254 255 256 257 258 259 260 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();