<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          Altera高性能系統(tǒng)開(kāi)發(fā)套件加速“超高清“視頻處理

          • Altera公司(NASDAQ: ALTR)日前宣布,設(shè)計(jì)多通道和高分辨率視頻處理系統(tǒng)的客戶使用高性能系統(tǒng)開(kāi)發(fā)套件,可以處理“超高清“分辨率和格式。 廣播客戶越來(lái)越多的采用了IT服務(wù)器和技術(shù)來(lái)降低成本,設(shè)計(jì)人員需要開(kāi)發(fā)高質(zhì)量產(chǎn)品,同時(shí)還要滿足高分辨率、密集通道視頻應(yīng)用的性能要求。
          • 關(guān)鍵字: Altera  FPGA  超高清  

          一種應(yīng)用于OFDM系統(tǒng)中的符號(hào)精確定時(shí)算法的FPGA實(shí)現(xiàn)

          • 摘要:OFDM技術(shù)是下一代移動(dòng)通信的主流技術(shù),在信息量大,功率受限的多媒體傳感網(wǎng)的OFDM系統(tǒng)中,以突發(fā)模式傳輸數(shù)據(jù)...
          • 關(guān)鍵字: OFDM  FPGA  

          FLIR借助HDL代碼生成技術(shù)加速熱成像FPGA的開(kāi)發(fā)

          • MathWorks 于本日宣布,F(xiàn)LIR Systems 通過(guò)使用 MATLAB 和 HDL Coder,將熱成像 FPGA 開(kāi)發(fā)過(guò)程中從概念的形成到構(gòu)建可在現(xiàn)場(chǎng)測(cè)試的原型的時(shí)間縮短了 60%。
          • 關(guān)鍵字: MathWorks  FPGA  

          Altera率先在業(yè)界推出全系列28-nm FPGA產(chǎn)品

          • Altera公司(NASDAQ: ALTR)日前宣布,開(kāi)始成品發(fā)售28-nm FPGA系列所有三種產(chǎn)品,包括,Stratix? V、Arria? V和Cyclone? V 器件。Altera 最新發(fā)售低成本、低功耗產(chǎn)品系列中容量最大的Cyclone V FPGA, 為業(yè)界樹(shù)立了新 里程碑。
          • 關(guān)鍵字: Altera  FPGA  28-nm  

          基于DSP的高功率因數(shù)PWM整流器的控制實(shí)現(xiàn)

          • 摘要:PWM整流器是一種高功率因數(shù)的電源變流器。采用了電流追蹤型控制方式對(duì)PWM整流器進(jìn)行控制,并且設(shè)計(jì)了以高性能的DSP芯片TMS320F240為核心的全數(shù)字控制系統(tǒng)。實(shí)驗(yàn)證明,該控制系統(tǒng)具有控制靈活,精度高,動(dòng)態(tài)響應(yīng)
          • 關(guān)鍵字: 整流器  控制  實(shí)現(xiàn)  PWM  因數(shù)  DSP  功率  基于  

          高速DSP系統(tǒng)PCB板的可靠性設(shè)計(jì)分析

          • 隨著微電子技術(shù)的高速發(fā)展,新器件的應(yīng)用導(dǎo)致現(xiàn)代EDA設(shè)計(jì)的電路布局密度大,而且信號(hào)的頻率也很高,隨著高速器件的使用,高速DSP(數(shù)字信號(hào)處理) 系統(tǒng)設(shè)計(jì)會(huì)越來(lái)越多,處理高速DSP應(yīng)用系統(tǒng)中的信號(hào)問(wèn)題成為設(shè)計(jì)的重要
          • 關(guān)鍵字: 設(shè)計(jì)  分析  可靠性  PCB  DSP  系統(tǒng)  高速  

          一種應(yīng)用于OFDM系統(tǒng)中的符號(hào)精確定時(shí)算法的FPGA實(shí)

          • 摘要:OFDM技術(shù)是下一代移動(dòng)通信的主流技術(shù),在信息量大,功率受限的多媒體傳感網(wǎng)的OFDM系統(tǒng)中,以突發(fā)模式傳輸數(shù)據(jù),要求快速精確地完成定時(shí)同步。這里分析了一種應(yīng)用于OFDM系統(tǒng)中基于長(zhǎng)訓(xùn)練序列與本地序列互相關(guān)的
          • 關(guān)鍵字: OFDM  FPGA  應(yīng)用于  系統(tǒng)    

          基于FPGA的高速實(shí)時(shí)/回放分級(jí)復(fù)接器設(shè)計(jì)

          • 摘要:利用國(guó)際空間數(shù)據(jù)系統(tǒng)咨詢委員會(huì) (CCSDS)高級(jí)在軌系統(tǒng)(AOS)建議,提出了兩級(jí)復(fù)用的方案,設(shè)計(jì)了一種具有載荷數(shù)據(jù)存儲(chǔ)功能的高速實(shí)時(shí)/回放分級(jí)復(fù)接器。該方案采用FPGA技術(shù),對(duì)星上載荷輸出的數(shù)據(jù)使用了兩級(jí)全異步
          • 關(guān)鍵字: FPGA  回放  分級(jí)  復(fù)接器    

          基于FPGA的高精度時(shí)間數(shù)字轉(zhuǎn)換電路設(shè)計(jì)

          • 摘要:本文介紹一種基于 FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時(shí)鐘便可得到很高的時(shí)間分辨率,且占用較少邏輯資源??勺鳛楣δ茈娐藩?dú)立使用,也可作為 IP核
          • 關(guān)鍵字: FPGA  高精度  電路設(shè)計(jì)  數(shù)字轉(zhuǎn)換    

          FPGA提升智能手機(jī)設(shè)計(jì)差異化

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  智能手機(jī)  差異化  Lattice  I2C  

          TI在TMS320C66x 多核DSP上為OpenMP API提供商業(yè)支持

          • ??????? 2012 年 9 月 3 日,北京訊日前,德州儀器 (TI) 宣布率先為多核 DSP 上的 OpenMP TM 應(yīng)用編程接口 (API) 提供商業(yè)支持,幫助開(kāi)發(fā)人員進(jìn)一步充分發(fā)揮多核數(shù)字信號(hào)處理器 (DSP) 的潛力。OpenMP API 是一款便攜式可擴(kuò)展模型,可為采用 KeyStone TMS320C66x 多核 DSP 的開(kāi)發(fā)人員提供一款支持并行應(yīng)用開(kāi)發(fā)的簡(jiǎn)單高靈活接口,充分滿足關(guān)鍵性任務(wù)、工業(yè)自動(dòng)化、嵌入式視覺(jué)、
          • 關(guān)鍵字: TI  DSP  

          DARPA授權(quán)RF-FPGA項(xiàng)目合同 開(kāi)發(fā)可編程射頻前端技術(shù)

          • ?  美國(guó)國(guó)防預(yù)先研究計(jì)劃局射頻和微波技術(shù)專家正在與6家國(guó)防企業(yè)和大學(xué)合作,開(kāi)發(fā)可編程射頻前端元件,以減少軍事通信、電子戰(zhàn)和信號(hào)情報(bào)系統(tǒng)(SIGINT)的成本和開(kāi)發(fā)時(shí)間。   迄今為止,DARPA授權(quán)了6份關(guān)于“現(xiàn)場(chǎng)可編程門陣列射頻技術(shù)(RF-FPGA)”項(xiàng)目的合同。該項(xiàng)目旨在通過(guò)收發(fā)器鏈編程,跨不同應(yīng)用程序重復(fù)使用同一組射頻前端元件。從根本上講, RF-FPGA項(xiàng)目試圖將現(xiàn)場(chǎng)可編程門陣列(FPGA)在數(shù)字計(jì)算方面的成功應(yīng)用經(jīng)驗(yàn)轉(zhuǎn)移到射頻和微波技術(shù),從而在廣泛應(yīng)用中減少
          • 關(guān)鍵字: DARPA  FPGA  

          電子工程師經(jīng)驗(yàn):FPGA設(shè)計(jì)風(fēng)格須知

          • 在進(jìn)行FPGA設(shè)計(jì)時(shí),有很多需要我們注意的地方。具有好的設(shè)計(jì)風(fēng)格才能做出好的設(shè)計(jì)產(chǎn)品,這一點(diǎn)是毋庸置疑的。那么,接下來(lái),小編就帶大家一起來(lái)看看,再進(jìn)行FPGA設(shè)計(jì)時(shí),我們都要注意哪些呢?  一.命名風(fēng)格:  1不
          • 關(guān)鍵字: FPGA  電子工程師  經(jīng)驗(yàn)    

          集成式比特誤碼率測(cè)試儀在FPGA中的應(yīng)用

          • 隨著高速數(shù)字系統(tǒng)的發(fā)展,高速串行數(shù)據(jù)被廣泛使用,內(nèi)嵌高速串行接口的FPGA也得到大量應(yīng)用,相應(yīng)的高速串行信號(hào)質(zhì)量的測(cè)試也越來(lái)越頻繁和重要。通常用示波器觀察信號(hào)波形、眼圖、抖動(dòng)來(lái)衡量信號(hào)的質(zhì)量,Xilinx提供的
          • 關(guān)鍵字: FPGA  集成式  比特  誤碼率測(cè)試儀    

          基于FPGA 的偽隨機(jī)序列的生成方法及應(yīng)用

          • 摘要:通過(guò)分析各種偽隨機(jī)序列生成方法,提出了一種基于M 序列的連續(xù)抽樣方法,可以生 成滿足自適應(yīng)光學(xué)系統(tǒng)SPGD 控制算法要求的多路、相互獨(dú)立以及服從伯努利分布的偽隨機(jī)序 列。該方法適合于用FPGA 等超大規(guī)模集成
          • 關(guān)鍵字: FPGA  偽隨機(jī)序列  方法    
          共9854條 260/657 |‹ « 258 259 260 261 262 263 264 265 266 267 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();