fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
采用多內(nèi)核DSP多處理器的軍事集成系統(tǒng)設(shè)計(jì)
- 在以網(wǎng)絡(luò)為中心的戰(zhàn)場上,所有系統(tǒng)(平臺)都互連節(jié)點(diǎn),共同為軍事人員提供任務(wù)關(guān)鍵型信息。這種方式正不斷推動創(chuàng)新 ...
- 關(guān)鍵字: 多內(nèi)核 DSP 多處理器 集成系統(tǒng)
視頻監(jiān)控系統(tǒng)中如何快速實(shí)現(xiàn)ARM和DSP的通信和協(xié)同工作
- 視頻監(jiān)控系統(tǒng)中如何快速實(shí)現(xiàn)ARM和DSP的通信和協(xié)同工作,
圖1 達(dá)芬奇軟件結(jié)構(gòu)框圖 通過第一部分的介紹,我們知道了TI數(shù)字視頻軟件開發(fā)包(DVSDK)中的Codec Engine軟件模塊可以幫助我們輕松地實(shí)現(xiàn)ARM和DSP或協(xié)處理器的協(xié)同工作,以及Codec Engine軟件模塊的概要情 - 關(guān)鍵字: DSP 通信 協(xié)同 工作 ARM 實(shí)現(xiàn) 監(jiān)控系統(tǒng) 如何 快速 視頻
基于FPGA核心的數(shù)字化儀模塊設(shè)計(jì)
- PXI總線是NI公司在計(jì)算機(jī)外設(shè)總線PCI的基礎(chǔ)上實(shí)現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線的標(biāo)準(zhǔn),基于PXI總線的數(shù)字化儀模塊是現(xiàn)代測 試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設(shè)備。設(shè)計(jì)一個雙通道12 bit/250 MHz采樣頻
- 關(guān)鍵字: FPGA 核心 數(shù)字化儀 模塊設(shè)計(jì)
基于FPGA的星載計(jì)算機(jī)自檢EDAC電路設(shè)計(jì)
- 摘要:為了消除空間環(huán)境中單粒子翻轉(zhuǎn)(SEU)的影響,目前星載計(jì)算機(jī)中均對RAM存儲單元采用檢錯糾錯(EDAC)設(shè)計(jì)。隨著FPGA在航天領(lǐng)域的廣泛應(yīng)用,FPGA已成為EDAC功能實(shí)現(xiàn)的最佳硬件手段。本文介紹了EDAC的編碼和實(shí)現(xiàn),提出一
- 關(guān)鍵字: FPGA EDAC 星載 計(jì)算機(jī)
基于FPGA 的UART 擴(kuò)展總線設(shè)計(jì)和應(yīng)用
- 摘要:現(xiàn)在嵌入式系統(tǒng)的功能越來越集合化,需要控制大量外設(shè)。外設(shè)模塊普遍采用UART作為通信接口,但是通常處理器都會自帶一個UART串口。實(shí)際應(yīng)用中一個串口往往不夠用,需要對系統(tǒng)進(jìn)行擴(kuò)展。本文所介紹的就是以FPGA為實(shí)
- 關(guān)鍵字: FPGA UART 總線設(shè)計(jì)
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473