<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          采用多內(nèi)核DSP多處理器的軍事集成系統(tǒng)設(shè)計(jì)

          • 在以網(wǎng)絡(luò)為中心的戰(zhàn)場上,所有系統(tǒng)(平臺)都互連節(jié)點(diǎn),共同為軍事人員提供任務(wù)關(guān)鍵型信息。這種方式正不斷推動創(chuàng)新 ...
          • 關(guān)鍵字: 多內(nèi)核  DSP  多處理器  集成系統(tǒng)  

          基于FPGA的TCP/IP通信協(xié)議與Matlab通信系統(tǒng)的研究

          • O 引言  近年來,隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備上增加一個網(wǎng)絡(luò)接口并實(shí)現(xiàn)了TCP/IP協(xié)
          • 關(guān)鍵字: 通信  Matlab  系統(tǒng)  研究  協(xié)議  基于  TCP  IP  FPGA  

          基于FPGA的DDS基本信號發(fā)生器的設(shè)計(jì)

          • 摘要:本設(shè)計(jì)基于DDS原理和FPGA技術(shù)按照順序存儲方式,將對正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲在ROM波形表里,通過外接設(shè)備撥扭開關(guān)和鍵盤控制所需波形信號的輸出,最終將波形信息顯示在LC
          • 關(guān)鍵字: FPGA  DDS  信號發(fā)生器    

          便攜式測試設(shè)備的FPGA設(shè)計(jì)

          • 過去,TMOEM設(shè)計(jì)的儀器都是根據(jù)某種標(biāo)準(zhǔn)完成測試過程。這樣,當(dāng)一個新的標(biāo)準(zhǔn)或修訂后的標(biāo)準(zhǔn)發(fā)布出來時,他...
          • 關(guān)鍵字: 便攜式  測試設(shè)備  FPGA  

          DSP芯片功能的擴(kuò)展簡介

          • DSP芯片功能的擴(kuò)展簡介, 數(shù)字信號處理器(DSP)做某些模擬工作比模擬電路要出色,因此得以生存。在某些情況下,由于成本或復(fù)雜性的原因,任務(wù)甚至不能考慮用模擬電路,DSP仍然是一種可行的選擇,在很多情況下可以輕松地完成那些任務(wù)。  這
          • 關(guān)鍵字: 簡介  擴(kuò)展  功能  芯片  DSP  

          如何有效的管理FPGA設(shè)計(jì)中的時序問題

          • 如何有效的管理FPGA設(shè)計(jì)中的時序問題, 當(dāng)
                二、導(dǎo)言  FPGA的設(shè)計(jì)與高速接口技術(shù)可以幫助你滿足今天的市場要求,但也提出了一些有趣的設(shè)計(jì)挑戰(zhàn)。為了確保存儲器接口的數(shù)據(jù)傳輸準(zhǔn)確,在超過200兆赫茲以上,進(jìn)行時序分析將發(fā)揮更突出的作用,以
          • 關(guān)鍵字: 時序  問題  設(shè)計(jì)  FPGA  有效  管理  如何  

          視頻監(jiān)控系統(tǒng)中如何快速實(shí)現(xiàn)ARM和DSP的通信和協(xié)同工作

          • 視頻監(jiān)控系統(tǒng)中如何快速實(shí)現(xiàn)ARM和DSP的通信和協(xié)同工作, 
              圖1 達(dá)芬奇軟件結(jié)構(gòu)框圖  通過第一部分的介紹,我們知道了TI數(shù)字視頻軟件開發(fā)包(DVSDK)中的Codec Engine軟件模塊可以幫助我們輕松地實(shí)現(xiàn)ARM和DSP或協(xié)處理器的協(xié)同工作,以及Codec Engine軟件模塊的概要情
          • 關(guān)鍵字: DSP  通信  協(xié)同  工作  ARM  實(shí)現(xiàn)  監(jiān)控系統(tǒng)  如何  快速  視頻  

          DSP基礎(chǔ)知識問答

          • DSP基礎(chǔ)知識問答,一、問:如何解決Flash編程問題:可不可以先用仿真器下載到外程序存儲RAM中,然后程序代碼將程序代碼自己從外程序存儲RAM寫到F240內(nèi)部Flash ROM中,如何寫?
            答:如果你用F240,你可以用下載TI做工具。其它可以這
          • 關(guān)鍵字: 知識問答  基礎(chǔ)  DSP  

          FPGA在廣播視頻中的應(yīng)用

          • FPGA在廣播視頻中的應(yīng)用, 1.時機(jī)

            在世界范圍內(nèi),廣播視頻系統(tǒng)的需求都在逐年顯著增加,原因是以下的一些因素同時發(fā)生了作用:

            可供觀眾選擇的廣播頻道的增加。世界范圍內(nèi),更多觀眾的選擇從很少的幾個頻道發(fā)展到幾百個頻道。
          • 關(guān)鍵字: 應(yīng)用  視頻  廣播  FPGA  

          基于DSP的超磁致伸縮換能器驅(qū)動電源設(shè)計(jì)

          • 基于DSP的超磁致伸縮換能器驅(qū)動電源設(shè)計(jì),摘要:為了提高稀土超磁致伸縮換能器驅(qū)動電源的效率以及實(shí)用性,采用DSP器件TMS320F2812作為主控芯片,結(jié)合混合脈寬調(diào)制方法實(shí)現(xiàn)SPWM波形。采用半橋型逆變電路實(shí)現(xiàn)SPWM的功率放大,并對隔離驅(qū)動電路、反饋電路和濾波
          • 關(guān)鍵字: 電源  設(shè)計(jì)  驅(qū)動  換能器  DSP  伸縮  基于  

          基于DSP的光纖監(jiān)控網(wǎng)絡(luò)系統(tǒng)方案

          • 引言中性束注入加速極電源是為國家大科學(xué)工程超導(dǎo)托克馬克聚變實(shí)驗(yàn)裝置(EAST)研制的一套高壓大功率脈沖電源。此電源采用PulseStepModulaTION技術(shù),用80個相同的1100v/100A輸出的電源模塊串聯(lián)而成,其額定輸出為:8
          • 關(guān)鍵字: 網(wǎng)絡(luò)系統(tǒng)  方案  監(jiān)控  光纖  DSP  基于  

          簡化UART功能的FPGA實(shí)現(xiàn)

          • 1 引 言在ARM+FPGA系統(tǒng)結(jié)構(gòu)中,實(shí)現(xiàn)基于ARM的嵌入式處理器和FPGA之間通信最簡單的方法就是通過異步串行接口EIARS232C。考慮選用集成有UART(Universal Asynchronous Receiver / TraNSmitter )控制器的嵌入式處理器
          • 關(guān)鍵字: UART  FPGA    

          基于FPGA核心的數(shù)字化儀模塊設(shè)計(jì)

          • PXI總線是NI公司在計(jì)算機(jī)外設(shè)總線PCI的基礎(chǔ)上實(shí)現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線的標(biāo)準(zhǔn),基于PXI總線的數(shù)字化儀模塊是現(xiàn)代測 試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設(shè)備。設(shè)計(jì)一個雙通道12 bit/250 MHz采樣頻
          • 關(guān)鍵字: FPGA  核心  數(shù)字化儀  模塊設(shè)計(jì)    

          基于FPGA的星載計(jì)算機(jī)自檢EDAC電路設(shè)計(jì)

          • 摘要:為了消除空間環(huán)境中單粒子翻轉(zhuǎn)(SEU)的影響,目前星載計(jì)算機(jī)中均對RAM存儲單元采用檢錯糾錯(EDAC)設(shè)計(jì)。隨著FPGA在航天領(lǐng)域的廣泛應(yīng)用,FPGA已成為EDAC功能實(shí)現(xiàn)的最佳硬件手段。本文介紹了EDAC的編碼和實(shí)現(xiàn),提出一
          • 關(guān)鍵字: FPGA  EDAC  星載  計(jì)算機(jī)    

          基于FPGA 的UART 擴(kuò)展總線設(shè)計(jì)和應(yīng)用

          • 摘要:現(xiàn)在嵌入式系統(tǒng)的功能越來越集合化,需要控制大量外設(shè)。外設(shè)模塊普遍采用UART作為通信接口,但是通常處理器都會自帶一個UART串口。實(shí)際應(yīng)用中一個串口往往不夠用,需要對系統(tǒng)進(jìn)行擴(kuò)展。本文所介紹的就是以FPGA為實(shí)
          • 關(guān)鍵字: FPGA  UART  總線設(shè)計(jì)    
          共9854條 261/657 |‹ « 259 260 261 262 263 264 265 266 267 268 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();