<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于FPGA的水聲信號(hào)采樣存儲(chǔ)系統(tǒng)設(shè)計(jì)

          • 摘要:為了提高水聲傳感器網(wǎng)絡(luò)通信系統(tǒng)試驗(yàn)和算法研究的效率,水聲傳感器網(wǎng)絡(luò)節(jié)點(diǎn)需要具有水聲通信的原始波形數(shù)據(jù)的記錄功能。本文設(shè)計(jì)了一種水聲信號(hào)采樣存儲(chǔ)系統(tǒng),實(shí)現(xiàn)了數(shù)據(jù)變速率AD采集、數(shù)據(jù)環(huán)形存儲(chǔ)、數(shù)據(jù)連續(xù)
          • 關(guān)鍵字: FPGA  水聲信號(hào)  采樣  存儲(chǔ)    

          基于FPGA的高精度時(shí)差測(cè)量系統(tǒng)設(shè)計(jì)

          • 摘要:在時(shí)差定位(TDOA)技術(shù)中,高精度的時(shí)差測(cè)量是準(zhǔn)確定位的關(guān)鍵。針對(duì)這一需要, 提出一種基于FPGA 的高精度時(shí)差測(cè)量系統(tǒng)的實(shí)現(xiàn)方案。本系統(tǒng)的時(shí)差測(cè)算單元以Altera 公司Cyclone 系列的EP1C3T144 芯片為核心,并提
          • 關(guān)鍵字: FPGA  高精度  時(shí)差測(cè)量  系統(tǒng)設(shè)計(jì)    

          基于FPGA的軟件無(wú)線電平臺(tái)設(shè)計(jì)

          • 0 引 言軟件無(wú)線電的出現(xiàn),是無(wú)線電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線電就是一種基于通用硬件平臺(tái),并通過(guò)軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可
          • 關(guān)鍵字: FPGA  軟件無(wú)線電  平臺(tái)設(shè)計(jì)    

          基于EDA 技術(shù)(FPGA)的自動(dòng)門控制系統(tǒng)設(shè)計(jì)

          • 引 言門和人類文明是孿生的,它伴隨著人類文明的發(fā)展而躍動(dòng)。21 世紀(jì)的今天,門更加突出了安全理念,強(qiáng)調(diào)了有效性:有效地防范、通行、疏散,同時(shí)還突出了建筑藝術(shù)的理念,強(qiáng)調(diào)門與建筑以及周圍環(huán)境整體的協(xié)調(diào)、和諧
          • 關(guān)鍵字: FPGA  EDA  自動(dòng)門  控制系統(tǒng)設(shè)計(jì)    

          DSP架構(gòu)應(yīng)對(duì)智能電網(wǎng)諧波污染分析的挑戰(zhàn)

          • 21ic智能電網(wǎng):在過(guò)去,諧波分析儀不僅非常昂貴,而且難以集成到大規(guī)模制造的電表中。因此,對(duì)電網(wǎng)進(jìn)行諧波污染分析是一件非常困難的事情,只能偶爾由專業(yè)操作員在某些特定位置進(jìn)行。如今,芯片不僅可以集成更多的信
          • 關(guān)鍵字: DSP  架構(gòu)  分析  智能電網(wǎng)    

          Renesas采用Tensilica HiFi音頻/語(yǔ)音DSP

          • Tensilica日前宣布與Renesas Electronics簽署協(xié)議,授權(quán)該公司使用HiFi音頻/語(yǔ)音DSP(數(shù)字信號(hào)處理器)。Renesas Electronics將使用HiFi DSP開(kāi)發(fā)一系列SOC(片上系統(tǒng)),這些SOC將用于手機(jī)、平板電腦、汽車和其他多媒體設(shè)備上。
          • 關(guān)鍵字: Tensilica  Renesas  DSP  

          Altera通過(guò)早期使用計(jì)劃,讓客戶提前了解面向FPGA的OpenCL效能優(yōu)勢(shì)

          •   Altera公司(NASDAQ: ALTR)今天發(fā)布其面向FPGA的OpenCL (開(kāi)放計(jì)算語(yǔ)言)早期使用計(jì)劃(EAP),支持客戶提前了解Altera面向FPGA的OpenCL解決方案。采用這一開(kāi)放標(biāo)準(zhǔn),設(shè)計(jì)團(tuán)隊(duì)可以在高級(jí)C語(yǔ)言框架中面向FPGA設(shè)計(jì)他們自己的系統(tǒng)和算法,大大簡(jiǎn)化了FPGA的開(kāi)發(fā)。作為EAP計(jì)劃的一部分,客戶能夠預(yù)先了解Altera的OpenCL解決方案,參加面向FPGA的OpenCL培訓(xùn)課程,獲得相關(guān)資料,觀看其技術(shù)演示。   OpenCL是一種開(kāi)放編程標(biāo)準(zhǔn),能夠跨CPU、GPU和
          • 關(guān)鍵字: Altera  FPGA  OpenCL   

          基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器設(shè)計(jì)

          • 摘 要: 結(jié)合FPGA嵌入式系統(tǒng)具有硬件電路高并行度和軟件編程控制簡(jiǎn)單的特點(diǎn),設(shè)計(jì)了一套基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器,能夠完成雷達(dá)中頻和視頻信號(hào)、雜波和干擾信號(hào)的模擬,實(shí)現(xiàn)雷達(dá)系統(tǒng)在不具備實(shí)際接收前端
          • 關(guān)鍵字: FPGA  嵌入式系統(tǒng)  雷達(dá)  信號(hào)模擬器    

          基于FPGA在彈上信息處理機(jī)中的應(yīng)用

          • 引言信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測(cè)信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā) 、422接口設(shè)備的數(shù)據(jù)加載與檢測(cè)、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)和其
          • 關(guān)鍵字: FPGA  信息處理  中的應(yīng)用    

          基于Spartan-3 FPGA的視頻采集系統(tǒng)設(shè)計(jì)

          • 引言視頻采集的主流實(shí)現(xiàn)方案有兩種:一是基于ASIC,該方案一般采用意法、AMD等公司的專用視頻處理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信號(hào)處理器。它們作為輔處理器,可在主CPU控制下進(jìn)行視頻信號(hào)的采集壓
          • 關(guān)鍵字: Spartan  FPGA  視頻采集  系統(tǒng)設(shè)計(jì)    

          利用C和匯編語(yǔ)言混合編程實(shí)現(xiàn)DSP軟件設(shè)計(jì)

          • 眾所周知,匯編語(yǔ)言具有更高的性能優(yōu)勢(shì),而用C語(yǔ)言編碼則能更容易和快速地實(shí)現(xiàn)。DSP處理器功能的不斷增強(qiáng)以及編譯器優(yōu)化技術(shù)的提高,使得傳統(tǒng)的用匯編語(yǔ)言編寫DSP應(yīng)用程序的做法逐漸被淘汰?,F(xiàn)在的DSP應(yīng)用程序幾乎都
          • 關(guān)鍵字: DSP  匯編語(yǔ)言  混合編程  軟件設(shè)計(jì)    

          基于DSP/BIOS的多信號(hào)并行處理軟件架構(gòu)設(shè)計(jì)

          • 基于DSP/BIOS的多信號(hào)并行處理軟件架構(gòu)設(shè)計(jì),摘要 利用DSP芯片設(shè)計(jì)出能夠支持多類信號(hào)多路并行處理的軟件,可減少外圍專用算法芯片的使用,降低設(shè)計(jì)成本、縮小印制板尺寸、縮短開(kāi)發(fā)周期。文中介紹了一種利用DSP/BIOS操作系統(tǒng)進(jìn)行快速開(kāi)發(fā)設(shè)計(jì)的軟件架構(gòu),不僅滿
          • 關(guān)鍵字: 軟件  架構(gòu)  設(shè)計(jì)  處理  并行  DSP  BIOS  信號(hào)  基于  

          高速DSP系統(tǒng)的電路板級(jí)電磁兼容性分析與設(shè)計(jì)

          • 高速DSP系統(tǒng)的電路板級(jí)電磁兼容性分析與設(shè)計(jì),隨著高速DSP技術(shù)的廣泛應(yīng)用,相應(yīng)的高速DSP的PCB設(shè)計(jì)就顯得十分重要。由于DSP是一個(gè)相當(dāng)復(fù)雜、種類繁多并有許多分系統(tǒng)的數(shù)、?;旌舷到y(tǒng),所以來(lái)自外部的電磁輻射以及內(nèi)部元器件之間、分系統(tǒng)之間和各傳輸通道間的串?dāng)_
          • 關(guān)鍵字: 分析  設(shè)計(jì)  電磁兼容  電路板  DSP  系統(tǒng)  高速  

          大容量無(wú)線傳輸技術(shù)中DSP的啟動(dòng)方法

          • 大容量無(wú)線傳輸技術(shù)中DSP的啟動(dòng)方法,1 引言

            在極低譜密度,高頻譜利用率的大容量

            如果DSP 的程序小于1K 字節(jié),那么上述ROM 啟動(dòng)機(jī)制已經(jīng)可以完成程序的加載。然而事實(shí)上大部分DSP 的程序會(huì)大于1K 字節(jié),這時(shí)就需要?jiǎng)?chuàng)建一個(gè)特定啟動(dòng)程序來(lái)完成更多
          • 關(guān)鍵字: 啟動(dòng)  方法  DSP  技術(shù)  無(wú)線  傳輸  大容量  

          基于FPGA的通信接口模塊設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要 針對(duì)前端射頻及信號(hào)處理部分與中心機(jī)需要進(jìn)行遠(yuǎn)程通信的需要,設(shè)計(jì)了一款由FPGA實(shí)現(xiàn)的通信接口模塊。該模塊實(shí)現(xiàn)了射頻及信號(hào)處理部分與中心機(jī)的通信,包括中心機(jī)發(fā)給前端受控模塊的控制命令;前端受控模塊發(fā)送給
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  模塊  接口  FPGA  通信  基于  
          共9854條 262/657 |‹ « 260 261 262 263 264 265 266 267 268 269 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();