<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于DSP的近距離無線通信的嵌入式數(shù)據(jù)記錄設(shè)備設(shè)計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  無線通信  式數(shù)據(jù)記錄設(shè)備  

          基于FPGA和Verilog的液晶顯示控制器設(shè)計

          • 液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點,在移動通信終端、便攜計算機、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動電路的核心部件通常由集成電路
          • 關(guān)鍵字: 控制器  設(shè)計  液晶顯示  Verilog  FPGA  基于  

          電源監(jiān)控芯片TPS3307應用與DSP圖像處理系統(tǒng)

          • 電源在所設(shè)計系統(tǒng)的設(shè)備中可以說是最簡單的器件,但卻必須放在整機設(shè)計的最后考慮。為了保證整機的可靠運轉(zhuǎn),對供電系統(tǒng)的要求越來越高?! ≡诟咚匐娐钒逯校缫曨l處理卡,由于電路的高頻特性,開關(guān)的電磁輻射和
          • 關(guān)鍵字: 圖像  處理  理系  DSP  應用  監(jiān)控  芯片  TPS3307  電源  

          用matlab來實現(xiàn)fpga功能的設(shè)計

          • 近年來,在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理領(lǐng)域,F(xiàn)PGA已經(jīng)成為高性能數(shù)字信號處理系統(tǒng)的關(guān)鍵元件。FPGA的邏輯結(jié)構(gòu)不僅包括查找表、寄存器、多路復用器、存儲器,而且還有快速加法器、乘法器和I/O處理專用電路。FP
          • 關(guān)鍵字: matlab  fpga    

          基于DSP與FPGA的四軸運動控制器設(shè)計與研究

          • 摘要:針對數(shù)控系統(tǒng)的工作特點和要求,通過對DSP TMS320F2812、FPGA EP2C8F256C6及以太網(wǎng)控刺器RTL8019AS的深入研究,設(shè)計了一種基于DSP與FPGA的運動控制器。該控制器以DSP和FPGA為核心器件,針對運動控制中的實時控
          • 關(guān)鍵字: FPGA  DSP  四軸  運動控制器    

          FPGA設(shè)計時需要注意的內(nèi)容

          • FPGA設(shè)計時需要注意的內(nèi)容,不管你是一名邏輯設(shè)計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵
          • 關(guān)鍵字: 內(nèi)容  注意  需要  設(shè)計  FPGA  

          基于ARM9和Linux的FPGA驅(qū)動設(shè)計

          • 基于ARM9和Linux的FPGA驅(qū)動設(shè)計,0 引言Linux操作系統(tǒng)的全稱是GNU/Linux,它是由GNU工程和Linux內(nèi)核兩個部分共同組成的一個操作系統(tǒng)。該系統(tǒng)中所有組件的源代碼都是自由的,可以有效保護學習成果,因而在嵌入式領(lǐng)域得到了廣泛的應用。FPGA是英文Fie
          • 關(guān)鍵字: 驅(qū)動  設(shè)計  FPGA  Linux  ARM9  基于  

          利用EP1C6Q240C8處理器的LCD滾屏設(shè)計

          • 利用EP1C6Q240C8處理器的LCD滾屏設(shè)計,摘要:NIOSII嵌入式處理器以其設(shè)計靈活在嵌入式領(lǐng)域中得到廣泛應用。文章以T6963C控制的240times;128 LCD液晶顯示屏模塊闡述了一種基于EP1C6Q240C8處理器的液晶顯示屏的滾屏顯示的軟硬件控制方法,并給出硬件原理圖
          • 關(guān)鍵字: 設(shè)計  FPGA  LCD  處理器  EP1C6Q240C8  利用  

          Altera榮獲中興通訊2011年度全球最佳合作伙伴獎

          • Altera公司 (NASDAQ: ALTR)日前宣布,公司榮獲中興通訊2011年度全球最佳合作伙伴獎。Altera于2011年12月14日在中國深圳中興通訊的年度供應商大會上獲得了這一獎項。中興通訊認為Altera在提供前沿技術(shù)、優(yōu)秀產(chǎn)品以及及時交付產(chǎn)品和支持上是關(guān)鍵戰(zhàn)略合作伙伴。
          • 關(guān)鍵字: Altera  中興通訊  FPGA  

          基于SHARC DSP與SJA1000的CAN總線接口設(shè)計

          • 引言當前,有一些微處理器將CAN控制器嵌入到系統(tǒng)之中,但是仍有大量人們比較熟悉的微處理器并不帶有C...
          • 關(guān)鍵字: SHARC  DSP  SJA1000  CAN總線  

          基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統(tǒng)的設(shè)計

          • 基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統(tǒng)的設(shè)計,摘要:隨著FPGA單片可編程容量的日益增大,傳統(tǒng)的嵌入式系統(tǒng)設(shè)計正在逐漸被片上系統(tǒng)所取代,用于數(shù)據(jù)通信的以太網(wǎng)片上系統(tǒng)設(shè)計也越來越備受關(guān)注,另外,通信數(shù)據(jù)采集的可視化及數(shù)據(jù)處理的簡單化要求也越來越明顯,基
          • 關(guān)鍵字: 通信  系統(tǒng)  設(shè)計  Matlab  以太網(wǎng)  FPGA  嵌入式  基于  

          基于TLC320AC01與DSP的接口電路設(shè)計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: TLC320AC01  DSP  ADC  

          FPGA/DSP技術(shù)的1553B飛機總線系統(tǒng)通訊軟件的設(shè)計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  1553B飛機總線  

          基于DSP的穩(wěn)定平臺設(shè)計

          • 基于DSP的穩(wěn)定平臺設(shè)計,摘要:為了消除海水運動對需要保持穩(wěn)定姿態(tài)物體的影響,設(shè)計了兩軸穩(wěn)定平臺。該穩(wěn)定平臺以TMS320F28335DSP為核心微處理器,采用了多傳感器采集、伺服控制技術(shù)等;并架設(shè)了嵌入式操作系統(tǒng)mu;C/OS-Ⅱ來管理多任務穩(wěn)定
          • 關(guān)鍵字: DSP  設(shè)計  平臺  穩(wěn)定  基于  

          Altium與Altera發(fā)布全新在線元件資源和軟件支持

          • 下一代電子設(shè)計軟件與服務開發(fā)商Altium公司近日宣布為Altera的Stratix IV FPGA和MAX V CPLD器件產(chǎn)品系列的板級元件提供全新的器件和升級,通過Altium的生態(tài)系統(tǒng)AltiumLive即可在線獲得。與此同時,在Altium的一體化電子設(shè)計系統(tǒng)Altium Designer 10最近一次升級中,也同期發(fā)布了對于Altera Stratix IV FPGA和MAX V CPLD的器件支持。
          • 關(guān)鍵字: Altium  FPGA  CPLD  
          共9875條 326/659 |‹ « 324 325 326 327 328 329 330 331 332 333 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();