<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于FPGA的超聲波信號(hào)處理研究

          • 摘要:為了降低超聲波流量檢測(cè)過(guò)程中噪聲對(duì)檢測(cè)精度的影響,采用FPGA器件構(gòu)建了FIR濾波器,并提出一種新穎的查表法替代濾波器中的乘法運(yùn)算。試驗(yàn)結(jié)果表明,該濾波器設(shè)計(jì)方法顯著降低了FPGA的片內(nèi)硬件開銷,提高了濾波
          • 關(guān)鍵字: FPGA  超聲波  信號(hào)處理    

          基于FPGA的PCM30/32路系統(tǒng)信號(hào)同步數(shù)字復(fù)接設(shè)計(jì)

          • 摘要:在現(xiàn)代數(shù)字通信系統(tǒng)中,為了擴(kuò)大信道的傳輸容量提高信號(hào)傳輸效率,常采用數(shù)字復(fù)接的技術(shù)。在分析了PCM30/32路系統(tǒng)基群信號(hào)幀結(jié)構(gòu)的基礎(chǔ)上,以EDA綜合仿真設(shè)計(jì)軟件QuartusⅡ8.0為開發(fā)平臺(tái),利用Verilog HDL硬
          • 關(guān)鍵字: FPGA  PCM  30  系統(tǒng)    

          LTE中卷積碼的譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn)

          • 摘要:基于長(zhǎng)期演進(jìn)(LTE)的Tail-biting卷積碼,介紹了維特比譯碼算法,它是一種最優(yōu)的卷積碼譯碼算法。由于Tail-biting卷積碼的循環(huán)特性,采用固定延遲譯碼的方法,降低了譯碼復(fù)雜度。通過(guò)使用全并行的結(jié)構(gòu)及簡(jiǎn)單的回
          • 關(guān)鍵字: FPGA  LTE  卷積碼  譯碼器    

          基于MODBUS總線高壓軟起動(dòng)裝置液晶顯示界面的設(shè)計(jì)

          • 1引言現(xiàn)代工業(yè)自動(dòng)控制系統(tǒng)朝智能化、網(wǎng)絡(luò)化和開放式結(jié)構(gòu)的方向發(fā)展。實(shí)現(xiàn)不同種自動(dòng)化設(shè)備之間通信是系...
          • 關(guān)鍵字: MODBUS  自動(dòng)控制  DSP  

          一種高速I2C總線從器件接口IP核的設(shè)計(jì)與實(shí)現(xiàn)

          • I2C總線作為一種事實(shí)上的國(guó)際標(biāo)準(zhǔn),在超過(guò)100種不同的IC上實(shí)現(xiàn)并且得到超過(guò)50家公司的許可。它具有連線少,結(jié)構(gòu)簡(jiǎn)單的特點(diǎn)。本文介紹了一種高速I2C從器件接口電路IP核設(shè)計(jì)。在系統(tǒng)應(yīng)用中,單片機(jī)作為主控器件,本IP核作為從器件中的接口電路,它們通過(guò)I2C總線相連,實(shí)現(xiàn)MCU對(duì)IC或FPGA中相關(guān)寄存器的訪問(wèn)。從而代替了MCU通用的地址數(shù)據(jù)接口,大大減少了IC或FPGA的管腳數(shù)量,節(jié)省了I/O資源,這對(duì)于I/O資源緊張的IC設(shè)計(jì)和FPGA開發(fā)是非常有意義的。
          • 關(guān)鍵字: FPGA  I2C總線  IP核  201107  

          基于FPGA的高速通道校正實(shí)現(xiàn)

          • 當(dāng)今社會(huì)無(wú)線通信迅猛發(fā)展,無(wú)線通信用戶激增,要解決通信系統(tǒng)容量、帶寬限制等這些嚴(yán)重問(wèn)題的一個(gè)關(guān)鍵技術(shù)就是多天線通信技術(shù)。這項(xiàng)技術(shù)的使用能大幅度地提高無(wú)線通信系統(tǒng)的頻譜效率和鏈路可靠性,與單天線系統(tǒng)相比,用多天線系統(tǒng)發(fā)射和接收信號(hào)能獲得陣列增益(或稱波束形成增益)、分集增益、多路復(fù)用增益和干擾抑制等優(yōu)勢(shì)。然而多天線技術(shù)帶來(lái)諸多優(yōu)勢(shì)的同時(shí)會(huì)不可避免地引起通道不一致性問(wèn)題[1]。在實(shí)際工程應(yīng)用中,陣列接收機(jī)的多個(gè)通道由于PCB(印制電路板)走線長(zhǎng)度不等、通道特性存在差異等硬件的非理想因素,導(dǎo)致多個(gè)通道接收到的
          • 關(guān)鍵字: FPGA,Xilinx  201107  

          基于DSP的交流永磁同步直線電機(jī)矢量控制系統(tǒng)設(shè)計(jì)

          • 基于DSP的交流永磁同步直線電機(jī)矢量控制系統(tǒng)設(shè)計(jì), 摘 要:在比較旋轉(zhuǎn)電機(jī)
            電機(jī)  電機(jī)是利用電磁感應(yīng)定律使得電能實(shí)現(xiàn)轉(zhuǎn)換或傳遞的一種電磁裝置。它依靠轉(zhuǎn)動(dòng)來(lái)產(chǎn)生驅(qū)動(dòng)扭矩,來(lái)作為電器及各種機(jī)械的動(dòng)力源。和直線電機(jī)兩者區(qū)別的基礎(chǔ)上,分析了交流永磁同步直線
          • 關(guān)鍵字: 電機(jī)  矢量  控制系統(tǒng)  設(shè)計(jì)  直線  同步  DSP  交流  永磁  基于  

          基于DSP的無(wú)刷直流電機(jī)智能控制系統(tǒng)研究

          •  摘要: 介紹了TMS320LF2407 DSP在無(wú)刷直流電機(jī)控制系統(tǒng)中的應(yīng)用研究,采用了模糊控制策略,設(shè)計(jì)了上位監(jiān)控系統(tǒng),給出了數(shù)字化、智能化的實(shí)現(xiàn)方案,實(shí)踐結(jié)果證明了系統(tǒng)的平穩(wěn)性和快速性滿足要求。  1 引言  永磁
          • 關(guān)鍵字: 控制系統(tǒng)  研究  智能  電機(jī)  DSP  直流  BLDC  

          CDMA 2000系統(tǒng)中前向鏈路卷積編碼器的FPGA實(shí)現(xiàn)

          • 摘要:為了縮短卷積編碼器設(shè)計(jì)周期,使硬件設(shè)計(jì)更具靈活性,在介紹卷積編碼器原理的基礎(chǔ)上,論述了一種基于可編程邏輯器件,采用模塊化設(shè)計(jì)方法,利用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)CDMA2000系統(tǒng)前向鏈路卷積編碼器的方法,給
          • 關(guān)鍵字: FPGA  實(shí)現(xiàn)  編碼器  鏈路  系統(tǒng)  CDMA  

          利用FPGA平臺(tái)架構(gòu)提升信息娛樂(lè)系統(tǒng)設(shè)計(jì)靈活性

          • 開發(fā)車載信息娛樂(lè)系統(tǒng)面臨著前所未有的挑戰(zhàn)。事實(shí)上,支持眾多不一致甚至矛盾的要求需要采用全新的思路。設(shè)計(jì)...
          • 關(guān)鍵字: 車載信息娛樂(lè)系統(tǒng)  FPGA  OEM  

          基于DSP的便攜系統(tǒng)的功耗優(yōu)化政策

          • 為了幫助數(shù)字信號(hào)處理器(DSP)開發(fā)人員最大化地延長(zhǎng)電池使用時(shí)間,并促成功率敏感的便攜系統(tǒng),德州儀器(TI)公司...
          • 關(guān)鍵字: DSP  低功耗  便攜系統(tǒng)  

          C6201/C6701 DSP處理器與FLASH存儲(chǔ)器MBM

          • 本文以基于三個(gè)C6201/C6701 DSP芯片開發(fā)成功的嵌入式并行圖像處理實(shí)時(shí)系統(tǒng)為例,介紹這一設(shè)計(jì)技術(shù)。
          • 關(guān)鍵字: C6201  C6701  FLASH  DSP    

          基于DSP的磁存儲(chǔ)設(shè)備抗沖擊技術(shù)控制系統(tǒng)

          • 基于DSP的磁存儲(chǔ)設(shè)備抗沖擊技術(shù)控制系統(tǒng),1 前言  本文采用了外加固主動(dòng)控制理論與技術(shù),將電磁主動(dòng)控制技術(shù)用于計(jì)算機(jī)外部設(shè)備(微型盤)的振動(dòng)沖擊外加固,并且構(gòu)建了以DSP 為硬件平臺(tái)的數(shù)字主動(dòng)控制系統(tǒng)[1]。  2 數(shù)字控制系統(tǒng)的硬件設(shè)計(jì)  從1982年TI(美
          • 關(guān)鍵字: 技術(shù)  控制系統(tǒng)  沖擊  存儲(chǔ)設(shè)備  DSP  基于  

          基于FPGA和DSP的高壓變頻器中性點(diǎn)偏移技術(shù)的算法實(shí)現(xiàn)

          • 基于FPGA和DSP的高壓變頻器中性點(diǎn)偏移技術(shù)的算法實(shí)現(xiàn),   1 中性點(diǎn)偏移技術(shù)原理分析  目前國(guó)內(nèi)生產(chǎn)的高壓變頻器大多采用功率單元串聯(lián)疊加多電平,VVVF控制方式。其拓?fù)浣Y(jié)構(gòu)如圖1 所示。A、B、C三相各6 個(gè)功率單元,每個(gè)功率單元輸出電壓為577 V,相電壓UAO=UBO=UCO=3
          • 關(guān)鍵字: 技術(shù)  算法  實(shí)現(xiàn)  中性  變頻器  FPGA  DSP  高壓  基于  

          基于軟件測(cè)試技術(shù)的FPGA測(cè)試研究

          • 基于對(duì)FPGA系統(tǒng)失效機(jī)理的深入分析, 提出了軟件測(cè)試技術(shù)在FPGA測(cè)試中的應(yīng)用, 并分析了其可行性; 通過(guò)對(duì)比FPGA與軟件系統(tǒng)的異同, 歸納出FPGA特有的測(cè)試要求,從而在軟件測(cè)試技術(shù)的基礎(chǔ)上針對(duì)FPGA的特點(diǎn)進(jìn)行改進(jìn), 形成了一套實(shí)用的FPGA測(cè)試方法。
          • 關(guān)鍵字: FPGA  軟件  測(cè)試技術(shù)  測(cè)試    
          共9854條 366/657 |‹ « 364 365 366 367 368 369 370 371 372 373 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();