<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          FPGA的低功耗設(shè)計(jì)分析

          • FPGA的低功耗設(shè)計(jì)分析,FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密度以及功率等諸多指標(biāo)。  盡管基于90nm工藝的FPGA的功耗已低于先
          • 關(guān)鍵字: 分析  設(shè)計(jì)  功耗  FPGA  

          基于Flash構(gòu)架的模數(shù)混合的FPGA在心電監(jiān)控儀上的應(yīng)用設(shè)計(jì)

          • 基于Flash構(gòu)架的模數(shù)混合的FPGA在心電監(jiān)控儀上的應(yīng)用設(shè)計(jì),Fution系列的FPGA是世界上首個(gè)基于Flash構(gòu)架的模數(shù)混合的FPGA,即在數(shù)字FPGA的基礎(chǔ)上加入了模擬電路部分,解決了傳統(tǒng)模擬電路和FPGA分離給設(shè)計(jì)帶來的諸多問題,降低了PCB板的制作難度,縮小了產(chǎn)品的體積。FPGA的可編
          • 關(guān)鍵字: 心電  監(jiān)控  應(yīng)用  設(shè)計(jì)  FPGA  混合  Flash  構(gòu)架  模數(shù)  基于  

          怎樣在FPGA中處理開關(guān)控制信號

          • 怎樣在FPGA中處理開關(guān)控制信號,本系統(tǒng)設(shè)計(jì)利用FPGA間接控制2塊MAX4312選通所需要的視頻通道,實(shí)現(xiàn)各個(gè)視頻通道間相互切換。根據(jù)開關(guān)控制信號的設(shè)計(jì)思想在FPGA中對撥動(dòng)開關(guān)輸入信號做去抖動(dòng)處理,然后對不同的開關(guān)操作進(jìn)行編碼,最后將信號送給DSP進(jìn)
          • 關(guān)鍵字: 控制  信號  開關(guān)  處理  FPGA  怎樣  

          FPGA的TCP/IP通信協(xié)議與Matlab通信系統(tǒng)的研究

          •  O 引言  近年來,隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備上增加一個(gè)網(wǎng)絡(luò)接口并實(shí)現(xiàn)了TCP/I
          • 關(guān)鍵字: 通信  系統(tǒng)  研究  Matlab  協(xié)議  IP  FPGA  TCP  

          網(wǎng)絡(luò)化遠(yuǎn)程自動(dòng)抄表系統(tǒng)的設(shè)計(jì)及實(shí)現(xiàn)

          • 摘要:為滿足電力行業(yè)改革與發(fā)展的需要,提高用電營業(yè)管理水平,提出一種基于GPRS技術(shù)的網(wǎng)絡(luò)化遠(yuǎn)程自動(dòng)抄表系統(tǒng)。該系統(tǒng)首先對現(xiàn)場測量獲得所需要的流量,然后結(jié)合GPRS通訊技術(shù)、J2EE技術(shù)和數(shù)據(jù)庫技術(shù),開發(fā)了基于B/
          • 關(guān)鍵字: ARM  嵌入式  DSP  

          基于NiosⅡ的學(xué)習(xí)型遙控器設(shè)計(jì)

          • 摘要:以Altera FPGA系列Cyclone EPlCl2Q240C8器件為載體,通過SoPC技術(shù)構(gòu)建嵌入式軟核NiosⅡ處理器平臺,運(yùn)用Verilog HDL硬件描述語言設(shè)計(jì)等精度測量載波頻率IP核、紅外信號解調(diào)IP核、紅外編碼脈寬測量IP核和紅外發(fā)
          • 關(guān)鍵字: FPGA  I/O  電源  仿真  單片機(jī)  

          基于FPGA的誘發(fā)電位儀系統(tǒng)設(shè)計(jì)

          • 摘要:設(shè)計(jì)了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個(gè)誘發(fā)電位儀的總體設(shè)計(jì),討論了FPGA作為主芯片的各模塊集成設(shè)計(jì),在此基礎(chǔ)上論述了ADSl258模/教轉(zhuǎn)換芯片的特點(diǎn)并給出了其與FPGA的接口電路設(shè)計(jì)。該誘發(fā)電位
          • 關(guān)鍵字: FPGA  誘發(fā)電位  系統(tǒng)設(shè)計(jì)    

          Altera將啟用臺積電28nm制程工藝生產(chǎn)其FPGA芯片產(chǎn)品

          •   可編程邏輯芯片設(shè)計(jì)商 Altera公司本周一宣布將使用臺積電公司的28nm LP(低功耗)制程技術(shù)制造其廉價(jià)型中端FPGA芯片產(chǎn)品。今年4月份,Altera公司曾宣布他們將使用臺積電的高性能(HP)28nm工藝制作其高端 Statix V FPGA產(chǎn)品,因此這次用同樣來自臺積電的28nm低功耗制程對應(yīng)其中端產(chǎn)品自然是順理成章。   
          • 關(guān)鍵字: Altera  FPGA  

          藍(lán)牙HCI-UART主控制接口的FPGA設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:藍(lán)牙技術(shù)作為一種短距離的無線通信技術(shù),具有巨大的發(fā)展?jié)摿?本文意從HCI層進(jìn)行藍(lán)牙技術(shù)的應(yīng)用開發(fā)...
          • 關(guān)鍵字: 藍(lán)牙  HCI-UART  FPGA  Verilog  通信  

          ARM和DSP設(shè)計(jì)的竹節(jié)紗控制系統(tǒng)伺服控制器方案

          • ARM和DSP設(shè)計(jì)的竹節(jié)紗控制系統(tǒng)伺服控制器方案,摘要:根據(jù)紡織行業(yè)中竹節(jié)紗生產(chǎn)的工藝要求,設(shè)計(jì)了基于ARM和DSP的雙CPU永磁同步電動(dòng)機(jī)伺服控制器。利用ARM和觸摸液晶屏完成工藝參數(shù)的輸入與生產(chǎn)過程信息的顯示,支持圖形化人機(jī)界面和觸摸操作;利用DSP完成永磁同步
          • 關(guān)鍵字: 控制器  方案  伺服  控制系統(tǒng)  DSP  設(shè)計(jì)  ARM  

          一種新的變步長LMS自適應(yīng)濾波算法在DSP上的實(shí)現(xiàn)

          • 一種新的變步長LMS自適應(yīng)濾波算法在DSP上的實(shí)現(xiàn),Widrow和Hoff等人于1960年提出最小均方誤差(LMS)算法,由于其結(jié)構(gòu)簡單,計(jì)算量小,穩(wěn)定性好,易于實(shí)現(xiàn)等優(yōu)點(diǎn)而得到廣泛的應(yīng)用。LMS算法的缺點(diǎn)是收斂速度慢,它克服不了收斂速度和穩(wěn)態(tài)誤差這一對固有矛盾:在收斂的前
          • 關(guān)鍵字: DSP  實(shí)現(xiàn)  算法  濾波  LMS  適應(yīng)  步長  

          如何選用合適DSP元件進(jìn)行低功率設(shè)計(jì)

          • 如何選用合適DSP元件進(jìn)行低功率設(shè)計(jì),許多嵌入式處理器都宣稱它們的功耗最低。但是事實(shí)上沒有一顆元件能在所有的應(yīng)用中保持最低功耗,因?yàn)榈凸牡亩x與應(yīng)用環(huán)境習(xí)習(xí)相關(guān),適合某種應(yīng)用的晶片設(shè)計(jì)很可能會給另一種應(yīng)用帶來難題??蓴y式應(yīng)用多半是根據(jù)電
          • 關(guān)鍵字: 進(jìn)行  功率  設(shè)計(jì)  元件  DSP  選用  合適  如何  

          嵌入式DSP上的視頻編解碼分析

          • 嵌入式DSP上的視頻編解碼分析,通用視頻標(biāo)準(zhǔn)和編解碼器
              
            聯(lián)合視頻組(Joint Video Team, JVT)由 ITU的視頻編碼專家組(Video Coding Experts Group, VCEG)和ISO/IEC運(yùn)動(dòng)圖像專家組(Moving Picture Experts Group, MPEG)組成。VCEG開發(fā)自愿性標(biāo)
          • 關(guān)鍵字: 分析  解碼  視頻  DSP  嵌入式  

          C6201/C6701 DSP處理器與FLASH存儲器MBM29LV800BA接口技術(shù)

          • C6201/C6701 DSP處理器與FLASH存儲器MBM29LV800BA接口技術(shù), DSP是針對實(shí)時(shí)數(shù)字信號處理而設(shè)計(jì)的數(shù)字信號處理器,由于它具有計(jì)算速度快、體積小、功耗低的突出優(yōu)點(diǎn),非常適合應(yīng)用于嵌入式實(shí)時(shí)系統(tǒng)。FLASH存儲器是新型的可電擦除的非易失性只讀存儲器,屬于EEPROM器件,與其它的
          • 關(guān)鍵字: MBM29LV800BA  接口  技術(shù)  存儲器  FLASH  C6701  DSP  處理器  

          現(xiàn)代通信系統(tǒng)與DSP實(shí)驗(yàn)平臺

          • 現(xiàn)代通信系統(tǒng)與DSP實(shí)驗(yàn)平臺,1 引言  近些年來,通信電子技術(shù)和計(jì)算機(jī)技術(shù)發(fā)展較快,不斷推陳出新,尤其是無線電通信技術(shù)在近幾年得到了迅猛發(fā)展。針對日新月異的新技術(shù),大中專院校通信類專業(yè)的理論課程及教學(xué)方式也需不斷更新,才能跟上時(shí)代
          • 關(guān)鍵字: 實(shí)驗(yàn)  平臺  DSP  系統(tǒng)  通信  現(xiàn)代  
          共9854條 412/657 |‹ « 410 411 412 413 414 415 416 417 418 419 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();