fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
Altera在天津大學(xué)成立國內(nèi)第60所EDA/SOPC聯(lián)合實驗室
- 2009年3月31號,北京——Altera公司(NASDAQ: ALTR)今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實驗室。這是Altera自2004年3月在中國電子科技大學(xué)成立首個EDA/SOPC聯(lián)合實驗室以來的國內(nèi)第60所聯(lián)合實驗室和培訓(xùn)中心。該實驗室將為數(shù)字邏輯電路、硬件描述語言、微機原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計等本科或研究生課程的實驗教學(xué)以及電子類課程設(shè)計提供支持,Altera®公司的FPGA開發(fā)環(huán)境將成為貫穿天津大學(xué)
- 關(guān)鍵字: Altera FPGA SOPC
并行模數(shù)轉(zhuǎn)換器ADS8364與TMS320F2812的接口設(shè)計
- 0 引言ADS8364是美國德州儀器公司(TI)的一款六通道、16位并行輸出、同步采樣的模數(shù)轉(zhuǎn)換器。該芯片提供了一個靈活的高速并行接口,可以直接與數(shù)字信號處理器TMS320F2812相連。本文主要介紹了這個接口的軟、硬件設(shè)計,
- 關(guān)鍵字: 接口 設(shè)計 TMS320F2812 ADS8364 模數(shù) 轉(zhuǎn)換器 并行 ADS8364 TMS320F2812 DSP
基于FPGA的高速數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計
- 0 引言
信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器件處理速度的提高,實時處理大量的數(shù)據(jù)已經(jīng)成為現(xiàn)實。但是,在一些惡劣環(huán)境和數(shù)據(jù)無法進(jìn)行實時傳輸?shù)那闆r下,還必須用到存儲測試的方法。存儲測試是指在對被測對象 - 關(guān)鍵字: FPGA 高速數(shù)據(jù) 采集 存儲系統(tǒng)
CANopen協(xié)議在現(xiàn)場總線網(wǎng)絡(luò)中的應(yīng)用
- 1 引 言 基于現(xiàn)場總線的網(wǎng)絡(luò)技術(shù)研究是自動控制領(lǐng)域發(fā)展的一個熱點。在各種各樣的工業(yè)現(xiàn)場總線中, CAN 總線以其成本低、速度快、實時性和可靠性較高等特點被快速應(yīng)用于汽車電子、醫(yī)療、軍事等領(lǐng)域。但是, CAN 總
- 關(guān)鍵字: 網(wǎng)絡(luò) 應(yīng)用 總線 現(xiàn)場 協(xié)議 CANopen CANopen協(xié)議 現(xiàn)場總線網(wǎng)絡(luò) 對象字典 DSP
2009年3月30日,Altera在天津大學(xué)成立國內(nèi)第60所EDA/SOPC聯(lián)合實驗室
- Altera公司今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實驗室。這是Altera自2004年3月在中國電子科技大學(xué)成立首個EDA/SOPC聯(lián)合實驗室以來的國內(nèi)第60所聯(lián)合實驗室和培訓(xùn)中心。該實驗室將為數(shù)字邏輯電路、硬件描述語言、微機原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計等本科或研究生課程的實驗教學(xué)以及電子類課程設(shè)計提供支持,Altera®公司的FPGA開發(fā)環(huán)境將成為貫穿天津大學(xué)電子工程類專業(yè)本科和研究生教育階段的實驗平臺。 作為全球領(lǐng)先的可編程邏輯器件
- 關(guān)鍵字: Altera FPGA SOPC
基于FPGA的高速圖像采集系統(tǒng)設(shè)計
- 在高速圖像采集系統(tǒng)中,CPU時鐘資源、I/O端口資源、傳輸單元等都成為系統(tǒng)的瓶頸。本系統(tǒng)采用FPGA+RAM+USB的設(shè)計:FPGA硬件采樣模塊,有效降低采樣時延和CPU時鐘資源;獨特的RAM時序控制與讀寫控制分離設(shè)計,增加了模塊之間的獨立性,降低了控制的復(fù)雜度;USB設(shè)計在實現(xiàn)高速率數(shù)據(jù)傳輸?shù)耐瑫r又具有低成本、易安裝等優(yōu)點。
- 關(guān)鍵字: FPGA 高速圖像采集 系統(tǒng)設(shè)計
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473