<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          Virtex-5FPGA設(shè)計Gbps無線通信基站

          TMS320C5402 DSP在嵌入式測控系統(tǒng)中的應(yīng)用

          • 1 C5402DSP的應(yīng)用特點  盡管從一般意義上講, 基于MCU(單片機)與DSP(數(shù)字信號處理器)這兩類器件的系統(tǒng)都有各自的用途,但現(xiàn)在很多新興的嵌入式應(yīng)用,尤其是那些大型的復(fù)雜系統(tǒng),在系統(tǒng)內(nèi)同時實現(xiàn)信號與控制兩種
          • 關(guān)鍵字: 應(yīng)用  系統(tǒng)  嵌入式  DSP  TMS320C5402  MCU  PID  DSP  溫度  

          KEIL工具可通過微控制器樣機系統(tǒng)對基于CORTEX-M處理器的系統(tǒng)建立樣機

          •   中國上海,2009年3月31日——ARM公司(倫敦證交所:ARM;納斯達(dá)克:ARMH)近日在于美國加州圣何塞舉行的嵌入式系統(tǒng)大會(ESC)上發(fā)布了Keil™ 微控制器樣機系統(tǒng)(MPS: Microcontroller Prototyping System),能夠?qū)我划a(chǎn)品中的ARM® Cortex™-M系列處理器以及用戶定義的外設(shè)進(jìn)行評估和樣機建立。Keil MPS是首個包含了全速的、FPGA形式的Cortex-M0或Cortex-M3處理器的樣
          • 關(guān)鍵字: ARM  FPGA  處理器  

          基于FPGA的8位并行輸入LED掃描控制芯片設(shè)計

          MC8051單片機IP核的FPGA實現(xiàn)與應(yīng)用

          • 分析了與標(biāo)準(zhǔn)805l MCU兼容的MC805l IP核結(jié)構(gòu)原理與設(shè)計層次,詳細(xì)論述了MC8051 IP核的FPGA實現(xiàn)與應(yīng)用方法。通過試驗驗證,其性能比標(biāo)準(zhǔn)8051 MCU高,方便與系統(tǒng)其他模塊的集成。在各種嵌入式系統(tǒng)和片上系統(tǒng)中使用該IP核具有重要意義。
          • 關(guān)鍵字: 8051  FPGA  MC  IP核    

          Altera在天津大學(xué)成立國內(nèi)第60所EDA/SOPC聯(lián)合實驗室

          •   2009年3月31號,北京——Altera公司(NASDAQ: ALTR)今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實驗室。這是Altera自2004年3月在中國電子科技大學(xué)成立首個EDA/SOPC聯(lián)合實驗室以來的國內(nèi)第60所聯(lián)合實驗室和培訓(xùn)中心。該實驗室將為數(shù)字邏輯電路、硬件描述語言、微機原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計等本科或研究生課程的實驗教學(xué)以及電子類課程設(shè)計提供支持,Altera®公司的FPGA開發(fā)環(huán)境將成為貫穿天津大學(xué)
          • 關(guān)鍵字: Altera  FPGA  SOPC  

          基于F2812的監(jiān)測系統(tǒng)的設(shè)計

          • 1. 引言傳統(tǒng)的監(jiān)測系統(tǒng)大多都是在單片機基礎(chǔ)上開發(fā)的。單片機由于速度慢,運算能力弱,實時性差,在需要處理大量高速實時數(shù)據(jù)的情況下,往往不能達(dá)到要求,而DSP則非常擅長進(jìn)行高速信號采集和數(shù)據(jù)處理。因此,本
          • 關(guān)鍵字: 設(shè)計  系統(tǒng)  監(jiān)測  F2812  基于  F2812  DSP  CPLD  液晶顯示  SED-1335  

          并行模數(shù)轉(zhuǎn)換器ADS8364與TMS320F2812的接口設(shè)計

          • 0 引言ADS8364是美國德州儀器公司(TI)的一款六通道、16位并行輸出、同步采樣的模數(shù)轉(zhuǎn)換器。該芯片提供了一個靈活的高速并行接口,可以直接與數(shù)字信號處理器TMS320F2812相連。本文主要介紹了這個接口的軟、硬件設(shè)計,
          • 關(guān)鍵字: 接口  設(shè)計  TMS320F2812  ADS8364  模數(shù)  轉(zhuǎn)換器  并行  ADS8364  TMS320F2812  DSP  

          基于FPGA的高速數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計

          • 0 引言
            信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器件處理速度的提高,實時處理大量的數(shù)據(jù)已經(jīng)成為現(xiàn)實。但是,在一些惡劣環(huán)境和數(shù)據(jù)無法進(jìn)行實時傳輸?shù)那闆r下,還必須用到存儲測試的方法。存儲測試是指在對被測對象
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集  存儲系統(tǒng)    

          基于EP1C3T144C8的FPGA的開發(fā)板設(shè)計

          • O 引言
            現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)的出現(xiàn)是超大規(guī)模集成電路(VISI)技術(shù)和計算機輔助設(shè)計(CAD)技術(shù)發(fā)展的結(jié)果。FPGA器件集成度高、體積小,具有通過用戶編程實現(xiàn)專門應(yīng)用的的功能。
          • 關(guān)鍵字: 144C  T144  FPGA  144    

          一種基于FPGA并行流水線的FIR濾波器設(shè)計方案

          • 1 Fir濾波器原理
            有限沖激響應(yīng)(FIR)數(shù)字濾波器和無限沖激響應(yīng)(IIR)數(shù)字濾波器廣泛應(yīng)用于數(shù)字信號處理系統(tǒng)中。IIR數(shù)字濾波器方便簡單,但它相位的非線性,要求采用全通網(wǎng)絡(luò)進(jìn)行相位校正,且穩(wěn)定性難以保障。FIR濾
          • 關(guān)鍵字: FPGA  FIR  并行  流水線    

          基于Matlab和FPGA的FIR數(shù)字濾波器設(shè)計及實現(xiàn)

          • 摘要:基于FIR數(shù)字濾波器的原理和層次化、模塊化設(shè)計思想,結(jié)合Altera公司的CycloneII系列FPGA芯片,提出了FIR數(shù)字濾波器的實現(xiàn)硬件方案,給出了采用Matlab、QuartusⅡ設(shè)計及實現(xiàn)32階低通FIR濾波器的方法步驟,仿真及
          • 關(guān)鍵字: Matlab  FPGA  FIR  數(shù)字    

          CANopen協(xié)議在現(xiàn)場總線網(wǎng)絡(luò)中的應(yīng)用

          2009年3月30日,Altera在天津大學(xué)成立國內(nèi)第60所EDA/SOPC聯(lián)合實驗室

          •   Altera公司今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實驗室。這是Altera自2004年3月在中國電子科技大學(xué)成立首個EDA/SOPC聯(lián)合實驗室以來的國內(nèi)第60所聯(lián)合實驗室和培訓(xùn)中心。該實驗室將為數(shù)字邏輯電路、硬件描述語言、微機原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計等本科或研究生課程的實驗教學(xué)以及電子類課程設(shè)計提供支持,Altera®公司的FPGA開發(fā)環(huán)境將成為貫穿天津大學(xué)電子工程類專業(yè)本科和研究生教育階段的實驗平臺。   作為全球領(lǐng)先的可編程邏輯器件
          • 關(guān)鍵字: Altera  FPGA  SOPC  

          基于FPGA的高速圖像采集系統(tǒng)設(shè)計

          • 在高速圖像采集系統(tǒng)中,CPU時鐘資源、I/O端口資源、傳輸單元等都成為系統(tǒng)的瓶頸。本系統(tǒng)采用FPGA+RAM+USB的設(shè)計:FPGA硬件采樣模塊,有效降低采樣時延和CPU時鐘資源;獨特的RAM時序控制與讀寫控制分離設(shè)計,增加了模塊之間的獨立性,降低了控制的復(fù)雜度;USB設(shè)計在實現(xiàn)高速率數(shù)據(jù)傳輸?shù)耐瑫r又具有低成本、易安裝等優(yōu)點。
          • 關(guān)鍵字: FPGA  高速圖像采集  系統(tǒng)設(shè)計    
          共9876條 518/659 |‹ « 516 517 518 519 520 521 522 523 524 525 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();