<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga+dsp

          WTB網(wǎng)絡(luò)HDLC在FPGA中的實(shí)現(xiàn)

          •   1 引言   TCN(Train Communication Network)總體結(jié)構(gòu)是由WTB(絞線式列車總線)和MVB(多功能車輛總線)組成,符合IEC61375-1標(biāo)準(zhǔn)。本文主要圍繞WTB鏈路控制的幀格式進(jìn)行研究。鑒于IEC61375-1標(biāo)準(zhǔn)中規(guī)定的WTB幀數(shù)據(jù)格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術(shù)編解碼器現(xiàn)則圍繞HDLC展開。   隨著深亞微米工藝技術(shù)的發(fā)展,F(xiàn)PGA(Fie
          • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  TCN  WTB  FPGA  MCU和嵌入式微處理器  

          Synplicity加入Xilinx ESL的設(shè)計(jì)生態(tài)系統(tǒng)

          •   Synplicity® 公司日前宣布憑借其 Synplify® DSP 軟件加入了 Xilinx® ESL 計(jì)劃。Xilinx ESL 設(shè)計(jì)生態(tài)系統(tǒng)新增了 Synplify DSP 軟件,充分反映了 Xilinx 作為全球可編程解決方案領(lǐng)先供應(yīng)商在推進(jìn)技術(shù)創(chuàng)新與解決方案發(fā)展方面所作的努力,旨在不斷改進(jìn)高級(jí)電子系統(tǒng)級(jí) (ESL) 設(shè)計(jì)技術(shù)。Gary Smith EDA 的市場研究員 Gary Smith 認(rèn)為,ESL 設(shè)計(jì)是 EDA 市場中發(fā)展最快的領(lǐng)域之一,預(yù)計(jì)今后五年的復(fù)合年
          • 關(guān)鍵字: 消費(fèi)電子  Synplicity  Xilinx  ESL  DSP  消費(fèi)電子  

          FPGA在語音存儲(chǔ)與回放系統(tǒng)中的應(yīng)用

          •   1 引言   隨著數(shù)字信號(hào)處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術(shù)已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語音數(shù)據(jù)有些存儲(chǔ)在硬盤中,有些存儲(chǔ)在帶有掉電保護(hù)功能的RAM或FLASH存儲(chǔ)器中。筆者介紹的語音存儲(chǔ)與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴(kuò)展接口電路,只利用FPGA作為核心控制器,就能完成語音信號(hào)的數(shù)字化處理,即實(shí)現(xiàn)語音的存儲(chǔ)與回放。   2 系統(tǒng)總體結(jié)構(gòu)   數(shù)字化語音存儲(chǔ)與回放系統(tǒng)的基本工作原理是將模擬語音信號(hào)通過模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號(hào)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  數(shù)字信號(hào)處理器  FPGA  語音存儲(chǔ)  MCU和嵌入式微處理器  

          基于DSP的嵌入式TCP/IP協(xié)議的研究和實(shí)現(xiàn)

          • 本文結(jié)合電力自動(dòng)化系統(tǒng)實(shí)際詳細(xì)分析了嵌入式TCP/IP協(xié)議的選取原則,采用DSP芯片和網(wǎng)卡接口控制芯片設(shè)計(jì)了以太網(wǎng)接口
          • 關(guān)鍵字: 研究  實(shí)現(xiàn)  協(xié)議  TCP/IP  DSP  嵌入式  基于  

          DSP是什么

          • Digital Signal Processing 數(shù)字信號(hào)處理      作為一個(gè)案例研究,我們來考慮數(shù)字領(lǐng)域里最通常的功能:濾波。簡單地說,濾波就是對(duì)信號(hào)進(jìn)行處理,以改善其特性。例如,濾波可以從信號(hào)里清除噪聲或靜電干擾,從而改善其信噪比。為什么要用微處理器,而不是模擬器件來對(duì)信號(hào)做濾波呢?我們來看看其優(yōu)越性:  模擬濾波器(或者更一般地說,模擬電路)的性能要取決于溫度等環(huán)境因素。而數(shù)字濾波器則基本上不受環(huán)境的影響。  數(shù)字
          • 關(guān)鍵字: DSP  嵌入式系統(tǒng)  基礎(chǔ)知識(shí)  嵌入式  

          基于DSP Builder的VGA接口設(shè)計(jì)

          • 引言    隨著電子技術(shù)的發(fā)展,VGA(視頻圖形陣列)接口出現(xiàn)在很多嵌入式平臺(tái)上,用于圖像信息的實(shí)時(shí)顯示等。在某些情況下,設(shè)計(jì)者希望通過普通的顯示器或投影儀觀測FPGA內(nèi)部的一些矢量信號(hào),即把帶VGA接口的顯示器當(dāng)作示波器使用等,這就需要對(duì)數(shù)據(jù)進(jìn)行處理,使之能夠在顯示器上實(shí)時(shí)顯示。   本文基于DSP Builder的VGA接口設(shè)計(jì)方法,對(duì)VGA接口時(shí)序和系統(tǒng)設(shè)計(jì)需求進(jìn)行了介紹,并在硬件平臺(tái)下實(shí)現(xiàn)一維與二維信號(hào)的顯示。   VGA接口標(biāo)準(zhǔn)   VGA顯像原理   顯示器通過光柵掃描的方
          • 關(guān)鍵字: DSP  Builder  VGA  接口  嵌入式系統(tǒng)  嵌入式  

          TI 推出運(yùn)營商級(jí)基礎(chǔ)局端處理器

          •   日前,德州儀器 (TI) 宣布推出最新基于 DSP 的運(yùn)營商級(jí)基礎(chǔ)局端處理器TMS320TNETV3020。 此款TI 最新的基礎(chǔ)局端平臺(tái),具備出色的語音與視頻處理功能,為提供基于固網(wǎng)與移動(dòng)網(wǎng)的融合多媒體服務(wù)奠定了基礎(chǔ)。   Semico 研究公司的首席技術(shù)官 Tony Massimini 表示:“隨著行業(yè)逐漸向全 IP 網(wǎng)絡(luò)過渡,必須大幅改進(jìn)現(xiàn)有基礎(chǔ)局端,才能適應(yīng)高性能網(wǎng)絡(luò)的新要求,例如嵌入式質(zhì)量管理與視頻處理功能。TI 結(jié)合其在語音與視頻領(lǐng)域的領(lǐng)先優(yōu)勢,致力于開發(fā)針對(duì)通信基礎(chǔ)局端的專用產(chǎn)品,TI
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  德州儀器  處理器  DSP  MCU和嵌入式微處理器  

          Synplicity:充分發(fā)揮FPGA的靈活性

          • 當(dāng)ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對(duì)低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場,每年都以超過兩位數(shù)的增長率發(fā)展。越來越多的設(shè)計(jì)將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計(jì)工程師。隨著IC產(chǎn)業(yè)發(fā)展的光明前景,F(xiàn)PGA將以比ASIC更快的速度發(fā)展并呈現(xiàn)取代其的趨勢。在這樣的大市場環(huán)境下,以提供FPGA開發(fā)軟件為主的Synplicity公司得到了長足的發(fā)展,公司營業(yè)額從2002年的4560萬壯大到2006年的6300萬。   隨著FPGA技術(shù)的發(fā)展,越來越多的功能需要在
          • 關(guān)鍵字: Synplicity  FPGA  

          基于DSP Builder的VGA接口設(shè)計(jì)

          •   摘 要:本文給出了基于Altera DSP Builder平臺(tái)下VGA接口的系統(tǒng)級(jí)設(shè)計(jì)方法。該接口模塊可利用NiosⅡ進(jìn)行靈活地控制和配置。文中在CycloneⅡ DSP平臺(tái)上實(shí)現(xiàn)了該設(shè)計(jì)并驗(yàn)證了設(shè)計(jì)的有效性。   關(guān)鍵詞:VGA;DSP Builder;SOPC;行頻;場頻   引言   隨著電子技術(shù)的發(fā)展,VGA(視頻圖形陣列)接口出現(xiàn)在很多嵌入式平臺(tái)上,用于圖像信息的實(shí)時(shí)顯示等。在某些情況下,設(shè)計(jì)者希望通過普通的顯示器或投影儀觀測FPGA內(nèi)部的一些矢量信號(hào),即把帶VGA接口的顯示器當(dāng)作示波
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  :VGA  DSP  Builder  行頻  MCU和嵌入式微處理器  

          基于FPGA的數(shù)字閉環(huán)光纖陀螺儀模擬表頭設(shè)計(jì)

          •   摘 要:光纖陀螺儀是一種用來測量角速度的傳感器。為了檢測調(diào)制解調(diào)電路是否符合設(shè)計(jì)要求,并提高陀螺的實(shí)際應(yīng)用精度,本文設(shè)計(jì)了一種基于FPGA的光纖陀螺儀模擬表頭及其測試系統(tǒng),能有效地檢測調(diào)制解調(diào)電路的性能。   關(guān)鍵詞:光纖陀螺;模擬表頭;FPGA;Verilog HDL   光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應(yīng),用光纖構(gòu)成環(huán)形光路,并檢測出隨光纖環(huán)的轉(zhuǎn)動(dòng)而產(chǎn)生的兩路超輻射光束之間的相位差,由此計(jì)算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個(gè)部分組
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  光纖陀螺  模擬表頭  FPGA  MCU和嵌入式微處理器  

          基于16位DSP的PROFIBUS-DP從站設(shè)計(jì)

          • 本文概括敘述了TMS320F206和SPC3的特點(diǎn),介紹了智能從站中TMS320F206與SPC3的硬件連接,以及軟件實(shí)現(xiàn)的方法。
          • 關(guān)鍵字: 從站  設(shè)計(jì)  PROFIBUS-DP  DSP  16位  基于  

          用FPGA設(shè)計(jì)軟件無線電和調(diào)制解調(diào)器

          •   本文以16-QAM RF發(fā)射數(shù)據(jù)泵的設(shè)計(jì)為例,介紹利用FPGA設(shè)計(jì)數(shù)字濾波器的技巧和器件選擇方法,說明執(zhí)行分布式計(jì)算時(shí)FPGA比DSP的優(yōu)越之處。   所有數(shù)字邏輯的基本結(jié)構(gòu)   16-QAM調(diào)制器   編碼和碼元映射   平方根升余弦濾波器   設(shè)計(jì)技巧   5 MHz載波   分布式計(jì)算(DA)技術(shù)   濾波器的實(shí)現(xiàn)   用現(xiàn)場可編程門陣列(FPGA)設(shè)計(jì)軟件無線電和調(diào)制解調(diào)器可與DSP芯片媲美。雖然FPGA可輕而易舉地實(shí)現(xiàn)卷積編碼器等復(fù)雜邏輯功能,但在實(shí)現(xiàn)大量復(fù)雜計(jì)算方面卻有很
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  無線電  調(diào)制解調(diào)器  MCU和嵌入式微處理器  

          如何利用FPGA實(shí)現(xiàn)優(yōu)異的家用電器設(shè)計(jì)

          • 低成本的FPGA或CPLD可以幫助家電設(shè)計(jì)師利用靈活的、集成有DSP算法的單片集成解決方案實(shí)現(xiàn)節(jié)能的電機(jī)控制。
          • 關(guān)鍵字: FPGA  如何利用  家用電器    

          德州儀器信號(hào)處理技術(shù)助力汽車駕駛員風(fēng)險(xiǎn)管理解決方案

          •   日前,德州儀器 (TI) 宣布,全球性的駕駛員風(fēng)險(xiǎn)管理公司 DriveCam已將TI DSP、模擬組件、MCU 以及 RFID 技術(shù)集成至可降低行為風(fēng)險(xiǎn)的創(chuàng)新解決方案中。這種解決方案可廣泛應(yīng)用于全球配送運(yùn)輸車隊(duì),從而達(dá)到預(yù)測并防止危險(xiǎn)駕駛行為、挽救生命的目的。   DriveCam 的事件記錄器與外設(shè)采用多種 TI 處理器進(jìn)行管理,其中包括超低功耗MSP430 處理器與多媒體優(yōu)化型 DSP。靈活的可編程 TI DSP 使 DriveCam 能以占用空間較小的 MPEG4 格式進(jìn)行視頻流編碼,便于無線
          • 關(guān)鍵字: 汽車電子  德州儀器  DSP  MCU  輔助駕駛  安全系統(tǒng)  

          基于DSP+CPLD的斷路器智能控制單元設(shè)計(jì)

          • 本文介紹了基于新型高性能數(shù)字信號(hào)處理器(DSP)芯片TMS320F2812和復(fù)雜可編程邏輯器件(CPLD)MAX7128實(shí)現(xiàn)的斷路器智能控制單元設(shè)計(jì)。重點(diǎn)敘述了調(diào)理電路、F2812通信模塊、CPLD模塊的設(shè)計(jì)。
          • 關(guān)鍵字: 單元  設(shè)計(jì)  智能控制  斷路器  DSP  CPLD  基于  
          共9874條 587/659 |‹ « 585 586 587 588 589 590 591 592 593 594 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();