EEPW首頁(yè) >>
主題列表 >>
fpga+dsp
fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
TI推出電源優(yōu)化DSP套件協(xié)助開(kāi)發(fā)人員優(yōu)化
- 德州儀器(TI)宣布推出用于評(píng)估C55x DSP器件的TMS320C55x電源優(yōu)化DSP入門(mén)套件(DSK),為低功耗便攜式應(yīng)用的開(kāi)發(fā)人員提供創(chuàng)新型設(shè)計(jì)工具。據(jù)介紹,C55x電源優(yōu)化DSK具備全面集成的電源估算與測(cè)量工具(其中包含用于電源監(jiān)控的內(nèi)置NIUSB測(cè)量硬件),可幫助開(kāi)發(fā)人員準(zhǔn)確地規(guī)劃、分析、管理并優(yōu)化實(shí)時(shí)功耗,加速產(chǎn)品上市進(jìn)程,這相對(duì)于效率較低的設(shè)計(jì)能夠獲得更為顯著的競(jìng)爭(zhēng)優(yōu)勢(shì)。 據(jù)稱(chēng),C55x電源優(yōu)化DSK是TI、SDI以及NI合作開(kāi)發(fā)的結(jié)晶,能滿(mǎn)足開(kāi)發(fā)人員快速設(shè)計(jì)低
- 關(guān)鍵字: DSP TI 電源優(yōu)化 模擬IC 電源
德州DSP電源管理工具延長(zhǎng)電池使用壽命
- 日前,德州儀器 (TI) 宣布推出用于評(píng)估 C55x™ DSP 器件的 TMS320C55x™ 電源優(yōu)化 DSP 入門(mén)套件 (DSK),再度為低功耗便攜式應(yīng)用的開(kāi)發(fā)人員提供了更先進(jìn)的創(chuàng)新型設(shè)計(jì)工具。C55x 電源優(yōu)化 DSK 具備全面集成的電源估算與測(cè)量工具(其中包含用于電源監(jiān)控的內(nèi)置 NI USB測(cè)量硬件),可幫助開(kāi)發(fā)人員準(zhǔn)確地規(guī)
- 關(guān)鍵字: DSP 德州 電池 電源管理工具 壽命 模擬IC 電源
用FPGA控制CLC5958型A/D轉(zhuǎn)換器實(shí)現(xiàn)的高速PCI數(shù)據(jù)采集卡
- 詳細(xì)介紹CLC5958的內(nèi)部結(jié)構(gòu)和基本用法,提出一種基于FPGA和PCI總線的高速數(shù)據(jù)采集卡設(shè)計(jì)方案,并通過(guò)仿真驗(yàn)證了該方案的可行性。
- 關(guān)鍵字: 高速 PCI 數(shù)據(jù)采集 實(shí)現(xiàn) 轉(zhuǎn)換器 控制 CLC5958 A/D FPGA
TI推出三款新型音頻浮點(diǎn) DSP 器件
- 日前,德州儀器 (TI) 宣布推出三款基于 TMS320C67x DSP 系列的新型浮點(diǎn) DSP,進(jìn)一步降低了高品質(zhì)音頻產(chǎn)品的開(kāi)發(fā)成本。基于 C67x DSP 的新內(nèi)核具有高效 C 語(yǔ)言效率,其 VLIW 架構(gòu)顯著提高應(yīng)用性能。TMS320C6722、TMS320C6726 與 TMS320C6727&nbs
- 關(guān)鍵字: DSP TI 器件 音頻浮點(diǎn)
采用FPGA的低功耗系統(tǒng)設(shè)計(jì)
- 結(jié)合采用低功耗元件和低功耗設(shè)計(jì)技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著元件集成更多功能,并越來(lái)越小型化,對(duì)低功耗的要求持續(xù)增長(zhǎng)。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時(shí),限制設(shè)計(jì)的低功耗非常重要。本文將討論減小動(dòng)態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說(shuō)明如何使功耗最小化。 功耗的三個(gè)主要來(lái)源是啟動(dòng)、待機(jī)和動(dòng)態(tài)功耗。器件上電時(shí)產(chǎn)生的相關(guān)電流即是啟動(dòng)電流;待機(jī)功耗又稱(chēng)作靜態(tài)功耗,是電源開(kāi)啟但I(xiàn)/O上沒(méi)有開(kāi)關(guān)活動(dòng)時(shí)器件的功耗;動(dòng)態(tài)功耗是指器件正常工作時(shí)的功耗。 啟動(dòng)電流因器件而異
- 關(guān)鍵字: FPGA 嵌入式 消費(fèi)電子
ADI發(fā)布《Embedded Media Processing》
- 美國(guó)模擬器件公司,今日發(fā)布由高級(jí)工程師David J. Katz和Rick Gentile編著的新書(shū)《Embedded Media Processing(嵌入式媒體處理)》出版。該書(shū)是為設(shè)計(jì)工程師開(kāi)發(fā)嵌入式媒體處理系統(tǒng)撰寫(xiě)的一本實(shí)用性指南,今日在波士頓市舉行的2005年嵌入式系統(tǒng)會(huì)議(ESC)上首次亮相。作者于2005年9月12日下午2:30至3:30在出版商Elsevier公司308號(hào)展位的特別簽售活動(dòng)中與到會(huì)者見(jiàn)面。 Katz先生和Gentile先生將
- 關(guān)鍵字: ADI DSP Embedded Media Processing 嵌入式媒體處理
DSP市場(chǎng)2009年出貨量將達(dá)28億個(gè)
- 市場(chǎng)調(diào)研公司In-Stat指出,預(yù)計(jì)2009年數(shù)字信號(hào)處理器(DSP)出貨量將達(dá)到28億個(gè)左右。2004年出貨量估計(jì)為15億個(gè)。In-Stat預(yù)測(cè),2009年浮點(diǎn)DSP(floating-point DSP)的銷(xiāo)售額將從2004年的10億美元增長(zhǎng)到22億美元左右。 “目前通訊和消費(fèi)產(chǎn)業(yè)在主導(dǎo)DSP芯片市場(chǎng)?!盜n-Stat的分析師Max Baron在聲明中表示?!暗?,2009年DSP市場(chǎng)的銷(xiāo)售額構(gòu)成情況將會(huì)出現(xiàn)小幅變化,工業(yè)和軍用航空領(lǐng)
- 關(guān)鍵字: DSP
基于TLC2274新的電流采樣方案及其在DSP中的實(shí)現(xiàn)
- 摘要:介紹了一種新的電流采樣方案,提出了實(shí)用電路,闡述其工作原理,并給出了在TMS320LF240x DSP中實(shí)現(xiàn)的子程序。 關(guān)鍵詞: 電流采樣 數(shù)字信號(hào)處理器 運(yùn)算放大器 引言 在絕大多數(shù)電機(jī)調(diào)速以及其它控制系統(tǒng)中都要用到電流采樣,以用于電流反饋控制。目前在高性能的電機(jī)變頻調(diào)速系統(tǒng)中,數(shù)字信號(hào)處理品(DSP)越來(lái)越多地被使用。其中以德州儀器(TI)公司TMS320C/LF240(X)為代表的C2000系列的DSP用得較多?,F(xiàn)有的電流采樣方法大多采用文獻(xiàn)[2]的模數(shù)采樣方案,如下圖1所示:
- 關(guān)鍵字: 電流采樣 DSP TLC2274
基于FPGA的毫米波多目標(biāo)信號(hào)形成技術(shù)的研究
- 毫米波多目標(biāo)信號(hào)發(fā)生器通過(guò)模擬的方法產(chǎn)生多種類(lèi)型高精度的雷達(dá)多目標(biāo)回波信號(hào),在實(shí)際雷達(dá)系統(tǒng)前端不具備的條件下對(duì)雷達(dá)系統(tǒng)后級(jí)進(jìn)行調(diào)試,便于制導(dǎo)武器的性能測(cè)試,大大加快新武器的研制進(jìn)程。毫米波多目標(biāo)信號(hào)產(chǎn)生的關(guān)鍵是要求回波信號(hào)距離分辨率極高,常規(guī)的多目標(biāo)信號(hào)產(chǎn)生方法如使用數(shù)字延時(shí)線產(chǎn)生多目標(biāo)之間的延時(shí),其控制不靈活,并且有些延時(shí)線需要接ECL電源,使用不方便也增加了設(shè)計(jì)的復(fù)雜度。使用分立元件實(shí)現(xiàn)延時(shí)則使電路元件過(guò)多,電路的穩(wěn)定性及延時(shí)的精確性也會(huì)大大降低。本文介紹一種新的產(chǎn)生毫米波雷達(dá)模擬器的多目標(biāo)信號(hào)的方法
- 關(guān)鍵字: FPGA
FPGA 設(shè)計(jì)的四種常用思想與技巧
- 本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD 邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作種取得事半功倍的效果。 FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識(shí)地利用這些原則指導(dǎo)日后的設(shè)計(jì)工作,將取得事半功倍的效果! 乒乓操作
- 關(guān)鍵字: FPGA 嵌入式
大型設(shè)計(jì)中FPGA的多時(shí)鐘策略
- 利用FPGA 實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA 具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA 設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過(guò)程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線,本文將對(duì)這些設(shè)計(jì)策略深入闡述。 FPGA 設(shè)計(jì)的第一步是決定需要什么樣的時(shí)鐘速率,設(shè)計(jì)中最快的時(shí)鐘將確定FPGA 必須能處理的時(shí)鐘速率。最快時(shí)鐘速率由設(shè)計(jì)中兩個(gè)觸發(fā)器之間一個(gè)信號(hào)的傳輸時(shí)間P 來(lái)決定,如果P 大于時(shí)鐘周期T,則當(dāng)信號(hào)在一個(gè)觸發(fā)
- 關(guān)鍵字: FPGA 嵌入式
fpga+dsp介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473