<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于FPGA的紅外序列圖像動(dòng)態(tài)壓縮顯示

          • 高位寬紅外相機(jī)數(shù)字視頻信號(hào)在向8位寬模擬信號(hào)線性壓縮顯示轉(zhuǎn)換時(shí)存在細(xì)節(jié)丟失的現(xiàn)象。針對(duì)這一問(wèn)題,提出了一種新算法,即先利用高斯濾波器對(duì)紅外數(shù)字圖像進(jìn)行低通濾波,然后將低頻圖像進(jìn)行線性壓縮后再進(jìn)行直方圖均衡運(yùn)算,之后與濾波產(chǎn)生的高頻細(xì)節(jié)信號(hào)進(jìn)行疊加后送到D/A芯片進(jìn)行模擬顯示。詳細(xì)討論了該算法在FPGA嵌入式系統(tǒng)上的具體硬件結(jié)構(gòu)和實(shí)現(xiàn)方法,并對(duì)12位相機(jī)采集的圖像進(jìn)行了實(shí)時(shí)壓縮顯示實(shí)驗(yàn)。
          • 關(guān)鍵字: 圖像高頻噪聲  實(shí)時(shí)壓縮  FPGA  

          基于FPGA的高清圖像處理設(shè)計(jì)

          • FPGA解決方案可容易地支持超過(guò)HDTV要求的數(shù)據(jù)傳輸速率,這意味著一個(gè)器件可以支持所有這些格式,只需要根據(jù)設(shè)備的需要進(jìn)行重新編程就可以了。這可減少企業(yè)的用料清單項(xiàng)目,同時(shí)還排除了ASSP供應(yīng)商可能存在的供貨風(fēng)險(xiǎn)。
          • 關(guān)鍵字: 廣播格式  圖像處理  FPGA  

          基于XC2S600E的MJPEG編碼器研究與實(shí)現(xiàn)

          • 以JPEG基本壓縮原理為根據(jù),通過(guò)前端圖像采集芯片SAA7111輸出標(biāo)準(zhǔn)的4∶2∶2格式的圖像流,再在Xilinx公司的XC2S600E(FPGA)芯片下壓縮,獲得了良好效果,壓縮比達(dá)到10∶1.
          • 關(guān)鍵字: JPEG  前端圖像采集  FPGA  

          基于FPGA的光纖陀螺慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計(jì)

          • 本文介紹了一種基于FPGA的光纖陀螺慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計(jì)。主要說(shuō)明了溫控電路整體結(jié)構(gòu),溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設(shè)計(jì)等幾個(gè)方面。
          • 關(guān)鍵字: 溫控電路  光纖陀螺  FPGA  

          基于FPGA的網(wǎng)絡(luò)化HID電子鎮(zhèn)流器控制芯片的研究

          • 本文利用FPGA作為平臺(tái),設(shè)計(jì)了包括DALI通訊協(xié)議棧和數(shù)字化的恒功率PI控制模塊的HID控制芯片。本文首先利用理論分析和仿真設(shè)計(jì)給出了通訊協(xié)議與PI控制器的計(jì)算機(jī)仿真設(shè)計(jì)與驗(yàn)證,分析了系統(tǒng)的工作性能,在此基礎(chǔ)上設(shè)計(jì)出了基于FPGA硬件平臺(tái)的DALI的通訊協(xié)議棧,為網(wǎng)絡(luò)化鎮(zhèn)流器的設(shè)計(jì)提供了完備的通訊接口和可供用戶直接調(diào)用的通訊協(xié)議編解碼平臺(tái),設(shè)計(jì)出了可實(shí)現(xiàn)全橋HID燈恒流、恒功率逆變功能的數(shù)字PI控制模塊,通過(guò)實(shí)驗(yàn)驗(yàn)證,該控制芯片的功能齊全,恒流、恒功率控制精度高、響應(yīng)快,且控制策略更加靈活和準(zhǔn)確可靠,
          • 關(guān)鍵字: DALI通訊協(xié)議棧  HID控制  FPGA  

          基于FPGA的AVS解碼芯片驗(yàn)證平臺(tái)

          • 針對(duì)AVS視頻解碼芯片仿真和驗(yàn)證的要求,提出了基于FPGA的驗(yàn)證平臺(tái)框架。該驗(yàn)證平臺(tái)主要用于對(duì)AVS解碼芯片進(jìn)行硬件模塊的驗(yàn)證,從而為整個(gè)視頻解碼芯片的開(kāi)發(fā)提供可靠的依據(jù)。該平臺(tái)基于Nios II軟核處理器,可使軟件模塊和硬件模塊在一個(gè)平臺(tái)下真正實(shí)現(xiàn)軟硬件協(xié)同工作?;谠撈脚_(tái)實(shí)現(xiàn)了多個(gè)硬件模塊和AVS視頻解碼芯片的驗(yàn)證,其結(jié)果證明了該驗(yàn)證平臺(tái)的正確性和可靠性。
          • 關(guān)鍵字: 視頻解碼  驗(yàn)證平臺(tái)  FPGA  

          基于FPGA的ATM采集卡的設(shè)計(jì)與實(shí)現(xiàn)

          • 4口155M異步傳送模式(asynchronous transfer mode,ATM)業(yè)務(wù)采集卡實(shí)現(xiàn)對(duì)4個(gè)155 M ATM overSDH/SONET接口的數(shù)據(jù)采集,基于大容量FPGA(field programmable gate array)實(shí)現(xiàn)AAL2/AAL5的線速信元重組,重組后生成的AAL2SSSAR-SDU/AAL5 CPCS-SDU加上時(shí)間戳、ATM通道標(biāo)識(shí)后,封裝成以太網(wǎng)報(bào)文,通過(guò)采集輸出口輸出給信令協(xié)議分析服務(wù)器,可實(shí)現(xiàn)對(duì)Iu-CS、Iu-PS接口的信令監(jiān)測(cè),同時(shí)支持cell m
          • 關(guān)鍵字: ATM  異步傳送模式  FPGA  

          基于FPGA的高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)與實(shí)現(xiàn)

          • 本文介紹一種基于 FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時(shí)鐘便可得到很高的時(shí)間分辨率,且占用較少邏輯資源。可作為功能電路獨(dú)立使用,也可作為 IP核方便地移植到其他片上系統(tǒng)(SOC)中。在 Altera公司的 Stratix和 Cyclone系列芯片上實(shí)現(xiàn)時(shí),時(shí)間分辨率昀高可達(dá) 3.3ns。時(shí)序仿真和硬件測(cè)試表明該方法的可行性和準(zhǔn)確性。
          • 關(guān)鍵字: 時(shí)間數(shù)字轉(zhuǎn)換電路  激光探測(cè)  FPGA  

          量程自整定高精度頻率測(cè)量的FPGA實(shí)現(xiàn)

          • 數(shù)字頻率計(jì)是一種應(yīng)用十分廣泛的電子測(cè)量?jī)x表,針對(duì)寬頻率范圍被測(cè)信號(hào)頻率測(cè)量應(yīng)用需求,提出并實(shí)現(xiàn)了一種基于FPGA的自動(dòng)量程切換高精度數(shù)字頻率計(jì)的設(shè)計(jì)方法。通過(guò)構(gòu)建測(cè)頻控制器、閘門(mén)同步生成器、量程自動(dòng)切換等模塊,并采用Verilog HDL語(yǔ)言進(jìn)行描述,運(yùn)用自頂向下的數(shù)字系統(tǒng)設(shè)計(jì)方法實(shí)現(xiàn)了寬頻率范圍頻率測(cè)量的量程自動(dòng)切換。在Xilinx公司的XUPV5-LX110T開(kāi)發(fā)板上進(jìn)行了測(cè)試,給出了系統(tǒng)后仿真波形。結(jié)果表明目標(biāo)系統(tǒng)能根據(jù)被測(cè)信號(hào)頻率范圍進(jìn)行自動(dòng)量程切換,實(shí)現(xiàn)高精度頻率測(cè)量,測(cè)量精度不低于10-7,
          • 關(guān)鍵字: 數(shù)字頻率計(jì)  自動(dòng)量程切換  FPGA  

          一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)

          • 提出了一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)方法。該模擬器采用cPCI標(biāo)準(zhǔn)總線,以FPGA為核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器可實(shí)現(xiàn)多種體制下復(fù)雜回波的模擬,具有很好的工程應(yīng)用價(jià)值。
          • 關(guān)鍵字: 雷達(dá)回波實(shí)時(shí)模擬器  半實(shí)物仿真  FPGA  

          基于FPGA的高精度超聲波溫度計(jì)設(shè)計(jì)

          • 超聲波溫度計(jì)作為當(dāng)今新型溫度傳感器的一種,已經(jīng)成為新的有前景的測(cè)溫方法,并已經(jīng)應(yīng)用于發(fā)電廠、垃圾焚燒爐、水泥回轉(zhuǎn)窯等工業(yè)過(guò)程的溫度測(cè)量和控制以及一些醫(yī)療領(lǐng)域中。
          • 關(guān)鍵字: 溫度傳感器  超聲波測(cè)溫  FPGA  

          基于FPGA的嵌入式圖像采集系統(tǒng)設(shè)計(jì)

          • 介紹了以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)可以滿足實(shí)時(shí)性要求,設(shè)計(jì)中采用自頂向下的設(shè)計(jì)方法,根據(jù)不同的功能將整個(gè)系統(tǒng)劃分為若干模塊進(jìn)行設(shè)計(jì),并介紹了每個(gè)模塊的功能和實(shí)現(xiàn)方法。在設(shè)計(jì)中采用VHDL語(yǔ)言對(duì)各個(gè)模塊進(jìn)行描述。視頻解碼芯片采用Philips公司的SAA7113H,該芯片通過(guò)I2C總線協(xié)議進(jìn)行配置。實(shí)驗(yàn)表明,設(shè)計(jì)可以滿足圖像采集實(shí)時(shí)性的要求。
          • 關(guān)鍵字: I2C總線  圖像處理  FPGA  

          基于DSP EMIF口及FPGA設(shè)計(jì)并實(shí)現(xiàn)多DSP嵌入式系統(tǒng)

          • 在實(shí)時(shí)圖像處理、雷達(dá)信號(hào)處理、軟件無(wú)線電、電子對(duì)抗、3G數(shù)值仿真計(jì)算中,單DSP無(wú)法滿足實(shí)時(shí)性和高速運(yùn)算量要求,往往需要多DSP進(jìn)行協(xié)同處理。本文針對(duì)DSP的EMIF接口和FPGA的特點(diǎn),設(shè)計(jì)8個(gè)DSP通信的嵌入式系統(tǒng)。
          • 關(guān)鍵字: 多DSP嵌入式系統(tǒng)  EMIF  FPGA  

          基于FPGA的電子攝像系統(tǒng)的穩(wěn)像設(shè)計(jì)

          • 穩(wěn)像系統(tǒng)的反應(yīng)速度是電子穩(wěn)像要解決的關(guān)鍵技術(shù)之一。傳統(tǒng)的基于“攝像機(jī)-圖像采集卡-計(jì)算機(jī)”模式的穩(wěn)像系統(tǒng)、圖像檢測(cè)和匹配算法全部由計(jì)算機(jī)以軟件方式實(shí)現(xiàn)。盡管當(dāng)今計(jì)算機(jī)的性能很高,能夠部分滿足單傳感器電子穩(wěn)系統(tǒng)的實(shí)時(shí)處理要求,但在以下幾個(gè)方面有著難以解決的問(wèn)題:首先,其固有的串行工作方式使得單計(jì)算機(jī)難以適應(yīng)其于多傳感器視頻處理系統(tǒng)的實(shí)時(shí)穩(wěn)像,阻礙了在實(shí)際中的應(yīng)用adw欠,傳統(tǒng)的圖像采集卡中能將采集圖像數(shù)據(jù)實(shí)時(shí)傳輸給計(jì)算機(jī),而不能傳輸給標(biāo)準(zhǔn)接口的視頻監(jiān)視設(shè)備lk之很多應(yīng)用場(chǎng)合對(duì)聽(tīng)要求很高。因此,研制專用的電
          • 關(guān)鍵字: 隔行掃描  電子穩(wěn)像系統(tǒng)  FPGA  

          FPGA設(shè)計(jì)中毛刺產(chǎn)生原因及消除

          • 毛刺問(wèn)題在FPGA設(shè)計(jì)中非常關(guān)鍵,只有深刻理解毛刺的本質(zhì),才有可能真正掌握設(shè)計(jì)的精髓,本文就FPGA設(shè)計(jì)中的毛刺問(wèn)題進(jìn)行了深入的探討,分析其產(chǎn)生的原因和條件,給出了幾種常用的消除方法,希望對(duì)FPGA設(shè)計(jì)者有一定的參考作用。
          • 關(guān)鍵字: 毛刺  同步脈沖  FPGA  
          共9873條 91/659 |‹ « 89 90 91 92 93 94 95 96 97 98 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();