<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于FPGA的點(diǎn)陣LED顯示屏控制器的設(shè)計(jì)

          • LED屏幕在現(xiàn)代信息化的社會里應(yīng)用越來越廣泛,而它的靈魂是其內(nèi)部的控制器。傳統(tǒng)的LED控制器絕大部分是基于單片機(jī)設(shè)計(jì)的,這種控制器在控制單色或雙色點(diǎn)陣是足夠的,但是使用它來控制多彩色的LED屏和高分辨率的LED屏,是非常困難的。為解決這一問題,本文提出了一種基于FPGA的LED點(diǎn)陣屏的控制器設(shè)計(jì)。
          • 關(guān)鍵字: 控制器  LED顯示  FPGA  

          SOPC實(shí)現(xiàn)4路高清攝像頭視頻處理的方案設(shè)計(jì),軟硬件架構(gòu)

          • 本項(xiàng)目基于高性能FPGA開發(fā)平臺,實(shí)現(xiàn)4路高速CCD攝像頭視頻數(shù)據(jù)采集,采用基于SIFT特征點(diǎn)提取算法進(jìn)行圖像特征提取與匹配,并采用了加權(quán)平均方法對視頻進(jìn)行拼接,實(shí)現(xiàn)4路視頻的實(shí)時拼接的環(huán)視SOC系統(tǒng)設(shè)計(jì)。
          • 關(guān)鍵字: SOPC  視頻處理  SIFT算法  FPGA  Spartan-6  

          用矢量信號分析儀檢測非線性失真(一)

          • 移動通信網(wǎng)絡(luò)所用功率放大器的一個關(guān)鍵性能參數(shù)為非線性失真。但過度的非線性失真會使誤碼率(BER)提高,導(dǎo)致移動通信網(wǎng)絡(luò)中所傳輸?shù)恼Z音及數(shù)據(jù)信號質(zhì)量下降。
          • 關(guān)鍵字: 矢量信號發(fā)生器  RMS  DSP  

          DIY你的體感游戲:人體動作識別系統(tǒng)的設(shè)計(jì),提供軟硬件實(shí)現(xiàn)方案

          • 本項(xiàng)目使用Virtex-5 OpenSPARC評估平臺,首先通過VGA解碼芯片,將PC機(jī)中的視頻流數(shù)據(jù)解碼出R、G、B信號值和場、行信號。然后使用OV7670數(shù)字?jǐn)z像頭,攝取人體的手部動作,運(yùn)用一定的算法,對攝像頭數(shù)據(jù)進(jìn)行處理,判定此時的人體動作,然后將其與RGB分量信號進(jìn)行疊加,通過配置DVI接口芯片,將疊加后的圖像送至顯示器顯示。
          • 關(guān)鍵字: Virtex-5  動作識別  DIY  數(shù)字?jǐn)z像頭  FPGA  

          大熱的虹膜身份識別系統(tǒng)設(shè)計(jì),提供軟硬件參考解決方案

          • 使用FPGA進(jìn)行虹膜特征的提取和匹配計(jì)算。將用戶的虹膜特征數(shù)據(jù)事先存儲在數(shù)據(jù)庫中,捕獲測試者的虹膜圖像,通過預(yù)處理以及特征提取,得到待測特征數(shù)據(jù),與數(shù)據(jù)庫中的特征數(shù)據(jù)進(jìn)行模式匹配,根據(jù)Bayes最大后驗(yàn)概率準(zhǔn)則判斷測試者的身份。
          • 關(guān)鍵字: 虹膜身份識別  Spartan3E  攝像頭  虹膜圖像  FPGA  

          DIY小發(fā)明:打造你自己的流媒體播放器,解決方案、硬件框圖

          • 主要內(nèi)容為利用Xilinx的Virtex-2 Pro FPGA 上豐富的邏輯資源來實(shí)現(xiàn)一個自定義的模塊,該模塊能作為流媒體播放過程中的一個功能部件。
          • 關(guān)鍵字: DIY  流媒體播放器  Virtex-2Pro  FPGA  

          基于FPGA的IIR數(shù)字濾波器的設(shè)計(jì)方案

          • 用FPGA實(shí)現(xiàn)數(shù)字濾波器具有實(shí)時性強(qiáng)、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點(diǎn),所以得到了較為廣泛的應(yīng)用。本文以巴特沃思數(shù)字帶通濾波器為例,較為詳細(xì)地介紹了其設(shè)計(jì)和實(shí)現(xiàn)方法。給定巴特沃茲數(shù)字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截止頻率分別為150Hz和30Hz。
          • 關(guān)鍵字: IIR數(shù)字濾波器  雙線性變換法  FPGA  matlab  

          FPGA設(shè)計(jì)頻率計(jì)算方法

          • 我們的設(shè)計(jì)需要多大容量的芯片?我們的設(shè)計(jì)能跑多快?這是經(jīng)常困擾工程師的兩個問題。對于前一個問題,我們可能還能先以一個比較大的芯片實(shí)現(xiàn)原型,待原型完成再選用大小合適的芯片實(shí)現(xiàn)。對于后者,我們需要一個比較精確的預(yù)估。
          • 關(guān)鍵字: 頻率計(jì)算  D觸發(fā)器  FPGA  Tlogic  

          基于FPGA平臺構(gòu)建汽車輔助駕駛系統(tǒng)算法(圖)

          • 汽車輔助駕駛(DA)系統(tǒng)工程師通常使用 PC 模型來創(chuàng)建復(fù)雜的處理算法,以便實(shí)現(xiàn)高度可靠的自適應(yīng)巡航控制、車道偏離警告及行人檢測等功能。開發(fā)人員高度重視PC算法模型,因?yàn)檫@種模型使他們能夠嘗試使用并快速評估不同的處理算法。不過,說到底,還是需要一款設(shè)計(jì)合理的電子硬件解決方案,來實(shí)現(xiàn)經(jīng)濟(jì)有效的大規(guī)模生產(chǎn)與部署。
          • 關(guān)鍵字: 汽車輔助駕駛  算法  FPGA  

          多通道數(shù)據(jù)采集系統(tǒng)

          • 工業(yè)測量系統(tǒng)常常必須對來自多個信號源的信號進(jìn)行數(shù)字化處理,可采用幾種方式來實(shí)現(xiàn)這種處理。在圖1a中,模擬多路復(fù)用器(MUX)在來自8個模擬傳感器的輸入信號中進(jìn)行選擇,然后MUX將輸出信號饋送給信號調(diào)節(jié)放大器,信號調(diào)節(jié)放大器將輸出信號饋送給模數(shù)轉(zhuǎn)換器(ADC)。目前普遍采用集成了多路復(fù)用器和ADC的IC,但也可以購買分離的元件。
          • 關(guān)鍵字: 數(shù)據(jù)采集  DSP  MUX  

          14nm的FPGA需要什么樣的電源管理IC?

          • 現(xiàn)在的FPGA不僅僅是一個邏輯器件,它現(xiàn)在更加像一個平臺,在一個FPGA中常常會包含有數(shù)字信號處理、嵌入式處理、高速串行和其他高端技術(shù)模塊。那么,這樣的FPGA需要什么樣的電源管理IC來與之配合呢?
          • 關(guān)鍵字: 電源管理IC  14nm  FPGA  Enpirion  CycloneVSoC  

          分析FPGA的基本結(jié)構(gòu)

          • FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。
          • 關(guān)鍵字: 硬核  輸入/輸出  FPGA  邏輯單元  RAM  

          如何通過RTL分析、SDC約束和綜合向?qū)Ц焱瞥鯢PGA設(shè)計(jì)

          • EDA 公司和 FPGA 廠商不斷開發(fā)新的工具和方法,推進(jìn)繁瑣任務(wù)的自動化,幫助設(shè)計(jì)團(tuán)隊(duì)集中精力做好創(chuàng)造性工作。下面我們就來看看 FPGA 工具流程的演進(jìn)發(fā)展,了解一下現(xiàn)代 FPGA 團(tuán)隊(duì)是如何利用 RTL分析、約束生成和綜合導(dǎo)向來減少設(shè)計(jì)迭代的。
          • 關(guān)鍵字: RTL  SDC  綜合向?qū)?/a>  FPGA  

          基于FPGA的視頻信號發(fā)生器設(shè)計(jì)與應(yīng)用研究

          • 本文介紹了一種基于FPGA的新型視頻信號發(fā)生器,它可以滿足多種被測系統(tǒng)對輸入視頻信號制式的要求。該系統(tǒng)利用USB總線與上位機(jī)進(jìn)行通信,同時解決了系統(tǒng)供電的問題。在FPGA內(nèi)部,通過軟件編程的方法生成視頻信號的圖像和時序控制信號,并送入視頻D /A模塊。
          • 關(guān)鍵字: 視頻信號發(fā)生器  視頻采集卡  FPGA  
          共9873條 96/659 |‹ « 94 95 96 97 98 99 100 101 102 103 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();