<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          Altera 2014年度技術(shù)巡展展示第10代最新產(chǎn)品和突破性技術(shù)

          •   Altera®公司今天宣布,從2014年9月到11月,將在亞太地區(qū)中國、臺灣、韓國、新加坡、馬來西亞和印度的14個城市舉辦Altera 2014年度技術(shù)巡展——免費(fèi)的系列技術(shù)研討會。研討會將展示Altera最新的FPGA、SoC以及突破性技術(shù)。關(guān)于此次系列研討的詳細(xì)信息,或者需要注冊參加此次活動,請訪問http://www.altera.com.cn/techroadshow2014。   本年度技術(shù)巡展關(guān)注的主題是“Silicon Convergence
          • 關(guān)鍵字: Altera  FPGA  SoC  

          英蓓特科技推出功能完善的SoC FPGA開發(fā)套件Lark Board

          •   英蓓特科技日前宣布推出基于Altera Cyclone® V SoC的高性能開發(fā)板Lark Board。Lark Board專為大容量數(shù)據(jù)應(yīng)用的開發(fā)而設(shè)計,適用于汽車、醫(yī)療設(shè)備、視頻監(jiān)控和工業(yè)控制等領(lǐng)域。   Altera大中華銷售總監(jiān)Jeff Li表示:“Lark Board的問世使開發(fā)人員能夠更加高效地利用Cyclone V SoC在架構(gòu)、密度和性能上的優(yōu)勢,這為他們進(jìn)行嵌入式系統(tǒng)設(shè)計開發(fā)提供了一個功能完整且強(qiáng)大的開發(fā)平臺。”   Lark Board采用5CS
          • 關(guān)鍵字: Altera  SoC  FPGA  

          一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng)設(shè)計

          •   摘要:隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢。設(shè)計了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過FPGA+DSP架構(gòu)對1080P全高清圖像進(jìn)行采集和字符疊加,并實時進(jìn)行目標(biāo)提取和偏差量計算。疊加視頻可通過DVI數(shù)字接口或模擬接口實時顯示。利用圖像高分辨率特性,系統(tǒng)可實現(xiàn)運(yùn)動目標(biāo)精確跟蹤。   引言   隨著數(shù)字視頻的迅速發(fā)展,高清數(shù)字圖像代替模擬圖像成為必然趨勢。光電系統(tǒng)采用全高清圖像技術(shù),不僅能大大提高顯示效果,而且能顯著提高系統(tǒng)的跟蹤精度。因此,高清
          • 關(guān)鍵字: HD-SDI  DSP  FPGA  

          基于FPGA的高速訪問USB設(shè)備設(shè)計

          •   摘要:針對FPGA訪問USB設(shè)備存在傳輸速率低、資源消耗大、開發(fā)復(fù)雜的缺點,提出了一種將ARM處理器與FPGA相結(jié)合實現(xiàn)高速訪問USB設(shè)備的方案。該方案利用ARM處理器的USB Host讀取USB設(shè)備數(shù)據(jù)井緩存于高速內(nèi)存,采用乒乓機(jī)制通過SRAM接口將數(shù)據(jù)傳給FPGA。經(jīng)測試,數(shù)據(jù)傳輸速率可以達(dá)到48 Mbps。該方案具有開發(fā)難度小,資源占用率低和傳輸速率高的特點,適合于FPGA高速讀取大量外部數(shù)據(jù)。   引言   目前FPGA通過USB接口獲取USB設(shè)備中數(shù)據(jù)的方案大致分為兩大類,一類為在FPG
          • 關(guān)鍵字: FPGA  USB  CH376  

          萊迪斯和賽普拉斯聯(lián)手推出新開發(fā)套件簡化USB 3.0視頻橋接器的設(shè)計

          •   萊迪斯半導(dǎo)體公司和賽普拉斯半導(dǎo)體公司日前宣布,在Intel開發(fā)者大會(IDF)上推出一款具有完整參考設(shè)計的低成本開發(fā)套件,用于USB 3.0視頻橋接器的開發(fā)。全新萊迪斯USB 3.0視頻橋接器開發(fā)套件簡化了USB 3.0音頻和高清視頻的集成,可用于諸多應(yīng)用領(lǐng)域。該套件采用了萊迪斯的ECP3™ FPGA系列和賽普拉斯的EZ-USB® FX3™ USB 3.0外設(shè)控制器。   USB 3.0的5 Gbps帶寬可順利傳輸高清視頻,而無需會降低圖像質(zhì)量的壓縮過程。萊迪斯USB
          • 關(guān)鍵字: 萊迪斯  USB 3.0  FPGA  

          Pico示波器在故障診斷中的應(yīng)用

          •   當(dāng)今,工程師面臨著越來越嚴(yán)苛和復(fù)雜的測試任務(wù)。有時候設(shè)備在實驗中能夠正常工作,但是在實際現(xiàn)場應(yīng)用時,就會出現(xiàn)這樣那樣的問題,從而導(dǎo)致設(shè)備無法正常運(yùn)行。一旦出現(xiàn)問題,一方面會引起客戶的不滿,一方面可能會造成生產(chǎn)損失,昂貴的維修費(fèi)用,甚至帶來安全隱患。每當(dāng)這個時候,客戶總是希望現(xiàn)場應(yīng)用工程師能夠快速準(zhǔn)確的進(jìn)行故障定位并維修以便于他們恢復(fù)生產(chǎn),這就給故障診斷工程師帶來了巨大的挑戰(zhàn)。   現(xiàn)場診斷時,工程師往往需要隨身攜帶一套小巧輕便、但功能強(qiáng)大的分析工具,捕捉波形異常,例如 定時錯誤、串?dāng)_、瞬態(tài)、電源質(zhì)量
          • 關(guān)鍵字: 示波器  PicoScope  FPGA  

          Digilent Nexys3 FPGA開發(fā)板評測(一)

          •   FPGA即現(xiàn)場可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進(jìn)步和EDA設(shè)計工具的不斷發(fā)展,F(xiàn)PGA已經(jīng)成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。FPGA的集成度越來越高,功耗和成本卻在降低,所以其應(yīng)用領(lǐng)域也越來越廣。對于硬件工程師來說,器件的選型和資源評估變得更重要?! ‘?dāng)我們要選擇FPGA開發(fā)板的時候,首先要問的問題是我們能得到什么以及我們準(zhǔn)備用它來做什么?對于初學(xué)者來說FPGA是令人生畏的,不過如果有一個好的開發(fā)板能達(dá)到事半功倍的效果,會發(fā)現(xiàn)入門并不困難。接下來我們來看看Digilent公司推出的Ne
          • 關(guān)鍵字: FPGA  Nexys3  Xilinx  Spartan6  

          Digilent Nexys3 FPGA開發(fā)板評測(二)

          •   測試過程  到現(xiàn)在已經(jīng)對Nexys3的硬件配置有了初步的了解。Nexys3的使用非常方便,平臺的搭建非常簡單,一根USB-micro下載線能搞定一切,不用額外的穩(wěn)壓電源或者變壓器供電,對工程師來說真是個福音,不用在辦公室和實驗室來回奔波了。直接在辦公桌上就可以設(shè)計,下載程序。而且攜帶也很方便,只要有臺筆記本到那里都能開始工作。  1.上電前準(zhǔn)備  為了監(jiān)測一些通用的接口,我們還是要準(zhǔn)備一根USB-micro線用于與PC串口通信,一臺VGA監(jiān)視用的顯示器,一個USB口的鼠標(biāo)或鍵盤。有了這些基本可以監(jiān)測N
          • 關(guān)鍵字: adept  Nexys3  FPGA    

          FPGA的圖像處理技術(shù),你知道多少?

          •   最近一段時間一直在研究基于FPGA的圖像處理,乘著這個機(jī)會和大家交流一下,自己也順便總結(jié)一下。主要是為了大家對用FPGA做圖像處理有個感性的認(rèn)識,如果真要研究的話就得更加深入學(xué)習(xí)了。本人水平有限,如有錯誤,歡迎大家批評指正。   基于軟件的圖像處理方法存在著一些局限性,尤其是計算速度和算法效率方面。所以大家很自然的就想到了FPGA作為嵌入式圖像應(yīng)用的平臺。許多圖像處理本身就是并行計算的,并且FPGA的編程硬件,本質(zhì)上也是并行的。但是利用FPGA硬件進(jìn)行圖像處理存在很多的困難,需要學(xué)到很多的技巧。下面
          • 關(guān)鍵字: FPGA  圖像處理  算法  

          一種基于FPGA的SOC設(shè)計方案

          •   為減少在印制電路板(PCB)設(shè)計中的面積開銷,介紹一種Flash結(jié)構(gòu)的現(xiàn) 場可編程門陣列(FPGA)器件,進(jìn)而介紹采用該器件搭建基于先進(jìn)精簡指令集機(jī)器(ARM)的片上系統(tǒng)(SOC)電路的設(shè)計方法,該方法按照高級微控制器總線架構(gòu)(AMBA),設(shè)計ARM7處理器微系統(tǒng)及其外設(shè)電路,通過用搭建的系統(tǒng)對片外存儲器進(jìn)行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協(xié)議的用戶邏輯外設(shè),驗證了系統(tǒng)的準(zhǔn)確性,該系統(tǒng)可用于驗證SOC設(shè)計系統(tǒng)。   近年來,SOC技術(shù)得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
          • 關(guān)鍵字: Actel  FPGA  SOC  

          一種基于FPGA的UART接口開發(fā)方案

          •   由于FPGA的功能日益強(qiáng)大,開發(fā)周期短、可重復(fù)編程等優(yōu)點也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從而簡化電路,縮小PCB面積,提高系統(tǒng)可靠性。此外,F(xiàn)PGA的設(shè)計具有很高的靈活性,可以方便地進(jìn)行升級和移植。   設(shè)計背景   通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標(biāo)準(zhǔn)串行接口,如RS 232和RS 485等進(jìn)行全雙工異步通信,具有傳輸距離遠(yuǎn)、成本低、可靠性高等優(yōu)點。一般UART由專用芯片如8250
          • 關(guān)鍵字: FPGA  UART  RS-232  

          一種基于FPGA的振動信號采集處理系統(tǒng)

          •   摘要:在振動信號采集和處理系統(tǒng)設(shè)計中,信號的處理時間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計了一種基于FPGA的振動信號采集處理系統(tǒng),該系統(tǒng)通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉(zhuǎn)化為數(shù)字信號送入FPGA,在FPGA處理設(shè)計中利用數(shù)據(jù)流控制方法并行實現(xiàn)了信號的采樣和處理,并在數(shù)據(jù)存儲和訪問過程中采用時鐘時標(biāo)方法判斷信號采樣過程中的數(shù)據(jù)丟失情況,有效提高了振動信號處理的實時性及可靠性。本設(shè)計在真實環(huán)境中進(jìn)行了驗證,系統(tǒng)運(yùn)行穩(wěn)定可靠,滿足各項技術(shù)應(yīng)用要求。   振動現(xiàn)象是機(jī)械設(shè)備運(yùn)
          • 關(guān)鍵字: FPGA  傳感器  DSP  

          Maxim Integrated成為下一代Xilinx? UltraScale? FPGA電源方案主要供應(yīng)商

          •   Maxim Integrated Products, Inc. 宣布成為Xilinx UltraScale FPGA電源方案的主要供應(yīng)商,Maxim為三款Xilinx FPGA參考設(shè)計提供電源管理方案。X-Fest 2014展會期間,系統(tǒng)設(shè)計人員可通過Xilinx Kintex UltraScale FPGA KCU105評估板對Maxim方案進(jìn)行評估。   此次合作中,Maxim采用了十分靈活的InTune™數(shù)字電源產(chǎn)品,并首次將高密度、高效率的Volterra技術(shù)應(yīng)用到FPGA開發(fā)板
          • 關(guān)鍵字: Maxim Integrated  Xilinx  FPGA  

          Maxim Integrated高精度、高速數(shù)據(jù)采集系統(tǒng)提供經(jīng)過驗證的FPGA模擬I/O設(shè)計,有效加速產(chǎn)品上市

          •   Maxim Integrated Products, Inc. 推出高速、18位數(shù)據(jù)采集系統(tǒng)(DAS)參考設(shè)計MAXREFDES74#,幫助FPGA工程師加快基于FPGA控制系統(tǒng)的評估和驗證,以及產(chǎn)品的上市進(jìn)程。   如何實現(xiàn)高精度、高速數(shù)字控制環(huán)路是擺在設(shè)計人員面前的一個難題?,F(xiàn)在,MAXREFDES74# DAS能夠為要求高精度、高速數(shù)據(jù)轉(zhuǎn)換的FPGA數(shù)字處理系統(tǒng)提供18位數(shù)據(jù)采集模擬輸入和輸出前端。MAXREFDES74#可直接插入標(biāo)準(zhǔn)FPGA I/O擴(kuò)展口(FMC),參考設(shè)計包含完備的硬件、
          • 關(guān)鍵字: Maxim Integrated  FPGA  數(shù)據(jù)采集系統(tǒng)  

          基于FPGA的16抽頭FIR數(shù)字低通濾波器設(shè)計與仿真

          •   摘要 采用改進(jìn)并行分布式算法設(shè)計了一種16抽頭FIR數(shù)字低通濾波器,首先用Matlab工具箱中的FDATool設(shè)計濾波器系數(shù),然后使用硬件描述語言Verilog HDL和原理圖,實現(xiàn)了子模塊和系統(tǒng)模塊設(shè)計,在Matlab與QuartusII中對系統(tǒng)模塊進(jìn)行聯(lián)合仿真。仿真結(jié)果表明,設(shè)計系統(tǒng)性能穩(wěn)定,濾波效果良好,且實用性較強(qiáng)。   數(shù)字濾波器分為有限沖激響應(yīng)(FIR)和無限沖激響應(yīng)(IIR)兩種。其中,F(xiàn)IR數(shù)字濾波器在實現(xiàn)任意幅頻特性的同時能夠保證嚴(yán)格的線性相位特性。由于其單位沖激響應(yīng)是有限的,沒有
          • 關(guān)鍵字: FPGA  低通濾波器  Matlab  
          共6368條 143/425 |‹ « 141 142 143 144 145 146 147 148 149 150 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();