<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga:quartusⅡ

          基于VHDL和QuartusⅡ的數(shù)字電子鐘設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個(gè)系統(tǒng)在QuartusⅡ開(kāi)發(fā)平臺(tái)上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件實(shí)驗(yàn)箱上進(jìn)行測(cè)試。測(cè)試結(jié)果表明該設(shè)計(jì)方案切實(shí)可行。 EDA(Electronic Design Automation)又名電子設(shè)計(jì)自動(dòng)化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷?,如FPGA,為設(shè)計(jì)載體,以硬件描述語(yǔ)言,如VHDL,為
          • 關(guān)鍵字: FPGA  QuartusⅡ  

          All Programmable平臺(tái)讓FPGA市場(chǎng)大有可為

          • 曾有句話這樣說(shuō)到:“當(dāng)你認(rèn)為設(shè)計(jì)完美的時(shí)候,不是因?yàn)闆](méi)有什么可以加,而是你不能再去除什么?!边@話用在FPGA上是再合適不過(guò)了。從簡(jiǎn)單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲(chǔ)器等無(wú)所不包的系統(tǒng)級(jí)集成,從純硬件開(kāi)發(fā)到可以用C、C++或System C來(lái)開(kāi)發(fā),從此前價(jià)格高昂到現(xiàn)在低成本低功耗,從工藝的跟隨到成為先進(jìn)工藝的引領(lǐng)和3D IC的成功,從傳統(tǒng)的通信、工業(yè)和軍工等應(yīng)用向消費(fèi)電子、醫(yī)療電子、汽車電子、嵌入式市場(chǎng)等擴(kuò)展,F(xiàn)PGA成為擴(kuò)充我們想像力的“先鋒”。
          • 關(guān)鍵字: 賽靈思  FPGA  All Programmable  

          迎接All Programmable的浪潮

          • 您有沒(méi)有留意到賽靈思的logo下面有兩個(gè)英文單詞——“All Programmable”? 這代表了什么?眾所周知,賽靈思一直是FPGA行業(yè)的領(lǐng)頭羊。那么未來(lái)呢?未來(lái)具有無(wú)限的可能性,但是All Programmable無(wú)疑是賽靈思正在全力推動(dòng)的轉(zhuǎn)型。All Programmable SoC無(wú)疑是這個(gè)轉(zhuǎn)型的代表之作,Zynq這個(gè)革命性的產(chǎn)品,也就應(yīng)運(yùn)而生了。我和賽靈思的緣分也由此開(kāi)始。
          • 關(guān)鍵字: 賽靈思  FPGA  Zynq  

          28nm時(shí)代將進(jìn)一步蠶食ASIC

          • 在FPGA領(lǐng)域,我們?cè)俅温劦搅顺林氐幕鹚幬丁?010年中國(guó)農(nóng)歷新年前后,F(xiàn)PGA的28nm交響曲奏響。
          • 關(guān)鍵字: 賽靈思  ASIC  FPGA  28nm  

          不想荒廢你的大學(xué)生活吧?看看牛人是怎樣成為電子學(xué)霸的!

          •   寫這篇文章的時(shí)候,我正處于碩士研究生畢業(yè)論文的準(zhǔn)備階段,眼睜睜看著我的大學(xué)生活即將畫上句號(hào),再看看身邊有很多低年級(jí)的學(xué)生們一天天把時(shí)間白白荒費(fèi)掉,我在心里替他們惋惜,在即將結(jié)束我的大學(xué)生活之際,我將我的大學(xué)幾年的有意義的生活與大家分享,看過(guò)這篇文章后也許能讓那些有夢(mèng)想的同學(xué)為了實(shí)現(xiàn)自己的人生目標(biāo)少走些彎路,大家要相信,大學(xué)校園——將為你提供一生最好的學(xué)習(xí)環(huán)境。   我高中畢業(yè)于新疆伊寧市三中,2002年考入哈爾濱工程大學(xué)信息與通信工程學(xué)院電子信息工程專業(yè),2006年以創(chuàng)新人才
          • 關(guān)鍵字: DSP  ARM  FPGA/CPLD  

          大神教你如何做好邏輯設(shè)計(jì)

          •   規(guī)范很重要   工作過(guò)的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對(duì)于大的設(shè)計(jì)(無(wú)論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過(guò)一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫的代碼,估計(jì)很多信號(hào)功能都忘了,更不要說(shuō)檢錯(cuò)了;如果一個(gè)項(xiàng)目做了一半一個(gè)人走了,接班的估計(jì)得從頭開(kāi)始設(shè)計(jì);如果需要在原來(lái)的版本基礎(chǔ)上增加新功能,很可能也得從頭來(lái)過(guò),很難做到設(shè)計(jì)的可重用性。   在邏輯方面,我覺(jué)得比較重要的規(guī)范有這些:   1.設(shè)計(jì)必須文檔化。要將設(shè)計(jì)思路,詳細(xì)實(shí)現(xiàn)等寫入文檔
          • 關(guān)鍵字: FPGA  時(shí)序  電路  

          為親身參與FPGA加速中國(guó)“智”造而自豪

          •   今年是賽靈思公司成立30周年的日子,我衷心地對(duì)我們的公司說(shuō)一聲“Happy Birthday”。我是2003年加入賽靈思的,今年也是我在賽靈思的第十一年。我在賽靈思的工作歷程也是賽靈思在中國(guó)的發(fā)展歷程,更是賽靈思支持中國(guó)自主知識(shí)產(chǎn)權(quán)創(chuàng)新的光輝歷程。   賽靈思的發(fā)言人在眾多場(chǎng)合無(wú)數(shù)次提到,我們致力于自主創(chuàng)新,并且能夠幫助實(shí)現(xiàn)中國(guó)“智”造。我個(gè)人的親身感受也確實(shí)如此。在我加入賽靈思的時(shí)候是從事FAE的工作,現(xiàn)在也還是在做技術(shù)相關(guān)的工作。很多客戶都知道,賽
          • 關(guān)鍵字: 賽靈思  FPGA  TD  

          基于FPGA的高速數(shù)傳中定時(shí)同步設(shè)計(jì)

          • 摘要 文中對(duì)適用于高速突發(fā)通信的基于數(shù)字濾波平方的定時(shí)同步算法進(jìn)行了研究。通過(guò)對(duì)在高速數(shù)據(jù)傳輸通信中,該定時(shí)同步環(huán)路的定時(shí)誤差估計(jì)模塊進(jìn)行并行結(jié)構(gòu)實(shí)現(xiàn),大幅降低了系統(tǒng)對(duì)于時(shí)鐘的要求,且更加易于實(shí)現(xiàn);將文中所提定時(shí)控制部分與其他文獻(xiàn)中的方法做了對(duì)比,表明所用方法可以達(dá)到更好的效果。最后進(jìn)行的Matlab仿真以及硬件實(shí)現(xiàn),結(jié)果表明,該環(huán)路可以實(shí)現(xiàn)突發(fā)與非突發(fā)情況下的高速數(shù)傳定時(shí)同步。 目前,數(shù)字通信系統(tǒng)正向高速全數(shù)字化方向發(fā)展。在全數(shù)字接收機(jī)定時(shí)同步中,主要包括兩個(gè)關(guān)鍵點(diǎn):定時(shí)誤差估計(jì)和定時(shí)控制。傳統(tǒng)的定時(shí)
          • 關(guān)鍵字: FPGA  Matlab  

          領(lǐng)先的Xilinx 支持亞太客戶領(lǐng)先一代

          •   作為賽靈思公司亞太區(qū)銷售兼市場(chǎng)副總裁,在公司成立30周年之際,能夠以亞太地區(qū)市場(chǎng)份額第一的成績(jī)?yōu)楣精I(xiàn)禮,我深為亞太區(qū)的員工感到自豪和驕傲。 同時(shí)我也為我們?cè)趤喬貐^(qū)所支持的眾多客戶而深感驕傲。借助賽靈思領(lǐng)先一代的產(chǎn)品優(yōu)勢(shì)和前瞻性的戰(zhàn)略優(yōu)勢(shì),我們的客戶在其所在的各個(gè)應(yīng)用領(lǐng)域也持續(xù)擴(kuò)大著其領(lǐng)先的優(yōu)勢(shì),不僅在本地, 甚至在全球競(jìng)爭(zhēng)領(lǐng)域也保持或者擁有了眾多領(lǐng)先地位。 賽靈思公司亞太區(qū)銷售兼市場(chǎng)副總裁楊飛   經(jīng)歷30年發(fā)展歷程的賽靈思公司,給我最深的印象莫過(guò)于這個(gè)企業(yè)源源不斷的創(chuàng)新力量,以及其所實(shí)現(xiàn)
          • 關(guān)鍵字: 賽靈思  FPGA  SoC  

          Xillinx30年:以強(qiáng)大的All Programmable生態(tài)滲入我們的生活

          •   摘要:   賽靈思的成就,不止是發(fā)明了FPGA,也不止是繁榮了FPGA,更值得尊敬的是將FPGA的生態(tài)系統(tǒng)建立起來(lái),成為目前幾個(gè)最重要的主處理平臺(tái)生態(tài)中最具發(fā)展活力又恰是最年輕的一個(gè)。   也許我們現(xiàn)在需要做的,除了感謝賽靈思公司全體員工的努力,更要享受一種幸福,那就是借助“All Programmable”生態(tài)中功能強(qiáng)大又又易于開(kāi)發(fā)的FPGA,去和賽靈思一起開(kāi)發(fā)出能夠讓生活更美好的創(chuàng)新應(yīng)用!   這個(gè)世界,由各式各樣的生態(tài)系統(tǒng)組成的,很多看似毫不起眼的生態(tài)體系,卻著
          • 關(guān)鍵字: 賽靈思  FPGA  ASIC  

          堅(jiān)定不移地作為賽靈思在中國(guó)的伙伴

          •   摘要:作為賽靈思公司最大的本地分銷商,科通集團(tuán)在推廣FPGA方面的成就功不可沒(méi)   科通集團(tuán)是中國(guó)本土最大的電子元器件分銷商,95年成立,2005年在美國(guó)納斯達(dá)克上市,總部在深圳,員工超過(guò)700多的人。我們一直關(guān)注電子界的所有行業(yè)。2010年,我們成為賽靈思中國(guó)的兩家電子授權(quán)分銷商之一,雖然時(shí)間不長(zhǎng),我們的成長(zhǎng)非常迅速, 注冊(cè)客戶近千家。也有很多第三方公司和我們一起跟賽靈思合作,包括開(kāi)發(fā)工具設(shè)計(jì)服務(wù),IP,還有開(kāi)發(fā)工具。   在過(guò)去幾年當(dāng)中,我們也與很多先進(jìn)的IP供應(yīng)商合作,包括賽靈思等等。公司也
          • 關(guān)鍵字: 科通  賽靈思  FPGA  

          Xilinx 30年創(chuàng)新成就令我無(wú)比自豪

          •   自1990年加入賽靈思,迄今已經(jīng)近24年?;厥走^(guò)去,展望未來(lái),我為身居這樣的企業(yè)感到無(wú)比自豪。 賽靈思公司全球高級(jí)副總裁、亞太區(qū)執(zhí)行總裁 湯立人   今天,在公司成立30周年之際,在“可編程勢(shì)在必行”的大勢(shì)所趨之下,Xilinx和當(dāng)年發(fā)明FPGA一樣,以無(wú)可爭(zhēng)辯的領(lǐng)導(dǎo)地位引領(lǐng)著行業(yè),迎接來(lái)自成本、生產(chǎn)力、快速上市以及差異化等各種各樣的設(shè)計(jì)挑戰(zhàn)。尤其自推出全球首款28nm 產(chǎn)品以來(lái), 通過(guò)眾多的行業(yè)重大突破(第一個(gè)All Programmable SoC,第一個(gè)3D IC
          • 關(guān)鍵字: 賽靈思  FPGA  SoC  

          賽靈思助力數(shù)碼視訊搶占云時(shí)代視頻服務(wù)制高點(diǎn)

          •   數(shù)碼視訊成立于2000年,是一家在創(chuàng)業(yè)板上市公司,主要提供節(jié)目的傳輸以及媒體的服務(wù)。針對(duì)數(shù)碼視訊目前從事的三網(wǎng)融合, FPGA是數(shù)碼視訊產(chǎn)品和服務(wù)里里面非常重要的一個(gè)芯片,從去年開(kāi)始FPGA已經(jīng)占到公司采購(gòu)額的20%-30%,已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于其他的芯片。 北京數(shù)碼視訊科技股份有限公司副總裁張剛   2000年之前,F(xiàn)PGA在這個(gè)行業(yè)的應(yīng)用很少,從2000年開(kāi)始,開(kāi)始有一些幾百門或者不到一千門的FPGA出現(xiàn)。那時(shí)候廣電行業(yè)主要是單機(jī)1U設(shè)備,像編碼器、解碼器、復(fù)用器,這些基本上每塊單板都會(huì)使用3-
          • 關(guān)鍵字: 數(shù)碼視訊  賽靈思  FPGA  

          威視銳:攜手Xilinx,簡(jiǎn)化用戶設(shè)計(jì)

          •   1. 與Xilinx合作的形式,合作的關(guān)系,雙方的合作在產(chǎn)業(yè)鏈上所處的位置。   全球設(shè)計(jì)合作伙伴,服務(wù)于國(guó)內(nèi)的客戶。   威視銳提供基于XILINX芯片的開(kāi)發(fā)工具和行業(yè)解決方案,并為xilinx的客戶提供設(shè)計(jì)服務(wù)和技術(shù)支持。   雙方合作處于產(chǎn)業(yè)鏈的上游,解決方案環(huán)節(jié),為客戶的產(chǎn)品方案論證和原型階段,提供技術(shù)咨詢和驗(yàn)證系統(tǒng)。Xilinx提供系統(tǒng)核心芯片   2. 合作產(chǎn)生共贏,與Xilinx共贏合作在整個(gè)產(chǎn)業(yè)鏈上創(chuàng)造了哪些產(chǎn)業(yè)鏈上的市場(chǎng)機(jī)遇和新興應(yīng)用 (電機(jī)控制, 通信…)&n
          • 關(guān)鍵字: XILINX  威視銳  FPGA  

          30歲賽靈思的創(chuàng)新啟示:“敢為天下先”與“持續(xù)求變”

          •   這是美國(guó)專利局1989年9月26日批準(zhǔn)的一項(xiàng)專利:   專利名:由可配置的邏輯元器件及互聯(lián)組成的可配置電路(Configurable electrical circuit having configurable logic elements and configurable interconnects)。         專利號(hào)(美國(guó)):4870302。       
          • 關(guān)鍵字: 半導(dǎo)體  賽靈思  FPGA  
          共6368條 151/425 |‹ « 149 150 151 152 153 154 155 156 157 158 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();