<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga:quartusⅡ

          技術(shù)牛人經(jīng)驗(yàn)談:FPGA開(kāi)發(fā)基本流程及注意事項(xiàng)

          • 本文是根據(jù)FPGA技術(shù)牛人歷年來(lái)的經(jīng)驗(yàn)所總結(jié)出來(lái)的關(guān)于FPGA開(kāi)發(fā)基本流程及注意事項(xiàng)基本介紹,希望給初學(xué)者丁點(diǎn)幫助。眾所周知,F(xiàn)PGA是可編程芯片,因此FPGA的設(shè)計(jì)方法包括硬件設(shè)計(jì)和軟件設(shè)計(jì)兩部分。硬件包括FPGA芯片
          • 關(guān)鍵字: FPGA  經(jīng)驗(yàn)談  基本流程  注意事項(xiàng)    

          基于FPGA的洗衣機(jī)控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 隨著時(shí)代的發(fā)展,洗衣機(jī)已成為人們?nèi)粘I钪械谋匦杵?。目前全自?dòng)單筒、滾筒洗衣機(jī)已日漸盛行,但其結(jié)構(gòu)復(fù)...
          • 關(guān)鍵字: FPGA  PWM波形  DSP模塊  

          基于FPGA的高清圖像處理方法介紹

          • 基于FPGA的高清圖像處理方法介紹,從模擬廣播向數(shù)字廣播的轉(zhuǎn)變?yōu)闃I(yè)界提供了令人振奮的新服務(wù)和掙錢機(jī)會(huì),而OEM廠商之間為生產(chǎn)更有價(jià)格吸引力的系統(tǒng)而進(jìn)行的競(jìng)爭(zhēng)也非常激烈。然而,正如許多其它技術(shù)轉(zhuǎn)變時(shí)所面臨的情況一樣,各個(gè)企業(yè)為競(jìng)爭(zhēng)市場(chǎng)領(lǐng)導(dǎo)地位
          • 關(guān)鍵字: 方法  介紹  圖像處理  高清  FPGA  基于  

          基于FPGA的正交相干檢波方法及實(shí)現(xiàn)

          • 基于FPGA的正交相干檢波方法及實(shí)現(xiàn),引言
            現(xiàn)代雷達(dá)普遍采用相參信號(hào)來(lái)進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號(hào)是整個(gè)系統(tǒng)信號(hào)處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來(lái)得到I、Q信號(hào),其正交性能一般為:幅度平衡在2%左右,相位
          • 關(guān)鍵字: 方法  實(shí)現(xiàn)  相干  正交  FPGA  基于  

          在數(shù)字電路方案設(shè)計(jì)中DSP與FPGA的比較與選擇

          • 在數(shù)字電路方案設(shè)計(jì)中DSP與FPGA的比較與選擇,數(shù)字信號(hào)處理技術(shù)和大規(guī)模集成電路技術(shù)的迅猛發(fā)展,為我們?cè)O(shè)計(jì)數(shù)字電路提供了新思路和新方法。當(dāng)前數(shù)字系統(tǒng)設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。DSP和FPGA技術(shù)的發(fā)展使這一趨勢(shì)成為可能和必然。和計(jì)
          • 關(guān)鍵字: 比較  選擇  FPGA  DSP  電路  方案設(shè)計(jì)  數(shù)字  

          抗SEU存儲(chǔ)器的FPGA設(shè)計(jì)實(shí)現(xiàn)

          • 抗SEU存儲(chǔ)器的FPGA設(shè)計(jì)實(shí)現(xiàn),O 引言  隨著我國(guó)航空航天事業(yè)的迅猛發(fā)展,衛(wèi)星的應(yīng)用越來(lái)越廣泛。然而,太空環(huán)境復(fù)雜多變,其中存在著各種宇宙射線與高能帶電粒子,它們對(duì)運(yùn)行于其中的電子器件會(huì)產(chǎn)生各種輻射效應(yīng)。輻射效應(yīng)對(duì)電子器件的影響不可
          • 關(guān)鍵字: 實(shí)現(xiàn)  設(shè)計(jì)  FPGA  存儲(chǔ)器  SEU  

          FPGA在微型投影儀中的應(yīng)用設(shè)計(jì)

          • FPGA在微型投影儀中的應(yīng)用設(shè)計(jì),僅手掌大小的便攜式視頻
              圖1:微型投影儀使用示例。  目前,由于微型投影儀的價(jià)格昂貴,因此難以在各行業(yè)中普遍使用,但隨著價(jià)格的下降,使用微型投影儀的消費(fèi)類應(yīng)用將會(huì)大量涌現(xiàn),并且它將成為便捷、中等分
          • 關(guān)鍵字: 設(shè)計(jì)  應(yīng)用  投影儀  微型  FPGA  

          基于FPGA實(shí)現(xiàn)的MELP混合線性碼激勵(lì)的系統(tǒng)框架介紹

          • 利用語(yǔ)音編碼技術(shù)可有效降低信息存儲(chǔ)量、提高信道利用率?;旌霞?lì)線性預(yù)測(cè)(MELP)語(yǔ)音編碼算法能在較低碼率下提供較高的語(yǔ)音質(zhì)量、自然度和清晰度,已成為美國(guó)國(guó)防部新的2.4 Kb/s的語(yǔ)音編碼標(biāo)準(zhǔn)。語(yǔ)音編碼技術(shù)在當(dāng)今
          • 關(guān)鍵字: FPGA  MELP  線性  激勵(lì)    

          基于EDA仿真技術(shù)的解決FPGA設(shè)計(jì)開(kāi)發(fā)中故障的方法

          • FPGA近年來(lái)在越來(lái)越多的領(lǐng)域中應(yīng)用,很多大通信系統(tǒng)(如通信基站等)都用其做核心數(shù)據(jù)的處理。但是過(guò)長(zhǎng)的編譯時(shí)間,在研發(fā)過(guò)程中使得解決故障的環(huán)節(jié)非常令人頭痛。本文介紹的就是一種用仿真方法解決故障從而減少研發(fā)
          • 關(guān)鍵字: FPGA  EDA  仿真技術(shù)  方法    

          基于FPGA的c點(diǎn)陣顯示系統(tǒng)設(shè)計(jì)

          • 摘要:本文用FPGA設(shè)計(jì)LED顯示屏接收控制系統(tǒng),著重研究系統(tǒng)硬件設(shè)計(jì)方案,進(jìn)一步解決了LED大屏幕數(shù)據(jù)的灰度控...
          • 關(guān)鍵字: FPGA  FPGA  

          SoC中的處理單元性能評(píng)估及功能劃分

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  ASIC  RISC  FPGA  SoC  

          基于FPGA的慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計(jì)

          • 摘要:本文介紹了一種基于FPGA的光纖陀螺慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計(jì)。主要說(shuō)明了溫控電路整體結(jié)構(gòu),溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設(shè)計(jì)等幾個(gè)方面。1 引言采用光纖陀螺的捷聯(lián)慣性導(dǎo)航系統(tǒng)是一
          • 關(guān)鍵字: FPGA  系統(tǒng)  溫控電路  接口設(shè)計(jì)    

          采用FPGA的嵌入式系統(tǒng)XBD文件設(shè)計(jì)

          • 采用FPGA的嵌入式系統(tǒng)XBD文件設(shè)計(jì),隨著可編程邏輯器件的不斷進(jìn)步和發(fā)展,
              MHS和MSS文件都是根據(jù)系統(tǒng)要求在EDK環(huán)境下生成的。MHS文件包含了對(duì)整個(gè)嵌入式系統(tǒng)的定義,包括處理器、總線、外圍設(shè)備、地址空間等,用于整個(gè)硬件平臺(tái)的綜合、實(shí)現(xiàn);MSS文
          • 關(guān)鍵字: 文件  設(shè)計(jì)  XBD  系統(tǒng)  FPGA  嵌入式  采用  

          FPGA設(shè)計(jì)的安全性問(wèn)題解答

          • FPGA設(shè)計(jì)的安全性問(wèn)題解答, Q1:FPGA設(shè)計(jì)與DSP設(shè)計(jì)相比,最大的不同之處在哪里? 

            A1:這個(gè)問(wèn)題要從多個(gè)角度看。它們都用于某個(gè)功能的硬件電路實(shí)現(xiàn),但是它們的側(cè)重點(diǎn)有所不同。這里涵蓋的說(shuō)一下。

            1)內(nèi)部資源

            FPGA側(cè)重于設(shè)計(jì)具有
          • 關(guān)鍵字: 問(wèn)題解答  安全性  設(shè)計(jì)  FPGA  

          基于FMC標(biāo)準(zhǔn)的FPGA夾層卡I/O設(shè)計(jì)與分析

          • 基于FMC標(biāo)準(zhǔn)的FPGA夾層卡I/O設(shè)計(jì)與分析,面對(duì)似乎層出不窮的新 I/O 標(biāo)準(zhǔn),目前嵌入式系統(tǒng)設(shè)計(jì)人員繼續(xù)依靠 FPGA 來(lái)部署系統(tǒng)日益重要的外部 I/O 接口,這點(diǎn)絲毫不足為奇。FPGA 可提供大量可配置的 I/O,能在適當(dāng) IP 基礎(chǔ)上支持幾乎無(wú)限多種高度復(fù)雜的 I/O 標(biāo)
          • 關(guān)鍵字: I/O  設(shè)計(jì)  分析  夾層  FPGA  FMC  標(biāo)準(zhǔn)  基于  
          共6368條 206/425 |‹ « 204 205 206 207 208 209 210 211 212 213 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();