<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          基于FPGA的音樂播放控制電路分析

          • 基于FPGA的音樂播放控制電路分析, 隨著電子技術(shù)發(fā)展,電子電路的形式趨向復(fù)雜化,面對這一狀況,人們已經(jīng)清醒地認(rèn)識到,要分析和設(shè)計復(fù)雜的電子系統(tǒng)人工的方法已不適用。依靠傳統(tǒng)的實驗教學(xué)已遠(yuǎn)不能滿足社會對高新技術(shù)人才的培養(yǎng)需要。本文就一個綜
          • 關(guān)鍵字: 電路  分析  控制  播放  FPGA  音樂  基于  

          基于FPGA處理器的數(shù)字光端機系統(tǒng)簡介

          • 基于FPGA處理器的數(shù)字光端機系統(tǒng)簡介,目前在高速公路、交通、電子警察、監(jiān)控、安防、工業(yè)自動化、電力、海關(guān)、水利、銀行等領(lǐng)域視頻圖像、音頻、數(shù)據(jù)、以太網(wǎng)、電話等光端機開始普遍大量應(yīng)用。

            由于數(shù)字光端機具有傳輸信號質(zhì)量高,沒有模擬調(diào)頻、調(diào)相
          • 關(guān)鍵字: 系統(tǒng)  簡介  光端機  數(shù)字  FPGA  處理器  基于  

          FPGA/CPLD設(shè)計思想與技巧簡介

          • FPGA/CPLD設(shè)計思想與技巧簡介,本文討論的四種常用FPGA/CPLD設(shè)計思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計思想能在FPGA/CPLD設(shè)計工作中取得事半功倍的效果?! 
          • 關(guān)鍵字: 簡介  技巧  設(shè)計思想  FPGA/CPLD  

          基于FPGA的雙模前置小數(shù)分頻器的設(shè)計簡介

          • 基于FPGA的雙模前置小數(shù)分頻器的設(shè)計簡介, 頻率合成技術(shù)是現(xiàn)代通訊系統(tǒng)的重要組成部分,他將一個高穩(wěn)定和高準(zhǔn)確度的基準(zhǔn)頻率,經(jīng)過四則運算,產(chǎn)生同樣穩(wěn)定度和基準(zhǔn)度的頻率。分頻器是集成電路中最基礎(chǔ)也是最常用的電路。整數(shù)分頻器的實現(xiàn)比較簡單,可采用標(biāo)準(zhǔn)
          • 關(guān)鍵字: 設(shè)計  簡介  小數(shù)分  前置  FPGA  雙模  基于  

          一種基于Flash型FPGA的高可靠系統(tǒng)設(shè)計

          • 摘要:本文以星載測控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進型三模冗余、分區(qū)設(shè)計和降級重構(gòu),實現(xiàn)了高實時、高可靠的系統(tǒng)。
          • 關(guān)鍵字: Flash  FPGA  系統(tǒng)設(shè)計    

          基于FPGA的大屏幕LED點陣顯示系統(tǒng)設(shè)計

          • 摘要:本文用FPGA 設(shè)計 LED顯示屏接收控制系統(tǒng),著重研究系統(tǒng)硬件設(shè)計方案,進一步解決了 LED大屏幕數(shù)據(jù)的灰度控制、外擴存儲器的性能要求及實現(xiàn)方式。用 QuartusII 軟件開發(fā)各個模塊, QuartusII 軟件提供的人性化的
          • 關(guān)鍵字: FPGA  LED  大屏幕  點陣顯示    

          基于FPGA的單片機外圍接口電路設(shè)計

          • 摘要:利用現(xiàn)場可編程門陣列 FPGA實現(xiàn)單片機的外設(shè)接口電路可以簡化單片機系統(tǒng)的硬件電路,提高系統(tǒng)的集成度、可靠性和系統(tǒng)設(shè)計的靈活性。本文介紹了基于 FPGA的單片機外設(shè)接口電路的基本設(shè)計方法,分別給出了各個功
          • 關(guān)鍵字: FPGA  單片機  外圍接口  電路設(shè)計    

          基于FPGA與色敏傳感器的顏色識別系統(tǒng)2

          • 4 數(shù)字部分  本次設(shè)計的核心地方是數(shù)字部分,系統(tǒng)的搭建是基于Altera公司的NiosII處理器?! ‰妷盒盘柦?jīng) ...
          • 關(guān)鍵字: FPGA  色敏  傳感器  顏色識別  

          基于FPGA與色敏傳感器的顏色識別系統(tǒng)1

          • 1 概 述  在當(dāng)今的社會生活中,顏色識別得到越來越廣泛的應(yīng)用。各個領(lǐng)域的廣泛應(yīng)用需求使顏色識別技術(shù)有了 ...
          • 關(guān)鍵字: FPGA  色敏傳感器  顏色識別  

          Altera高性能系統(tǒng)開發(fā)套件加速“超高清“視頻處理

          • Altera公司(NASDAQ: ALTR)日前宣布,設(shè)計多通道和高分辨率視頻處理系統(tǒng)的客戶使用高性能系統(tǒng)開發(fā)套件,可以處理“超高清“分辨率和格式。 廣播客戶越來越多的采用了IT服務(wù)器和技術(shù)來降低成本,設(shè)計人員需要開發(fā)高質(zhì)量產(chǎn)品,同時還要滿足高分辨率、密集通道視頻應(yīng)用的性能要求。
          • 關(guān)鍵字: Altera  FPGA  超高清  

          一種應(yīng)用于OFDM系統(tǒng)中的符號精確定時算法的FPGA實現(xiàn)

          • 摘要:OFDM技術(shù)是下一代移動通信的主流技術(shù),在信息量大,功率受限的多媒體傳感網(wǎng)的OFDM系統(tǒng)中,以突發(fā)模式傳輸數(shù)據(jù)...
          • 關(guān)鍵字: OFDM  FPGA  

          FLIR借助HDL代碼生成技術(shù)加速熱成像FPGA的開發(fā)

          • MathWorks 于本日宣布,F(xiàn)LIR Systems 通過使用 MATLAB 和 HDL Coder,將熱成像 FPGA 開發(fā)過程中從概念的形成到構(gòu)建可在現(xiàn)場測試的原型的時間縮短了 60%。
          • 關(guān)鍵字: MathWorks  FPGA  

          Altera率先在業(yè)界推出全系列28-nm FPGA產(chǎn)品

          • Altera公司(NASDAQ: ALTR)日前宣布,開始成品發(fā)售28-nm FPGA系列所有三種產(chǎn)品,包括,Stratix? V、Arria? V和Cyclone? V 器件。Altera 最新發(fā)售低成本、低功耗產(chǎn)品系列中容量最大的Cyclone V FPGA, 為業(yè)界樹立了新 里程碑。
          • 關(guān)鍵字: Altera  FPGA  28-nm  

          一種應(yīng)用于OFDM系統(tǒng)中的符號精確定時算法的FPGA實

          • 摘要:OFDM技術(shù)是下一代移動通信的主流技術(shù),在信息量大,功率受限的多媒體傳感網(wǎng)的OFDM系統(tǒng)中,以突發(fā)模式傳輸數(shù)據(jù),要求快速精確地完成定時同步。這里分析了一種應(yīng)用于OFDM系統(tǒng)中基于長訓(xùn)練序列與本地序列互相關(guān)的
          • 關(guān)鍵字: OFDM  FPGA  應(yīng)用于  系統(tǒng)    

          基于FPGA的高速實時/回放分級復(fù)接器設(shè)計

          • 摘要:利用國際空間數(shù)據(jù)系統(tǒng)咨詢委員會 (CCSDS)高級在軌系統(tǒng)(AOS)建議,提出了兩級復(fù)用的方案,設(shè)計了一種具有載荷數(shù)據(jù)存儲功能的高速實時/回放分級復(fù)接器。該方案采用FPGA技術(shù),對星上載荷輸出的數(shù)據(jù)使用了兩級全異步
          • 關(guān)鍵字: FPGA  回放  分級  復(fù)接器    
          共6368條 207/425 |‹ « 205 206 207 208 209 210 211 212 213 214 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();