<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga:quartusⅡ

          基于FPGA的短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng)

          • 基于FPGA的短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng),1.前言   短波發(fā)射主要用于各廣播電臺(tái)之間,各核潛艇之間的相互通信。發(fā)射機(jī)主要由電控邏輯裝置、過(guò)荷保護(hù)裝置、頻率預(yù)置和自動(dòng)調(diào)諧裝置等組成。為了保證發(fā)射機(jī)能工作在所需的頻率值,必須對(duì)高頻回路進(jìn)行精密調(diào)諧
          • 關(guān)鍵字: 調(diào)諧  系統(tǒng)  自動(dòng)  發(fā)射機(jī)  FPGA  短波  基于  

          基于FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì)

          • 基于FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì),本文設(shè)計(jì)了基于FPGA的X射線安檢設(shè)備控制器,該控制器通過(guò)加載Thin TCP/IP接入以太網(wǎng),使得多臺(tái)PC共同對(duì)可疑物品的圖像數(shù)據(jù)進(jìn)行分析,進(jìn)而提高鑒別精度。   工作原理及控制要求  X射線安檢設(shè)備主要由X射線源、傳送
          • 關(guān)鍵字: 設(shè)備  控制器  設(shè)計(jì)  安檢  射線  FPGA  以太網(wǎng)  技術(shù)  基于  

          基于FPGA+單片機(jī)的調(diào)焦變倍系統(tǒng)設(shè)計(jì)

          • 摘要:在光電探測(cè)領(lǐng)域中以往對(duì)相機(jī)調(diào)焦變倍多采用單片機(jī)(MCU)控制完成,其優(yōu)點(diǎn)在于易于編程實(shí)現(xiàn)。因?yàn)橐髮?shí)時(shí)控制相機(jī)的變倍、調(diào)焦,其程序的編寫(xiě)多采用查詢方式實(shí)現(xiàn),這就使單片機(jī)始終處于十分繁忙的狀態(tài),利用率降
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  變倍  單片機(jī)  FPGA  基于  

          C語(yǔ)言在FPGA上實(shí)現(xiàn)DSP的解決方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: C語(yǔ)言  DSP  FPGA  

          Kaiman濾波算法在FPGA上的設(shè)計(jì)與實(shí)現(xiàn)

          • Kalman濾波理論在20世紀(jì)60年代一經(jīng)提出,便得到了軍事、控制、通信等領(lǐng)域的極廣泛的應(yīng)用。它可以實(shí)現(xiàn)隨機(jī)干擾下的線性動(dòng)態(tài)系統(tǒng)的最優(yōu)估計(jì),目前Kalman濾波器的實(shí)現(xiàn)方式主要有兩種,一是在PC機(jī)上實(shí)現(xiàn),可以同時(shí)滿足計(jì)
          • 關(guān)鍵字: Kaiman  FPGA  濾波算法    

          基于FPGA的串行外圍接口SPI設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要: SPI 總線是一個(gè)同步串行接口的數(shù)據(jù)總線,具有全雙工、信號(hào)線少、協(xié)議簡(jiǎn)單、傳輸速度快等特點(diǎn)。介紹了SPI 總線的結(jié)構(gòu)和工作原理,對(duì)4 種工作模式的異同進(jìn)行了比較,并著重分析了SPI 總線的工作時(shí)序。利用Veril
          • 關(guān)鍵字: FPGA  SPI  串行外圍  接口    

          基于DSP與FPGA的運(yùn)動(dòng)控制器系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  運(yùn)動(dòng)控制  

          EDA技術(shù)與FPGA技術(shù)設(shè)計(jì)應(yīng)用

          • 21世紀(jì)是信息產(chǎn)業(yè)主導(dǎo)的知識(shí)經(jīng)濟(jì)時(shí)代,信息領(lǐng)域正在發(fā)生一場(chǎng)巨大變革,其先導(dǎo)力量和決定性因素正是微電子技術(shù)>集成電路。片的日益成熟,特別是深亞微米(DSM,DeepSub-Mron)和超深亞微米(VDSM,Very Deep Sub-Micron
          • 關(guān)鍵字: FPGA  EDA    

          一種基于FPGA的紅外視頻采集系統(tǒng)設(shè)計(jì)

          • 摘要:介紹了一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)組成架構(gòu),給出了各功能模塊的實(shí)現(xiàn)方法,包括主要的HDL代碼、SignaltapII波形以及QuartusII頂層原理,并制作電路板進(jìn)行調(diào)試,最終的紅外圖像通過(guò)VGA實(shí)時(shí)顯示。結(jié)果表
          • 關(guān)鍵字: FPGA  紅外  視頻采集  系統(tǒng)設(shè)計(jì)    

          MathWorks全面支持Digilent Atlys FPGA開(kāi)發(fā)平臺(tái)

          • MathWorks全面支持Digilent Atlys FPGA開(kāi)發(fā)平臺(tái)。您可以在Digilent Atlys開(kāi)發(fā)平臺(tái)上,通過(guò)使用Mathworks的Simulink、HDL Coder和HDL Verifier,進(jìn)行數(shù)字信號(hào)處理以及嵌入式系統(tǒng)方面的硬件設(shè)計(jì)和驗(yàn)證的教學(xué)。
          • 關(guān)鍵字: MathWorks  FPGA  

          基于FPGA的LED點(diǎn)陣顯示字符的設(shè)計(jì)原理分析

          • 隨著社會(huì)的發(fā)展和信息時(shí)代對(duì)各類(lèi)信息快速發(fā)布的需要, 許多政府部門(mén)和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類(lèi)多媒體顯示系統(tǒng)通過(guò)一定的控制方式,用于顯示文字、圖形
          • 關(guān)鍵字: FPGA  LED  點(diǎn)陣顯示  字符    

          FPGA設(shè)計(jì)及調(diào)試問(wèn)題分析

          • FPGA設(shè)計(jì)及調(diào)試問(wèn)題分析,現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測(cè)試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)調(diào)試和檢驗(yàn)變
          • 關(guān)鍵字: 分析  問(wèn)題  調(diào)試  設(shè)計(jì)  FPGA  

          基于FPGA及DSP Builder的VGA接口時(shí)序和系統(tǒng)設(shè)計(jì)

          • 基于FPGA及DSP Builder的VGA接口時(shí)序和系統(tǒng)設(shè)計(jì),本文基于DSP Builder的VGA接口設(shè)計(jì)方法,對(duì)VGA接口時(shí)序和系統(tǒng)設(shè)計(jì)需求進(jìn)行了介紹,并在硬件平臺(tái)下實(shí)現(xiàn)一維與二維信號(hào)的顯示。

            VGA接口標(biāo)準(zhǔn)

            VGA顯像原理

            顯示器通過(guò)光柵掃描的方式,電子束在顯示屏幕上
          • 關(guān)鍵字: 時(shí)序  系統(tǒng)  設(shè)計(jì)  接口  VGA  FPGA  DSP  Builder  基于  

          基于SRAM工藝FPGA的加密方法介紹

          • 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級(jí)特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對(duì)FPGA器件進(jìn)行重配置,這就使得可以通過(guò)監(jiān)視配置
          • 關(guān)鍵字: 方法  介紹  加密  FPGA  SRAM  工藝  基于  

          基于FPGA的四階IIR數(shù)字濾波器設(shè)計(jì)

          • 摘要:采用FPGA實(shí)現(xiàn)四階IIR數(shù)字濾波器,通過(guò)兩個(gè)二階節(jié)級(jí)聯(lián)構(gòu)成數(shù)字橢圓低通濾波器。通帶內(nèi)波紋小于0.1dB,阻帶衰減大于32dB。 常用的數(shù)字濾波器有FIR數(shù)字濾波器和IIR數(shù)字濾波器。FIR數(shù)字濾波器具有精確
          • 關(guān)鍵字: 濾波器  設(shè)計(jì)  數(shù)字  IIR  FPGA  基于  
          共6368條 225/425 |‹ « 223 224 225 226 227 228 229 230 231 232 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();