<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga:quartusⅡ

          基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設(shè)計(jì)

          • 設(shè)計(jì)基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路,介紹AD7543的主要特點(diǎn)、封裝形式、引腳功能和工作原理,設(shè)計(jì)基于AD7543轉(zhuǎn)換芯片的具體的數(shù)/模轉(zhuǎn)換硬件電路,利用Verilog HDL語(yǔ)言描述AD7543的控制時(shí)序,并給出具體的Veril-og HDL代碼及其仿真結(jié)果。實(shí)踐結(jié)果表明,該設(shè)計(jì)可行,可取代傳統(tǒng)的“CPU+專用的數(shù)/模轉(zhuǎn)換(D/A)芯片”設(shè)計(jì)結(jié)構(gòu),可進(jìn)一步提高系統(tǒng)的可靠性和抗干擾能力。
          • 關(guān)鍵字: 7543  FPGA  AD      

          基于FPGA玻璃缺陷圖像采集處理系統(tǒng)

          • 在進(jìn)行圖像采集過(guò)程中,重點(diǎn)需要解決采集系統(tǒng)的實(shí)時(shí)性問(wèn)題。而這里選用的多線陣CCD拼接圖像的采集方法勢(shì)必導(dǎo)致在低級(jí)算法階段會(huì)產(chǎn)生極大的數(shù)據(jù)流,應(yīng)用一個(gè)高速的嵌入式處理模塊則能很好地完成圖像處理的低級(jí)算法部分。在此分析了玻璃缺陷采集處理系統(tǒng)的工作過(guò)程,對(duì)系統(tǒng)內(nèi)存控制做了詳細(xì)的描述,并在FPGA內(nèi)實(shí)現(xiàn)了圖像的低級(jí)處理,從而使計(jì)算機(jī)從低級(jí)處理的大量數(shù)據(jù)中解脫出來(lái)。
          • 關(guān)鍵字: FPGA  玻璃  缺陷  處理系統(tǒng)    

          FIR帶通濾波器的FPGA實(shí)現(xiàn)

          • 為設(shè)計(jì)一個(gè)項(xiàng)目可用的FIR數(shù)字帶通濾波器,采用Matlab/Simulink軟件中DSPBulider強(qiáng)大的算法模塊設(shè)計(jì)工具,結(jié)合Altera公司的FPGA開(kāi)發(fā)板實(shí)現(xiàn)FIR數(shù)字帶通濾波器的系統(tǒng)集成、RTL級(jí)仿真、綜合編譯、下載等設(shè)計(jì)流程,并對(duì)正弦信號(hào)進(jìn)行濾波,結(jié)果下載到開(kāi)發(fā)板上用示波器觀測(cè),達(dá)到了預(yù)期的濾波效果和目的?;贒SPBuilder完成系統(tǒng)建模,省去了復(fù)雜的VHDL編程,還可針對(duì)具體模塊進(jìn)行參數(shù)設(shè)置從而適應(yīng)不同的濾波需求。該方法實(shí)現(xiàn)簡(jiǎn)單、可靠,還可類推實(shí)現(xiàn)其他復(fù)雜的嵌入式系統(tǒng)設(shè)計(jì)。
          • 關(guān)鍵字: FPGA  FIR  帶通濾波器    

          基于多速率DA的根升余弦濾波器的FPGA實(shí)現(xiàn)

          • 0 引 言
            根升余弦成形濾波器是數(shù)字信號(hào)處理中的重要部件,它能對(duì)數(shù)字信號(hào)進(jìn)行成形濾波,壓縮旁瓣,減少干擾的影響,從而降低誤碼率。根據(jù)文獻(xiàn)[1],它的傳統(tǒng)FP-GA實(shí)現(xiàn)方式基于乘累加器(Multiplier Add Cell,M
          • 關(guān)鍵字: FPGA  多速率  濾波器    

          基于FPGA嵌入式的多比特自相關(guān)器設(shè)計(jì)

          • 該設(shè)計(jì)利用FPGA的嵌入式軟核NiosⅡ處理器,通過(guò)嵌入式操作系統(tǒng)μC/OS-Ⅱ,實(shí)現(xiàn)了在FPGA內(nèi)的自相關(guān)計(jì)算器;利用FPGA強(qiáng)大的并行運(yùn)算功能和自帶存儲(chǔ)器實(shí)現(xiàn)的“乒乓”RAM,通過(guò)軟核NiosⅡ輸出控制字實(shí)時(shí)切換調(diào)用兩個(gè)“乒乓”RAM的存儲(chǔ)和讀取功能,使之同時(shí)完成對(duì)采集數(shù)據(jù)的緩沖存儲(chǔ)和向乘法器提供計(jì)算數(shù)據(jù)的功能,使芯片的整個(gè)數(shù)字處理鏈路連續(xù)化。另外,采用多比特進(jìn)行自相關(guān)運(yùn)算較之于現(xiàn)在天文臺(tái)使用的1 b量化自相關(guān)器,能有效地提高SNR退化比。
          • 關(guān)鍵字: FPGA  嵌入式  比特    

          基于FPGA的PC/104-CAN通訊板設(shè)計(jì)

          • 0 引 言
            PC/104嵌入式控制PC出現(xiàn)于20世紀(jì)80年代末,并于1992年形成IEEEP966.1標(biāo)準(zhǔn)。它一方面繼承了PC的所有資源,另一方面又對(duì)PC的各個(gè)方面做了優(yōu)化設(shè)計(jì),使其與IBM PC完全兼容,并具有體積小,功耗低,工作
          • 關(guān)鍵字: FPGA  104  CAN  通訊板    

          LS碼及其FPGA的實(shí)現(xiàn)

          • 0 引 言
            眾所周知,在二元域、有限域以及復(fù)數(shù)域都不存在理想的地址碼,如m序列、Gold序列以及Walsh碼的相關(guān)性都不理想,這使得采用傳統(tǒng)擴(kuò)頻碼的CDMA系統(tǒng)是一個(gè)自干擾系統(tǒng),需要采用聯(lián)合檢測(cè)技術(shù)、智能天線技術(shù)
          • 關(guān)鍵字: FPGA  LS碼    

          基于SystemC/TLM方法學(xué)的IP開(kāi)發(fā)及FPGA建模

          • 隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來(lái)越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RT...
          • 關(guān)鍵字: SystemC  TLM  IP開(kāi)發(fā)  FPGA  建模  

          基于FPGA的激光無(wú)線通信精跟蹤系統(tǒng)

          • 0 引 言
            以大氣作為傳輸介質(zhì),激光作為信息載體進(jìn)行無(wú)線通信時(shí),空一地激光無(wú)線通信是激光無(wú)線通信的一種常見(jiàn)形式,信標(biāo)光的準(zhǔn)確捕獲、瞄準(zhǔn)與跟蹤(Acquisition,Pointing and Tracking,APT)是其關(guān)鍵技術(shù),AP
          • 關(guān)鍵字: FPGA  激光  跟蹤系統(tǒng)  無(wú)線通信    

          可編程芯片:拼合成一個(gè)模擬解決方案

          • 要點(diǎn)經(jīng)濟(jì)形勢(shì)刺激了對(duì)可編程模擬元件的興趣。不存在將可編程模擬芯片用于一個(gè)系統(tǒng)的設(shè)計(jì)流程...
          • 關(guān)鍵字: FPGA  可編程邏輯  解決方案  

          基于FPGA的遠(yuǎn)程圖像采集系統(tǒng)設(shè)計(jì)

          • 本文介紹了一種基于FPGA實(shí)現(xiàn)的圖像采集系統(tǒng),通過(guò)FPGA控制外部高速成像設(shè)備所產(chǎn)生的圖像數(shù)據(jù)、參數(shù)信息和狀態(tài)控制信號(hào)的同步采集,并實(shí)現(xiàn)數(shù)據(jù)格式的轉(zhuǎn)換、圖像數(shù)據(jù)的組幀、存儲(chǔ)及轉(zhuǎn)發(fā)功能。
          • 關(guān)鍵字: FPGA  圖像采集  組幀狀態(tài)機(jī)  LVDS  200911  

          FPGA的技術(shù)市場(chǎng)特點(diǎn)

          • 本文通過(guò)對(duì)FPGA行業(yè)主要的市場(chǎng)調(diào)查公司、供應(yīng)商和第三方合作伙伴的訪問(wèn),力圖揭示FPGA近期的市場(chǎng)特點(diǎn)及發(fā)展態(tài)勢(shì)。
          • 關(guān)鍵字: Xilinx  FPGA  Altera  Actel  Lattice  Altium  Gartner  200911  

          可編程邏輯器件向?qū)S脴?biāo)準(zhǔn)產(chǎn)品目標(biāo)邁進(jìn)

          •   可編程邏輯器件(FPGA)一直以其設(shè)計(jì)靈活性以及現(xiàn)場(chǎng)可編程特性在市場(chǎng)上穩(wěn)穩(wěn)固守著一席之地,隨著半導(dǎo)體制造工藝的進(jìn)步,器件集成度越來(lái)越高,其應(yīng)用也日益復(fù)雜。過(guò)去FPGA應(yīng)用對(duì)象主要是硬件設(shè)計(jì)人員,他們對(duì)器件本身的物理結(jié)構(gòu)及特性都有相當(dāng)?shù)牧私猓缃裣到y(tǒng)集成工程師、DSP開(kāi)發(fā)人員甚至嵌入式軟件工程師也都需要在可編程邏輯器件平臺(tái)上進(jìn)行系統(tǒng)開(kāi)發(fā),F(xiàn)PGA器件的復(fù)雜性對(duì)他們將是一大挑戰(zhàn)。   “目前的FPGA已經(jīng)和以前有很大不同,過(guò)去它只包含幾千個(gè)查找表用于膠合邏輯,僅僅作為嵌入式系統(tǒng)中的器件,而
          • 關(guān)鍵字: FPGA  DSP  

          基于FPGA的改進(jìn)型分組交織器的設(shè)計(jì)與實(shí)現(xiàn)

          • Turbo碼是由法國(guó)人Berrou于1993年提出的一種性能優(yōu)越的信道編碼方案[1],其應(yīng)用已逐步推廣到衛(wèi)星通信、移動(dòng)通信和計(jì)算機(jī)通信等領(lǐng)域。交織器作為T(mén)urbo碼編碼器中的重要組成部分,在Turbo碼的性能中起著至關(guān)重要
          • 關(guān)鍵字: FPGA  改進(jìn)型  分組  交織器    

          基于MEMS和FPGA的移動(dòng)硬盤(pán)數(shù)據(jù)加解密系統(tǒng)

          共6368條 339/425 |‹ « 337 338 339 340 341 342 343 344 345 346 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();