<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          FPGA的雙緩沖模式PCI Express總線設(shè)計

          • 介紹了軟件無線電平臺中基于FPGA的雙緩沖模式PCI Express(PCIE)總線的設(shè)計與實現(xiàn)。設(shè)計了基于Xilinx Virtex6 FPGA的通用軟件無線電平臺,開發(fā)了基于Linux系統(tǒng)的驅(qū)動程序和PCIE硬核的DMA控制器。雙緩沖提高了數(shù)據(jù)傳輸速度,節(jié)約了硬件資源。測試結(jié)果顯示,該系統(tǒng)工作穩(wěn)定可靠,讀寫速度可達(dá)402 MB/s。
          • 關(guān)鍵字: PCIExpress總線  雙緩沖模式  FPGA  

          基于FPGA的模糊控制交通燈控制方案設(shè)計

          • 針對目前交叉路口交通控制信號燈的綠信比固定不變的問題,提出一種模糊控制的方案。根據(jù)當(dāng)前相位的車流量和當(dāng)前相位與下一相位車流量之差,實時控制相位綠信比,縮減車輛在交叉路口的排隊長度。綠信比可在FPGA上模擬實現(xiàn),采用EElements ISE Development Kit開發(fā)套件,使用ISE10.1軟件設(shè)計工具,對上述控制方案進(jìn)行仿真。
          • 關(guān)鍵字: 模糊控制  交通燈控制方案  FPGA  

          基于FPGA的PUSCH信道估計仿真與實現(xiàn)

          • 基于最小平方 (LS) 算法,利用FPGA實現(xiàn)了一種適用于TD-LTE系統(tǒng)的上行信道估計算法。主要研究了如何利用FPGA實現(xiàn)LS算法,包括算法的介紹、方案的形成、FPGA實現(xiàn)的處理流程、FPGA實現(xiàn)結(jié)果及分析。以Virtex-5芯片為硬件平臺,完成了仿真、綜合、板級驗證等工作。實現(xiàn)結(jié)果表明,該信道估計算法應(yīng)用到TD-LTE系統(tǒng)具有良好的穩(wěn)
          • 關(guān)鍵字: PUSCH  信道估計仿真  FPGA  

          FPGA設(shè)計系統(tǒng)時鐘的影響因素及其分析

          • 時鐘是整個電路最重要、最特殊的信號,系統(tǒng)內(nèi)大部分器件的動作都是在時鐘的跳變沿上進(jìn)行, 這就要求時鐘信號時延差要非常小, 否則就可能造成時序邏輯狀態(tài)出錯;因而明確FPGA設(shè)計中決定系統(tǒng)時鐘的因素,盡量較小時鐘的延時對保證設(shè)計的穩(wěn)定性有非常重要的意義。
          • 關(guān)鍵字: 信號時延  系統(tǒng)時鐘  FPGA  

          一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)設(shè)計

          • 介紹了一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)組成架構(gòu),給出了各功能模塊的實現(xiàn)方法,包括主要的HDL代碼、SignaltapII波形以及QuartusII頂層原理,并制作電路板進(jìn)行調(diào)試,最終的紅外圖像通過VGA實時顯示。結(jié)果表明該系統(tǒng)能充分利用FPGA技術(shù)的優(yōu)勢,具有擴展性好、控制靈活、開發(fā)周期短等特點。
          • 關(guān)鍵字: 紅外視頻采集系統(tǒng)  ADV7181B  FPGA  

          JavaCard指令處理器的FPGA設(shè)計和實現(xiàn)

          • 給出了一種基于微碼的JavaCard指令處理器的FPGA設(shè)計和實現(xiàn),以此JavaCard CPU為核心搭建的測試平臺已集成在一塊FPGA上實現(xiàn)。
          • 關(guān)鍵字: JavaCard  復(fù)雜指令集  FPGA  

          基于FPGA的LBS控制器設(shè)計

          • 通過對LBS控制器的控制信號、LBS總線讀寫操作時序、LBS狀態(tài)機進(jìn)行分析,設(shè)計并實現(xiàn)了一個高效、可靠的LBS控制器來實現(xiàn)FPGA和PEX8311的通信系統(tǒng),在PEX8311和FPGA接口中運行狀態(tài)正常,穩(wěn)定性強,成功應(yīng)用于某視頻采集卡、某PCIe數(shù)據(jù)采集卡等,基于FPGA設(shè)計的LBS控制器具有靈活性強、可編程能力強、適應(yīng)性強等優(yōu)點。
          • 關(guān)鍵字: LBS控制器  PEX8311  FPGA  

          FPGA設(shè)計流程及其布線資源解析

          • 電路設(shè)計與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計方法有硬件描述語言(HDL)和原理圖設(shè)計輸入方法等。原理圖設(shè)計輸入法在早期應(yīng)用得比較廣泛,它根據(jù)設(shè)計要求,選用器件、繪制原理圖、完成輸入過程。這種方法的有點是直觀、便于理解、元器件庫資源豐富。但是在大型設(shè)計中,這種方法的可維護性較差,不利于模塊構(gòu)造與重用
          • 關(guān)鍵字: 布線資源  功能仿真  FPGA  

          基于FPGA的海量數(shù)據(jù)采集系統(tǒng)設(shè)計

          • 最近幾年,F(xiàn)PGA以其應(yīng)用的靈活方便蓬勃發(fā)展,在通信、航空航天、醫(yī)療設(shè)備、消費類電子產(chǎn)品等領(lǐng)域一展身手。使用FPGA控制CF的技術(shù)到目前為止還沒有成熟,本文從硬件和軟件角度出發(fā),介紹了FPGA與CF卡的接口設(shè)計、給出了用雙RAM訪問CF卡的編程,并且利用FPGA作為FIFO對AD采集的數(shù)據(jù)進(jìn)行緩沖,然后存儲到大容量的CF卡中。
          • 關(guān)鍵字: 海量數(shù)據(jù)采集  THS4052  MAX4125  FPGA  

          基于FPGA的空間電場信號數(shù)據(jù)采集與處理系統(tǒng)設(shè)計

          • 提出一種基于FPGA的空間電場信號數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計方案,F(xiàn)PGA為主控制器控制A/D采樣和同步422發(fā)送。X,Y,Z三個方向的空間電場信號經(jīng)過信號處理和A/D采樣,在FPGA片內(nèi)濾波劃分為不同的頻段,通過同步422接口發(fā)送到后續(xù)設(shè)備。該系統(tǒng)性能可靠穩(wěn)定,致力于應(yīng)用在探空火箭有效載荷——箭載電場儀上,對其他電場信號采集與處理系統(tǒng)也有
          • 關(guān)鍵字: 空間電場  數(shù)據(jù)采集  FPGA  

          基于FPGA的跳頻通信系統(tǒng)設(shè)計

          • 本跳頻系統(tǒng)中,F(xiàn)PGA是硬件邏輯的載體,完成基帶信號采樣后的混頻、濾波等操作及對DDS、ADC等外部邏輯的控制;dsp控制FPGA內(nèi)部邏輯以及DDS、ADC等邏輯單元完成跳頻通信系統(tǒng)基帶部分的發(fā)射與接收及其一系列計算任務(wù);高精度時鐘源為整個系統(tǒng)提供時間基準(zhǔn),經(jīng)過dsp、FPGA、DDS等器件內(nèi)部鎖相環(huán)倍頻,為各器件提供主時鐘。
          • 關(guān)鍵字: 跳頻通信  基帶模塊  FPGA  

          高速定點FFT算法的FPGA設(shè)計方案

          • 著重討論基于FPGA的64點高速FFT算法的實現(xiàn)方法。采用高基數(shù)結(jié)構(gòu)和流水線結(jié)構(gòu),大大提高了FFT處理器的運行速度。同時塊浮點結(jié)構(gòu)的引入,也大幅減少了浮點操作占用FPGA器件的資源數(shù)目,兼顧了FPGA高精度、低資源、低功耗的特點。
          • 關(guān)鍵字: 高速FFT算法  高基數(shù)結(jié)構(gòu)  FPGA  流水線結(jié)構(gòu)  

          基于Nios II的多媒體廣告系統(tǒng)

          • 電子屏的出現(xiàn),不僅可以使企業(yè)更全面的展示產(chǎn)品,推廣企業(yè)文化,而且可以滿足不同讀者的需求,改善城市環(huán)境,提升人民生活質(zhì)量,更重要的是廣告能夠更及時、更準(zhǔn)確、更全面的展示自己的新產(chǎn)品,第一時間與消費者進(jìn)行溝通,贏得市場,獲取利潤,以及根據(jù)市場動態(tài)更及時更全面的做出市場決策?;谝陨显?,我們采用Nios II軟核設(shè)計了能及時發(fā)布戶外廣告、電子公告的多媒體廣告系統(tǒng)。
          • 關(guān)鍵字: NiosII處理器  多媒體廣告  FPGA  

          基于FPGA的實時視頻信號處理平臺的設(shè)計與實現(xiàn)

          • 提出一種基于FPGA 的實時視頻信號處理平臺的設(shè)計方法,該系統(tǒng)接收低幀率數(shù)字YCbCr 視頻信號,對接收的視頻信號進(jìn)行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM 存儲器作為幀緩存且通過時序控制器進(jìn)行幀率提高,最后通過VGA 控制模塊對圖像信號進(jìn)行像素放大并在VGA 顯示器上實時顯示。整個設(shè)計使用Verilog HDL 語言實現(xiàn),
          • 關(guān)鍵字: 實時視頻信號處理  CCD圖像傳感器  FPGA  YCbCr  

          FPGA設(shè)計者需要練好5項基本功

          • 在我看來,成為一名說得過去的FPGA設(shè)計者,需要練好5項基本功:仿真、綜合、時序分析、調(diào)試、驗證。
          • 關(guān)鍵字: 設(shè)計流程  仿真  FPGA  綜合  時序分析  
          共6385條 78/426 |‹ « 76 77 78 79 80 81 82 83 84 85 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();