<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          fpga:quartusⅡ 文章 進入fpga:quartusⅡ技術社區(qū)

          一種改進型surendra背景更新算法的FPGA實現(xiàn)

          • 針對現(xiàn)有的動態(tài)背景提取運動目標物體算法復雜且難以在硬件上實現(xiàn)的問題,研究了改進型surendra背景更新算法原理的特點,提出了改進型surendra背景更新算法的硬件結(jié)構,并對硬件結(jié)構進行綜合、仿真后,在FPGA芯片上實現(xiàn)。
          • 關鍵字: 運動目標提取  surendra背景更新算法  FPGA  

          基于FPGA+DSP的智能車全景視覺系統(tǒng)

          • 為實現(xiàn)智能車全景視覺系統(tǒng)的應用研究平臺,設計了一種基于FPGA+雙DSP的實時6通道數(shù)字圖像采集與處理系統(tǒng)。該系統(tǒng)由兩片F(xiàn)PGA與兩個DSP組成。第一個FPGA進行多通道視覺圖像采集的同步控制、邏輯處理,第二片F(xiàn)PGA輔助DSP進行海量圖像數(shù)據(jù)的高速并行處理。
          • 關鍵字: 全景視覺系統(tǒng)  FPGA+DSP  數(shù)字圖像采集與處理系統(tǒng)  

          基于FPGA和多DSP的高速視覺測量系統(tǒng)的研究

          • 針對高速視覺測量系統(tǒng)數(shù)據(jù)處理速度快、數(shù)據(jù)處理量大的特點,將FPGA技術與DSP技術相結(jié)合,研究了一種基于FPGA和多DSP的多通道并行處理的高速視覺測量系統(tǒng)。詳細介紹了FPGA技術與多DSP技術在數(shù)字圖像處理過程中的不同應用、高速視覺測量系統(tǒng)的總體結(jié)構以及各部分的工作原理。
          • 關鍵字: 高速視覺測量系統(tǒng)  DSP  FPGA  

          基于FPGA的915 MHz射頻讀卡器設計

          • 參照ISO/IEC 18000-6 Type B 協(xié)議設計了一款工作頻率為915 MHz的射頻讀卡器,采用FPGA完成協(xié)議中規(guī)定的數(shù)字信號處理,C8051F020單片機作為主控器。利用Verilog HDL硬件描述語言,搭建FPGA內(nèi)部各個小模塊及系統(tǒng)的驗證平臺,選用Altera公司Cyclone系列的EP1C6Q240C8芯片為目標器件,使用Quartus II進行綜合,并通過時序和功能驗證。
          • 關鍵字: 射頻讀卡器  數(shù)字信號處理  FPGA  

          數(shù)字電視CAS中DES加密模塊的FPGA實現(xiàn)

          • 一種基于FPGA的數(shù)據(jù)加密標準算法的實現(xiàn)。就資源優(yōu)先和性能優(yōu)先分別使用循環(huán)法和流水線法對DES加密算法進行了設計,并對其進行了比較。通過采用子密鑰簡單產(chǎn)生和ROM優(yōu)化S盒的方法,對流水線法進行改進,達到了資源占用率低、加密速度快的效果。
          • 關鍵字: 數(shù)據(jù)加密標準算法  DES  FPGA  流水線  

          基于FPGA的測量數(shù)據(jù)存儲交換技術

          • 以AT45DB041B為例,將FPGA和大容量串行flash存儲芯片的優(yōu)點有效地結(jié)合起來,實現(xiàn)了FPGA對串行存儲芯片的高效讀寫操作,完成了對大量測量數(shù)據(jù)的存儲處理和與上位機的交換,并在某電力局項目工頻場強環(huán)境監(jiān)測儀中成功應用。
          • 關鍵字: Flash  串行存儲  FPGA  

          基于FPGA的精密離心機光柵信號細分系統(tǒng)

          • 介紹一種基于FPGA的精密離心機光柵信號細分系統(tǒng)。說明了光柵信號的產(chǎn)生過程和基本處理方法,提出了一種綜合EDA技術與光柵莫爾條紋電子學細分技術的設計方案。通過VerilogHDL實現(xiàn)該系統(tǒng)的主要設計,并利用ISE軟件進行了仿真試驗。試驗表明,該系統(tǒng)具有捕捉速度快、跟蹤精度高、相位誤差小、成本低廉等特點。
          • 關鍵字: ISE  信號細分系統(tǒng)  光柵信號  FPGA  

          利用XCS40實現(xiàn)小型聲納的片上系統(tǒng)集成

          • 介紹大規(guī)模、高速度的FPGA在小型漁用聲納系統(tǒng)設計中的應用。在該系統(tǒng)設計中,采用了Xilinx公司的FPGA芯片XCS40作為主要器件,基本上將整個系統(tǒng)的功能集成在了一片芯片上。實踐證明,即降低了成本,又縮短了設計和調(diào)試的時間。
          • 關鍵字: 漁用聲納系統(tǒng)  片上系統(tǒng)  FPGA  

          基于FPGA的音樂流水燈控制系統(tǒng)

          • 通過 FPGA實現(xiàn)音樂流水燈的控制, 實質(zhì)上就是將不同音階與特定頻率的方波信號對應起來, 以方波信號驅(qū)動蜂鳴器發(fā)出音樂, 再根據(jù)不同音階來控制流水燈的閃爍。與借助微處理器實現(xiàn)樂曲演奏相比, 以純硬件方式完成樂曲演奏電路更直觀。EDA工具和硬件描述語言發(fā)揮了強大功能,提供了設計可能性。
          • 關鍵字: ALU  音樂流水燈  FPGA  

          基于軟件無線電的數(shù)字偵聽接收機研究

          • 為實現(xiàn)頻譜監(jiān)測、通信偵察等任務,提出了一種基于軟件無線電的數(shù)字偵察接收機的軟、硬件體系結(jié)構。該接收機基于高速數(shù)字信號處理器、大規(guī)?,F(xiàn)場可編程門陣列、高速AD芯片、高精度大動態(tài)范圍AGC電路,實現(xiàn)了信號的寬頻段、寬帶接收;采用盲信號處理技術,實現(xiàn)了對未知信號的參數(shù)辨識、分類、盲解調(diào)。
          • 關鍵字: 頻譜監(jiān)測  軟件無線電  FPGA  

          基于FPGA的多軟核圖像處理系統(tǒng)設計

          • 介紹以圖像處理為應用背景、基于FPGA芯片建立的多軟核系統(tǒng)設計。系統(tǒng)中包含兩個Nios II軟核處理器和兩個用于進行圖像顏色空間轉(zhuǎn)換的CSC MegaCore IP核。兩個Nios II軟核處理器共享程序存儲器、數(shù)據(jù)存儲器及啟動存儲器。在硬件設計方面,CSC MegaCore IP作為外圍組件通過一個自定義的接口控制器連接到以Nios II軟核處理器為核心的SoPC系統(tǒng)中。在軟件設計方面,運行在每個Nios II軟核處理器上的程序通過硬件Mutex核協(xié)調(diào)對共享數(shù)據(jù)存儲器的訪問。
          • 關鍵字: 圖像處理  多軟核系統(tǒng)  FPGA  

          反射式全景視頻實時平面顯示技術的FPGA實現(xiàn)

          • 介紹了反射式全景圖像展開原理,分析了圖像產(chǎn)生鋸齒失真和階梯化現(xiàn)象的原因,提出了解決問題的算法,并設計了FPGA實現(xiàn)的系統(tǒng)硬件結(jié)構。
          • 關鍵字: 全景圖像  鋸齒失真  FPGA  

          一種基于偏振原理和FPGA的調(diào)光系統(tǒng)設計

          • 設計了一種光強自動調(diào)節(jié)系統(tǒng)。通過光電傳感電路實現(xiàn)光電信號的轉(zhuǎn)換,使用FPGA對數(shù)據(jù)進行實時處理,并以實驗環(huán)境光照強度測試結(jié)果為參照對所測光強進行線性變換修正,進而查表獲得舵機偏轉(zhuǎn)角度的控制量,通過改變偏振片偏振化方向夾角來調(diào)節(jié)入射光強。自動調(diào)光系統(tǒng)測量精度較高,實時調(diào)節(jié)性較好,魯棒性較強。
          • 關鍵字: 光強調(diào)節(jié)  光電傳感  FPGA  

          同步數(shù)字復接的設計及其FPGA技術實現(xiàn)

          • 在簡要介紹同步數(shù)字復接基本原理的基礎上,采用VHDL語言對同步數(shù)字復接各組成模塊進行了設計,并在ISE集成環(huán)境下進行了設計描述、綜合、布局布線及時序仿真,取得了正確的設計結(jié)果,同時利用中小容量的FPGA實現(xiàn)了同步數(shù)字復接功能。
          • 關鍵字: 同步數(shù)字復接  VHDL  FPGA  

          基于FPGA的數(shù)字復接系統(tǒng)的設計與實現(xiàn)

          • 提出了基于FPGA技術實現(xiàn)數(shù)字復接系統(tǒng)的設計方案,并介紹了基群與二次群之間的復接與分接的系統(tǒng)總體設計。硬件電路調(diào)試證明,該方案是行之有效的。
          • 關鍵字: 數(shù)字復接系統(tǒng)  基群  FPGA  
          共6368條 78/425 |‹ « 76 77 78 79 80 81 82 83 84 85 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();