<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          基于FPGA的IDE硬盤數(shù)據(jù)AES加解密研究與實現(xiàn)

          • 提出了基于FPGA對IDE硬盤數(shù)據(jù)進行AES加解密的方法。對算法進行了改進和優(yōu)化,以降低加解密過程對IDE硬盤數(shù)據(jù)傳輸速度的影響。
          • 關(guān)鍵字: AES加解密  IDE  FPGA  

          面積優(yōu)先的分組密碼算法SMS4 IP核設(shè)計

          • 對新分組密碼算法SMS4進行了FPGA實現(xiàn)。所設(shè)計的SMS4算法的IP核主要包括具有加解密功能的非流水線式數(shù)據(jù)通路和實時產(chǎn)生子密鑰的密鑰擴展模塊,并且支持電子密碼本(ECB)和分組鏈接(CBC)兩種工作模式。提出了一種不含密鑰初始化的運行模式,使解密吞吐率提高近一倍。
          • 關(guān)鍵字: 分組密碼  IP核  FPGA  

          基于FPGA的全數(shù)字鎖相環(huán)路的設(shè)計

          • 介紹了應用VHDL技術(shù)設(shè)計嵌入式全數(shù)字鎖相環(huán)路的方法。詳細敘述了其工作原理和設(shè)計思想,并用可編程邏輯器件FPGA予以實現(xiàn)。
          • 關(guān)鍵字: VHDL  數(shù)字鎖相環(huán)  FPGA  

          基于FPGA和TMS320DM642的CCD圖像采集和處理系統(tǒng)硬件設(shè)計

          • 為能高速、有效、實時采集CCD視頻圖像,提出了一種實時視頻圖像采集和處理系統(tǒng)設(shè)計方案。重點介紹其硬件設(shè)計原理、關(guān)鍵電路的設(shè)計,其主要功能是從CCD攝像頭輸出的模擬視頻信號中提取實時圖像,數(shù)字化后送入處理器作后期圖像處理和分析。
          • 關(guān)鍵字: CCD視頻  DM642  FPGA  圖像采集  

          利用FPGA技術(shù)實現(xiàn)數(shù)字通信中的交織器和解交織器

          • 介紹用FPGA實現(xiàn)數(shù)字通信中的交、解交織器的一種比較通用的方案,詳細說明了設(shè)計中的一些問題及解決辦法。還介紹了一種實現(xiàn)FPGA中信號延時的方法。
          • 關(guān)鍵字: 數(shù)字通信  交織器  FPGA  信號延時  

          基于FPGA的小型星載非制冷紅外成像系統(tǒng)設(shè)計與實現(xiàn)

          • 根據(jù)內(nèi)編隊重力場衛(wèi)星紅外成像工作環(huán)境的溫度要求,選取了非制冷長波紅外焦平面陣列探測器——UL 03 16 2,并在此基礎(chǔ)上進行了系統(tǒng)的軟硬件設(shè)計。
          • 關(guān)鍵字: 非制冷紅外成像  MircoBlaze  FPGA  

          基于FPGA的高速并行Viterbi譯碼器的設(shè)計與實現(xiàn)

          • 針對319卷積編碼,提出一種Viterbi譯碼器的FPGA實現(xiàn)方案。該方案兼顧了資源消耗和譯碼效率,通過有效的時鐘和存儲介質(zhì)復用,實現(xiàn)了高速并行的譯碼功能,并利用Verilog語言在Xilinx ISE 6.2中進行了建模仿真和綜合實現(xiàn)。
          • 關(guān)鍵字: 卷積編碼  Viterbi譯碼器  FPGA  

          FPGA加速三維CT圖像重建

          • 針對三維圖像重建的經(jīng)典算法(FDK算法)在FPGA上的加速,提出了并行無等待流水線的實現(xiàn)方法。實驗結(jié)果表明,該方法獲得了較高的加速比。
          • 關(guān)鍵字: 三維圖像重建  FDK算法  FPGA  

          一種改進Turbo碼譯碼器的FPGA設(shè)計與實現(xiàn)

          • 提出了一種基于MAX-Log-MAP算法的更有效減小譯碼延時的方法,通過并行計算前向狀態(tài)度量和后向狀態(tài)度量,將半次迭代譯碼延時縮短一半,而譯碼性能沒有損失,同時也減小了硬件實現(xiàn)中的時序控制復雜度。
          • 關(guān)鍵字: Turbo碼  迭代譯碼  FPGA  

          基于FPGA的立體視頻轉(zhuǎn)換系統(tǒng)

          • 給出了以FPGA為核心、針對自由立體顯示器的立體視頻格式轉(zhuǎn)換系統(tǒng)的設(shè)計與實現(xiàn)方法。詳細介紹了系統(tǒng)的硬件構(gòu)成和FPGA邏輯設(shè)計,包括DVI控制、視頻格式轉(zhuǎn)換以及數(shù)據(jù)緩沖系統(tǒng)等。
          • 關(guān)鍵字: 視頻格式轉(zhuǎn)換  數(shù)據(jù)緩沖系統(tǒng)  FPGA  

          用FPGA實現(xiàn)優(yōu)化的指紋識別預處理算法

          • 在選取較優(yōu)化的指紋識別預處理算法的基礎(chǔ)上,根據(jù)算法的結(jié)構(gòu)選取具有并行處理、低功耗、速度快等特點的FPGA作為實現(xiàn)算法的基本器件。由于用FPGA實現(xiàn)復雜算法較傳統(tǒng)器件從思考角度和實現(xiàn)方向上都有很大區(qū)別,所以本次設(shè)計從新的方向來完成傳統(tǒng)的指紋處理的設(shè)計。
          • 關(guān)鍵字: 指紋識別  預處理  FPGA  

          基于FPGA的FIR濾波器的實現(xiàn)

          • 提出了一種采用現(xiàn)場可編程門陣列器件FPGA并利用窗函數(shù)法實現(xiàn)線性FIR數(shù)字濾波器硬件電路的方案,并以一個十六階低通FIR數(shù)字濾波器電路的實現(xiàn)為例說明了利用Xilinx公司XC4000系列芯片的設(shè)計過程。設(shè)計的電路通過軟件程序進行了驗證和硬件仿真,結(jié)果表明電路工作正確可靠,能滿足設(shè)計要求。
          • 關(guān)鍵字: FIR濾波器  窗函數(shù)  FPGA  

          IIR數(shù)字濾波器的FPGA仿真與實現(xiàn)

          • 采用自頂向下的模塊化設(shè)計思想,介紹了一種采用級聯(lián)結(jié)構(gòu)在FPGA上實現(xiàn)IIR數(shù)字濾波器的設(shè)計方案。設(shè)計IIR數(shù)字濾波器的二階節(jié),將二階節(jié)IIR數(shù)字濾波器級聯(lián)實現(xiàn)高階IIR數(shù)字濾波器,從而實現(xiàn)通過修改外圍參數(shù)來改變?yōu)V波器的頻率響應,根據(jù)不同的要求在不同規(guī)模的FPGA上加以實現(xiàn)。
          • 關(guān)鍵字: IIR數(shù)字濾波器  級聯(lián)結(jié)構(gòu)  FPGA  

          FPGA設(shè)計的常見問題

          • 只要輸入信號同時變化,(經(jīng)過內(nèi)部走線)組合邏輯必將產(chǎn)生毛刺。將它們的輸出直接連接到時鐘輸入端、清零或置位端口的設(shè)計方法是錯誤的,這可能會導致嚴重的后果。 所以我們必須檢查設(shè)計中所有時鐘、清零和置位等對毛刺敏感的輸入端口,確保輸入不會含有任何毛刺。
          • 關(guān)鍵字: 毛刺  置位信號  FPGA  

          基于FPGA的電子密碼鎖的研制

          • 介紹在QUATUSII環(huán)境下,采用FPGA可編程邏輯器件開發(fā)的電子密碼鎖,并利用狀態(tài)機(FSM)實現(xiàn)鍵盤消抖及系統(tǒng)主控模塊的行為控制,從實際工程設(shè)計角度闡述了系統(tǒng)所有模塊及其工作原理、軟件設(shè)計方法,提出了系統(tǒng)設(shè)計注意要點。
          • 關(guān)鍵字: QUATUSII  密碼鎖  FPGA  狀態(tài)機  
          共6368條 80/425 |‹ « 78 79 80 81 82 83 84 85 86 87 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();