<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga:quartusⅡ

          基于FPGA的跳頻系統(tǒng)快速同步算法設(shè)計(jì)與實(shí)現(xiàn)

          • 同步技術(shù)是跳頻系統(tǒng)的核心。本文針對(duì)FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語(yǔ)言實(shí)現(xiàn),采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺(tái)上進(jìn)行了功能驗(yàn)證。實(shí)際測(cè)試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。
          • 關(guān)鍵字: 跳頻  快速同步  FPGA  獨(dú)立信道法  同步頭法  

          基于FPGA某型裝備電視測(cè)角儀檢測(cè)技術(shù)研究

          • 通過(guò)分析電視測(cè)角儀的性能測(cè)試需求,結(jié)合視頻圖像圖像處理技術(shù),提出了以EP2C35為核心的視頻檢測(cè)系統(tǒng)設(shè)計(jì)方案,通過(guò)對(duì)CCD采集到的模擬環(huán)境的視頻圖像信號(hào)進(jìn)行數(shù)字化處理,結(jié)合電視測(cè)角儀參數(shù)檢測(cè)原理,對(duì)測(cè)角儀基本性能指標(biāo)進(jìn)行檢測(cè),整個(gè)系統(tǒng)以視頻圖像采集系統(tǒng)為基礎(chǔ),以視頻圖像處理為核心,為電視測(cè)角儀的檢測(cè)研究提供了一種新的思路。
          • 關(guān)鍵字: FPGA  檢測(cè)  視頻  

          Altera SoC FPGA:體系結(jié)構(gòu)的重要性

          • SoC FPGA器件在一個(gè)器件中同時(shí)集成了處理器和FPGA體系結(jié)構(gòu)。將兩種技術(shù)合并起來(lái)具有很多優(yōu)點(diǎn),包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這一同類最佳的器件發(fā)揮了
          • 關(guān)鍵字: Altera  SoC  FPGA  

          PCB設(shè)計(jì)關(guān)于“過(guò)孔蓋油”和“過(guò)孔開(kāi)窗”區(qū)分

          • 關(guān)于“過(guò)孔蓋油”和“過(guò)孔開(kāi)窗”此點(diǎn)(VIA和PAD的用法區(qū)分),許多客戶和設(shè)計(jì)工程師在系統(tǒng)上下單時(shí)經(jīng)常會(huì)問(wèn)這是什么意思,我的文件該選哪一個(gè)選項(xiàng)?現(xiàn)就此問(wèn)題點(diǎn)說(shuō)明如下:經(jīng)常碰到這樣的問(wèn)題,設(shè)
          • 關(guān)鍵字: 過(guò)孔蓋油  FPGA  PCB  

          FPGA自動(dòng)加載系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

          • 摘要:針對(duì)FPGA可以在每次上電時(shí)自動(dòng)獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對(duì)FPGA上電后自動(dòng)加載的系統(tǒng)。該系統(tǒng)可以通過(guò)USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的
          • 關(guān)鍵字: PS模式加載  FPGA  FLASH芯片  自動(dòng)加載系統(tǒng)  

          GPS C/A碼發(fā)生器的仿真研究與FPGA設(shè)計(jì)

          • 摘要:全球定位系統(tǒng)(Global Positioning System,GPS)能夠向全球范圍內(nèi)的用戶提供全天候的高精度導(dǎo)航、定位和授時(shí)服務(wù),在軍用和民用領(lǐng)域得到了廣泛的應(yīng)用。以GPS系統(tǒng)的測(cè)距碼粗碼C/A碼為研究對(duì)象,在深入研究C/A碼
          • 關(guān)鍵字: 全球定位系統(tǒng)  FPGA  C/A碼  Matlab  

          LOGi FPGA 開(kāi)發(fā)板:可在樹(shù)莓派和Beaglebone上開(kāi)發(fā)FPGA

          • 最近在Kickstarter網(wǎng)站上,Valent F(x)團(tuán)隊(duì)正在為L(zhǎng)OGi FPGA開(kāi)發(fā)板的生產(chǎn)籌備資金。LOGi 是fpga開(kāi)發(fā)與arm平臺(tái)的結(jié)合。Valent F(x)團(tuán)隊(duì)開(kāi)發(fā)了可以支持樹(shù)莓派和Beaglebone上開(kāi)發(fā)的FPGA開(kāi)發(fā)板,LOGi系列。它讓FPGA開(kāi)發(fā)
          • 關(guān)鍵字: FPGA  樹(shù)莓派  Beaglebone    FPGA  IP  

          從業(yè)績(jī)來(lái)看,賽靈思已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于Altera

          • Altera和賽靈思20年來(lái)都在FPGA這個(gè)窄眾市場(chǎng)激烈的競(jìng)爭(zhēng)者,然而Peter Larson基于對(duì)兩個(gè)公司現(xiàn)金流折現(xiàn)法的研究表明,賽靈思是目前FPGA市場(chǎng)的絕對(duì)領(lǐng)先者。(http://seekingalpha.com/article/2008621-xilinx-appears-
          • 關(guān)鍵字: 賽靈思  Altera    FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號(hào)處理  消費(fèi)電子  FPGA  

          FPGA:縱向創(chuàng)新與橫向整合引領(lǐng)變革

          • FPGA在先進(jìn)工藝路上的狂飚猛進(jìn)帶來(lái)了如影隨形的挑戰(zhàn):一方面,進(jìn)入20nm和14nm階段后,不光是FPGA復(fù)雜度提升,對(duì)其外圍的電源管理等芯片也提出了“與時(shí)俱進(jìn)”的要求。另一方面,隨著SoC FPGA和3D IC技術(shù)
          • 關(guān)鍵字: FPGA  創(chuàng)新    FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號(hào)處理  消費(fèi)電子  FPGA  

          基于FPGA的多通道高速采樣系統(tǒng)設(shè)計(jì)

          • 摘要:旋轉(zhuǎn)機(jī)械的振動(dòng)監(jiān)測(cè),對(duì)于機(jī)械的安全運(yùn)行和提高設(shè)備利用率有重大意義。利用FPGA的并行處理能力,采用高速可編程FPGA模塊和嵌入式開(kāi)發(fā)的結(jié)合方式,提出了一種基于FPGA的高速、多通道、同步采樣實(shí)現(xiàn)方法。闡述了
          • 關(guān)鍵字: FPGA  高速采樣  并行處理  自定義指令  

          基于FPGA的視頻圖像畫面分割器設(shè)計(jì)

          • 摘要:為了解決在一個(gè)屏幕上收看多個(gè)信號(hào)源的問(wèn)題,對(duì)基于FPGA技術(shù)的視頻圖像畫面分割器進(jìn)行了研究。研究的主要特色在于構(gòu)建了以FPGA為核心器件的視頻畫面分割的硬件平臺(tái),首先,將DVI視頻信號(hào),經(jīng)視頻解碼芯片轉(zhuǎn)換為
          • 關(guān)鍵字: FPGA  DDR2 SDRAM  視頻提取  圖像合成  

          基于FPGA和ARM的視頻采集處理系統(tǒng)

          • 摘要:設(shè)計(jì)了一種可進(jìn)行實(shí)時(shí)視頻采集、壓縮和傳輸?shù)囊曨l采集處理系統(tǒng)。該系統(tǒng)充分結(jié)合FPGA和ARM的硬件優(yōu)勢(shì),實(shí)現(xiàn)了設(shè)備接口和視頻信號(hào)處理的全數(shù)字化,易與信號(hào)處理新技術(shù)相結(jié)合,系統(tǒng)結(jié)構(gòu)緊湊,體積小巧、響應(yīng)快速;
          • 關(guān)鍵字: FPGA  ARM  視頻采集處理  

          采用FPGA設(shè)計(jì)智能能源系統(tǒng)

          • 智能電網(wǎng)的目標(biāo)是更高效的管理電力傳送,以滿足我們?nèi)找嬖鲩L(zhǎng)的能源需求。但是在實(shí)現(xiàn)的道路上會(huì)遇到一些困難。不斷發(fā)展的標(biāo)準(zhǔn)。高可靠性要求。低成本實(shí)現(xiàn)。雙向通信以支持實(shí)時(shí)傳輸。復(fù)雜的電能監(jiān)視和控制。通用性要求
          • 關(guān)鍵字: FPGA  智能能源  系統(tǒng)  

          FPGA開(kāi)發(fā)靜態(tài)無(wú)功補(bǔ)償控制器

          • “我們?cè)贜I CompactRIO平臺(tái)上開(kāi)發(fā)的SVC全數(shù)字控制系統(tǒng),大大縮短了產(chǎn)品上市的時(shí)間又保證了系統(tǒng)的穩(wěn)定性。”
            挑戰(zhàn):電弧爐、軋鋼機(jī)等大型工業(yè)設(shè)備在為企業(yè)創(chuàng)造產(chǎn)值的同時(shí)也帶來(lái)了無(wú)功分量和高次諧波等危害
          • 關(guān)鍵字: FPGA  靜態(tài)  控制器  

          電子設(shè)計(jì)發(fā)展趨勢(shì) ― 開(kāi)源PCB設(shè)計(jì)

          • 電子設(shè)計(jì)領(lǐng)域的一大趨勢(shì)是開(kāi)源硬件及其配套的開(kāi)源原理圖和PCB布局圖的使用。使用開(kāi)源硬件及其配套資源意味著工程師可以方便地使用現(xiàn)有設(shè)計(jì)方案,從而提高效率并縮短產(chǎn)品上市時(shí)間。隨著工程師更加深入地了解傳統(tǒng)PCB與
          • 關(guān)鍵字: 開(kāi)源  PCB  FPGA  
          共6368條 98/425 |‹ « 96 97 98 99 100 101 102 103 104 105 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();