<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          基于FPGA的圖像邊緣檢測

          •   引言   圖像邊緣檢測是圖像處理的一項基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來設(shè)計圖像邊緣檢測器可以很好的克服這個問題,是一種全新的解決方案。   1 圖像邊緣檢測算法   用于圖像邊緣檢測的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
          • 關(guān)鍵字: 測試  測量  FPGA  圖像邊緣檢測  DSP  MCU和嵌入式微處理器  

          基于Nios II的非一般模式類設(shè)備設(shè)計與集成

          •   液晶顯示器按其功能可分為筆段式和點矩陣式液晶顯示器,后者又可以分為字符點陣式和圖形點陣式液晶顯示器。圖形點陣式液晶顯示器不僅可顯示數(shù)字、字符等內(nèi)容,還能顯示漢字和任意圖形。但此類液晶顯示屏屬于非一般模式類設(shè)備,在Nios II中不能直接開發(fā)使用。   對于一個全新的外部設(shè)備,Nios II有更好的解決方案快速的掌握它的控制方法。按照設(shè)備的電器要求,使用Nios II的已有的基本控制設(shè)備(例如通用輸入輸出端口PIO)掌握新設(shè)備的控制特性與方法。當(dāng)充分理解新設(shè)備的特性后就可以按照Nios II的硬件抽象
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Nios  II  液晶顯示器  MCU和嵌入式微處理器  

          Altera攜手Synopsys為ASIC設(shè)計提供Nios II處理器內(nèi)核

          •   Altera和Synopsys宣布,Altera流行的Nios II處理器內(nèi)核可通過DesignWare Star IP包提供許可給客戶使用。這一新品擴展了Altera現(xiàn)有的FPGA和HardCopy®結(jié)構(gòu)化ASIC產(chǎn)品供給,幫助Nios II用戶將設(shè)計移植到標(biāo)準(zhǔn)單元ASIC。Nios II處理器內(nèi)核是應(yīng)用最廣泛的FPGA處理器,其客戶群有5,000多家電子設(shè)備生產(chǎn)商,包括世界上排名靠前的OEM。   通過DesignWare Star IP包,設(shè)計人員可以使用一流Star IP供應(yīng)商開發(fā)的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  Synopsys  Nios  II  MCU和嵌入式微處理器  

          FPGA與DDR3 SDRAM的接口設(shè)計

          •     DDR3 SDRAM內(nèi)存的總線速率達到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達到2Gbits的高密度。這個架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
          • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

          基于MAX+plusⅡ開發(fā)平臺的EDA設(shè)計方法

          •     MAX + plus Ⅱ是美國Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進行數(shù)字系統(tǒng)的設(shè)計。用圖形輸入方式和文本輸入方式設(shè)計了一模60計數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計的一般方法和過程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
          • 關(guān)鍵字: MAX+plusⅡ  開發(fā)平臺  EDA  CPLD  FPGA  EDA  IC設(shè)計  

          32位單精度浮點乘法器的FPGA實現(xiàn)

          • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對乘法器進行了波形仿真, 并采用0.5CMOS工藝進行邏輯綜合。
          • 關(guān)鍵字: FPGA  精度  浮點  乘法器    

          GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

          •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  PROC  FPGA  MCU和嵌入式微處理器  

          賽靈思65nm產(chǎn)品摘取中國電子業(yè)界創(chuàng)新大獎

          •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術(shù)獲得了中國電子行業(yè)權(quán)威專家及電子設(shè)計社群的一致認(rèn)可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團下屬權(quán)威電子雜志《電子設(shè)計技術(shù)》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類2007年度“最佳產(chǎn)品獎”, 該獎項是EDN China年度創(chuàng)新獎的最高榮譽。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會上授予了賽靈思公司該獎項。   2007年度EDN China創(chuàng)新獎
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

          使用ISE設(shè)計工具優(yōu)化FPGA的功耗

          •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設(shè)備等新興市場之門的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應(yīng)用計算機輔助設(shè)計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  0710_A  雜志_技術(shù)長廊  ISE  FPGA  MCU和嵌入式微處理器  

          基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計與實現(xiàn)

          •   引言   本文從實際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  0710_A  雜志_高校園地  FPGA  數(shù)字視頻  MCU和嵌入式微處理器  

          基于FPGA設(shè)計安全的汽車通信網(wǎng)絡(luò)

          •    汽車工業(yè)正在經(jīng)歷一場無線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場。由于高速網(wǎng)絡(luò)連接正設(shè)法進入汽車領(lǐng)域,設(shè)計師面臨新通信標(biāo)準(zhǔn)實施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長開發(fā)周期的設(shè)計師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進行競爭。     為調(diào)整上市時間并駕馭出現(xiàn)的多個標(biāo)準(zhǔn),設(shè)計師正轉(zhuǎn)向采用FPGA(現(xiàn)場可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠程信息系統(tǒng),幾乎沒有設(shè)計師能夠充分明白他們選
          • 關(guān)鍵字: FPGA  汽車電子  通信  汽車網(wǎng)絡(luò)系統(tǒng)  

          Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件

          •   Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點。   Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計。它包括PCI
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  收發(fā)器  MCU和嵌入式微處理器  

          應(yīng)用SoPC Builder開發(fā)電子系統(tǒng)

          • 摘 要:本文從系統(tǒng)總線設(shè)計、用戶自定義指令和FPGA協(xié)處理器的應(yīng)用這三個方面詳細(xì)介紹了如何應(yīng)用SoPC設(shè)計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應(yīng)用SoPC Builder開發(fā)工具,設(shè)計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設(shè)計細(xì)節(jié),從而達到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。  關(guān)鍵詞:SoPC;SoPC Builder;FPGA 引言 隨著技術(shù)的進一步發(fā)展,SoC設(shè)計面臨著一些諸如如何進行軟硬件協(xié)同設(shè)計,如何縮短電子產(chǎn)品開發(fā)周
          • 關(guān)鍵字: SoPC  Builder  FPGA  軟硬件設(shè)計  系統(tǒng)總線  其他IC  制程  

          何謂SOPC

          • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現(xiàn)一個高復(fù)難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platfor
          • 關(guān)鍵字: SOPC  CPLD  FPGA  SoC  ASIC  

          基于狀態(tài)機的語音電子密碼鎖設(shè)計

          •   引 言   隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機進行設(shè)計,電路較復(fù)雜,性能不夠靈活。本文采用先進的EDA(電子設(shè)計自動化)技術(shù),利用QuartusⅡ工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實現(xiàn)。由于充分利用了FPGA芯片密度大
          • 關(guān)鍵字: 工業(yè)控制  FPGA  電子密碼鎖  VHDL  遙控技術(shù)  
          共6493條 406/433 |‹ « 404 405 406 407 408 409 410 411 412 413 » ›|
          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();