<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-pwm

          Altera高度集成的PowerSoC擴(kuò)展了汽車級(jí)系列產(chǎn)品

          • AEC-Q100認(rèn)證PowerSoC具有業(yè)界最小的引腳布局、出眾的效率,優(yōu)異的熱性能,以及高可靠性 。2014年10月17號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,九款A(yù)ltera? Enpirion?電源芯片系統(tǒng)(PowerSoC)新
          • 關(guān)鍵字: Altera  PowerSoC  AEC-Q100  FPGA  IP  

          大尺寸激光數(shù)控加工系統(tǒng)

          • 激光切割和雕刻以其精度高、視覺(jué)效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開(kāi)發(fā)過(guò)程中,加工速度與加工精度是首先要解決的問(wèn)題。解決速度問(wèn)題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、
          • 關(guān)鍵字: DSP  FPGA  大尺寸激光  數(shù)控加工系統(tǒng)  

          基于FPGA在汽車電子方面的經(jīng)典應(yīng)用設(shè)計(jì)方案匯總

          FPGA+OpenCL雙劍合璧助力Altera進(jìn)軍數(shù)據(jù)中心

          • 半導(dǎo)體行業(yè)的趨勢(shì)是什么?在當(dāng)前科技日新月異、需求層出不窮的背景下,芯片廠商如何找準(zhǔn)自己的定位以不被時(shí)代淘汰?近日,EEWORLD記者有幸借助在硅谷舉辦的euroasia PRESS 拜訪Altera公司總部,并從Altera公司總裁、
          • 關(guān)鍵字: Altera  數(shù)據(jù)中心  FPGA  OpenCL  

          FPGA基礎(chǔ)知識(shí)及其工作原理

          • 高端設(shè)計(jì)工具為少有甚是沒(méi)有硬件設(shè)計(jì)技術(shù)的工程師和科學(xué)家提供現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)。無(wú)論你使用圖形化設(shè)計(jì)程序,ANSI C語(yǔ)言還是VHDL語(yǔ)言,如此復(fù)雜的合成工藝會(huì)不禁讓人去想FPGA真實(shí)的運(yùn)作情況。在這個(gè)芯片中的
          • 關(guān)鍵字: FPGA    乘法器    觸發(fā)器    DSP    RAM  

          基于FPGA的速度和位置測(cè)量板卡的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:針對(duì)增量式光電編碼器經(jīng)典速度測(cè)量算法M/T法低速采樣時(shí)間過(guò)長(zhǎng)和位置測(cè)量算法精度不高的問(wèn)題,本文基于定采樣周期M/T法設(shè)計(jì)實(shí)現(xiàn)了速度和位置測(cè)量板卡。采用Xilinx公司的XC3S400 FPGA為核心控制芯片進(jìn)行設(shè)計(jì),并
          • 關(guān)鍵字: 光電編碼器  速度和位置測(cè)量算法  FPGA  PC104  

          首款嵌入式FPGA誕生 AI將迎來(lái)最好時(shí)代?

          • 想要把FPGA嵌入到SoC中并非易事,不僅需要擁有FPGA的經(jīng)驗(yàn),更需要有IP集成的經(jīng)驗(yàn),不過(guò)收購(gòu)Altera的英特爾剛好滿足。
          • 關(guān)鍵字: AI  FPGA  

          ASIC、ASSP、SoC和FPGA到底有何區(qū)別?

          • 我經(jīng)常收到關(guān)于各類設(shè)備之間的差異的問(wèn)題,諸如ASIC、ASSP、SoC和FPGA之間的區(qū)別問(wèn)題。例如是SoC是ASIC嗎?或ASIC是SoC嗎?ASIC和ASSP之間的區(qū)別是什么?以及高端FPGA應(yīng)該歸類為SoC嗎?這里有幾個(gè)難題,至少技術(shù)和術(shù)語(yǔ)隨
          • 關(guān)鍵字: ASIC    ASSP    SoC    FPGA  

          克服FPGA電路板設(shè)計(jì)挑戰(zhàn)

          • 如果你在采用FPGA的電路板設(shè)計(jì)方面的經(jīng)驗(yàn)很有限或根本沒(méi)有,那么在新的項(xiàng)目中使用FPGA的前景就十分堪憂——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續(xù)閱讀本文將有助于你的FPGA選型和設(shè)計(jì)過(guò)程,并且
          • 關(guān)鍵字: 電路板    開(kāi)發(fā)板    引腳分配    FPGA    SSN  

          三柵極技術(shù)給FPGA帶來(lái)突破性優(yōu)勢(shì)

          • 本文考察了半導(dǎo)體制造業(yè)中晶體管設(shè)計(jì)從傳統(tǒng)平面向3D結(jié)構(gòu)轉(zhuǎn)化的影響,以及其對(duì)可編程邏輯器件性能的顯著提升。引言2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨(dú)家采用Intel的
          • 關(guān)鍵字: 三柵極    FPGA    3D結(jié)構(gòu)    可編程邏輯器件  

          FPGA在高清低碼流視頻編碼中應(yīng)用案例

          • 3G網(wǎng)絡(luò)和智能手機(jī)的迅速普及推動(dòng)了移動(dòng)互聯(lián)網(wǎng)的發(fā)展,為安防網(wǎng)絡(luò)從局域網(wǎng)擴(kuò)展到移動(dòng)互聯(lián)網(wǎng)提供了條件。通過(guò)對(duì)移動(dòng)互聯(lián)網(wǎng)的上行帶寬和下行帶寬的實(shí)測(cè)可以知,512 Kbps是一個(gè)有效而且可靠的帶寬值,如果能夠在這個(gè)帶
          • 關(guān)鍵字: FPGA    視頻編碼  

          Arria 10及Stratix 10 FPGA和SoC性能、集成度和功耗實(shí)現(xiàn)突破

          • Altera日前推出該公司第10代FPGA和SoC(芯片系統(tǒng)),Altera公司產(chǎn)品營(yíng)銷資深總監(jiān)Patrick Dorsey表示,第10代器件在工藝技術(shù)和體系結(jié)構(gòu)基礎(chǔ)上都進(jìn)行了優(yōu)化,以最低功耗實(shí)現(xiàn)了業(yè)界最好的性能和水平最高的系統(tǒng)集成度。首
          • 關(guān)鍵字: FPGA  EDA  集成  

          完善FPGA系統(tǒng)設(shè)計(jì)的三原則

          • 一,面積與速度的平衡互換原則這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,F(xiàn)PGA設(shè)計(jì)的工作頻率是不固定的,而是和設(shè)計(jì)本身的延遲緊密相連)。
          • 關(guān)鍵字: FPGA    系統(tǒng)設(shè)計(jì)    設(shè)計(jì)原則  

          FPGA與ADC數(shù)字?jǐn)?shù)據(jù)輸出的接口及LVDS應(yīng)用訣竅

          • 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)與模數(shù)轉(zhuǎn)換器(ADC)輸出的接口是一項(xiàng)常見(jiàn)的工程設(shè)計(jì)挑戰(zhàn)。本文簡(jiǎn)要介紹各種接口協(xié)議和標(biāo)準(zhǔn),并提供有關(guān)在高速數(shù)據(jù)轉(zhuǎn)換器實(shí)現(xiàn)方案中使用LVDS的應(yīng)用訣竅和技巧。接口方式和標(biāo)準(zhǔn)現(xiàn)場(chǎng)可編程門(mén)陣列
          • 關(guān)鍵字: FPGA    ADC    LVDS    JESD204    接口方式  

          基于FPGA的RS(255,239)編譯碼器設(shè)計(jì)及實(shí)現(xiàn)方法

          • RS(Reed—Solomon)編碼是一種具有較強(qiáng)糾錯(cuò)能力的多進(jìn)制BCH編碼,其既可糾正隨機(jī)錯(cuò)誤,又可糾正突發(fā)錯(cuò)誤。RS編譯碼器廣泛應(yīng)用于通信和存儲(chǔ)系統(tǒng),為解決高速存儲(chǔ)器中數(shù)據(jù)可靠性的問(wèn)題,文中提出了RS編碼的實(shí)現(xiàn)方
          • 關(guān)鍵字: RS編譯碼    FPGA    伽羅華域    BM算法    Chien搜索  
          共7200條 111/480 |‹ « 109 110 111 112 113 114 115 116 117 118 » ›|

          fpga-pwm介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();