<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-pwm

          基于MCU/FPGA的多功能正弦信號(hào)發(fā)生器的設(shè)計(jì)

          • 在通信、廣播、電視系統(tǒng)中,都需要射頻發(fā)射,即載波,把音頻、視頻信號(hào)或脈沖信號(hào)運(yùn)載出去,這就需要能產(chǎn)生高頻信號(hào)的振蕩器。正弦波振蕩電路在各個(gè)科學(xué)技術(shù)部門(mén)的應(yīng)用是十分廣泛的。在工業(yè)、農(nóng)業(yè)、生物醫(yī)學(xué)等領(lǐng)域(如
          • 關(guān)鍵字: FPGA  MCU  多功能  正弦信號(hào)發(fā)生器    

          大電流/高速 LED 驅(qū)動(dòng)器給 PWM 調(diào)光帶來(lái)了突破性的改革

          • 引言從DLP投影機(jī)中的大電流LED到大功率激光二極管,在很多照明應(yīng)用中,都采用了能產(chǎn)生穩(wěn)定的大電流脈沖...
          • 關(guān)鍵字: LED  驅(qū)動(dòng)器  PWM  

          采用WCDMA速率適配算法的FPGA設(shè)計(jì)

          • 采用WCDMA速率適配算法的FPGA設(shè)計(jì),隨著因特網(wǎng)爆炸性的增長(zhǎng)以及各種無(wú)線業(yè)務(wù)需求的增加,傳統(tǒng)的無(wú)線通信網(wǎng)已經(jīng)越來(lái)越無(wú)法適應(yīng)人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的第三代移動(dòng)通信系統(tǒng)(IMT-2000)應(yīng)運(yùn)而生。碼分多址(CDMA)由于
          • 關(guān)鍵字: FPGA  設(shè)計(jì)  算法  適配  WCDMA  速率  采用  

          FAN6754-用于反激式適配器的多功能PWM控制器

          • 當(dāng)你把幾乎任何小型計(jì)算或消費(fèi)電子設(shè)備插入電源插座時(shí),便不難發(fā)現(xiàn)手中的插頭大部分都連接到外部電源(EPS)。EPS是所有小型電子設(shè)備工作的必不可少的部分,單單在美國(guó),就有多達(dá)15億個(gè)在使用中 (據(jù)業(yè)界估計(jì),在全球則
          • 關(guān)鍵字: PWM  控制器  多功能  適配器  用于  FAN6754-  

          基于FPGA的LVDS內(nèi)核設(shè)計(jì)及其外圍電路設(shè)計(jì)

          • 低壓差分信號(hào)LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定義的用于高速數(shù)據(jù)傳輸?shù)奈锢韺咏涌跇?biāo)準(zhǔn)。它具有超高速(1.4Gb/s)、低功耗及低電磁輻射的特性,是在銅介質(zhì)上實(shí)現(xiàn)千兆位級(jí)高速通信的
          • 關(guān)鍵字: 及其  外圍  電路設(shè)計(jì)  設(shè)計(jì)  內(nèi)核  FPGA  LVDS  基于  

          基于微處理器的FPGA的在線可重配置

          • 基于微處理器的FPGA的在線可重配置,可編程邏輯器件(PLD)廣泛應(yīng)用在各種電路設(shè)計(jì)中。基于查找表技術(shù)、SRAM工藝的大規(guī)模PLD/FPGA,密度高且觸發(fā)器多,適用于復(fù)雜的時(shí)序邏輯,如數(shù)字信號(hào)處理和各種算法的設(shè)計(jì)。類器件使用SRAM單元存儲(chǔ)配置數(shù)據(jù)。配置數(shù)據(jù)
          • 關(guān)鍵字: 配置  在線  FPGA  微處理器  基于  

          對(duì)FPGA設(shè)計(jì)進(jìn)行編程并不困難

          • 對(duì)FPGA設(shè)計(jì)進(jìn)行編程并不困難,硬件設(shè)計(jì)者已經(jīng)開(kāi)始在高性能DSP的設(shè)計(jì)中采用FPGA技術(shù),因?yàn)樗梢蕴峁┍然赑C或者單片機(jī)的解決方法快上10-100倍的運(yùn)算量。以前,對(duì)硬件設(shè)計(jì)不熟悉的軟件開(kāi)發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢(shì),而如今基于C語(yǔ)言的方法可以讓
          • 關(guān)鍵字: 困難  編程  進(jìn)行  設(shè)計(jì)  FPGA  

          YUV分離的兩種FPGA實(shí)現(xiàn)

          • 摘要:速度與面積的互換一直是基于FPGA設(shè)計(jì)中的一個(gè)不變的主題,在此介紹了兩種YUV分離的FPGA的實(shí)現(xiàn)方式:基于面積的實(shí)現(xiàn)和基于速度的實(shí)現(xiàn)。前者僅用一片雙口RAM串行,實(shí)現(xiàn)了YUV分離數(shù)據(jù)的輸出;后者利用流水線的思想
          • 關(guān)鍵字: FPGA  YUV  分離    

          混合信號(hào)FPGA實(shí)現(xiàn)真正單芯片SOC

          • 要實(shí)現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計(jì)理由很簡(jiǎn)單,因?yàn)檫@樣就能將材料成本、部件庫(kù)存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時(shí)也有助于提高對(duì)知識(shí)產(chǎn)權(quán)的保護(hù)。如果
          • 關(guān)鍵字: FPGA  SOC  混合信號(hào)  單芯片    

          基于FPGA的數(shù)字積分法插補(bǔ)控制器設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為了提高伺服電機(jī)的步進(jìn)精度,簡(jiǎn)化控制器結(jié)構(gòu),采用FPGA器件并運(yùn)用Verilog HDL語(yǔ)言設(shè)計(jì)出的插補(bǔ)控制器,不僅采用數(shù)字積分法實(shí)現(xiàn)直線插補(bǔ)控制和圓弧插補(bǔ)控制,提高了插補(bǔ)速度和插補(bǔ)精度,而且運(yùn)用多軸聯(lián)動(dòng)技術(shù),
          • 關(guān)鍵字: FPGA  數(shù)字  積分  插補(bǔ)控制器    

          FPGA+DSP結(jié)構(gòu)嵌入式系統(tǒng)的FPGA配置方法及其實(shí)現(xiàn)

          • 0 引言在信號(hào)處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)計(jì)已經(jīng)是系統(tǒng)發(fā)展的一個(gè)重要方向。隨著該系統(tǒng)設(shè)計(jì)的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在某些小型化應(yīng)用的場(chǎng)合中,對(duì)系統(tǒng)體積的要求越來(lái)越高,因此如何在硬
          • 關(guān)鍵字: FPGA  DSP  嵌入式系統(tǒng)  配置方法    

          用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù)

          • 用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù),現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA,F(xiàn)ield Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過(guò)把設(shè)計(jì)生成的數(shù)據(jù)文件配置進(jìn)芯片內(nèi)部的靜態(tài)配置數(shù)據(jù)存儲(chǔ)器(SRAM )來(lái)實(shí)現(xiàn)的,具有可重復(fù)編程性,可以靈活實(shí)現(xiàn)各
          • 關(guān)鍵字: 系統(tǒng)  配置  技術(shù)  嵌入式  II  實(shí)現(xiàn)  Nios  FPGA  

          降壓型PWM控制器APl510原理及應(yīng)用電路分析

          • 引言  隨著信息技術(shù)與集成電路的高速發(fā)展,電子產(chǎn)品逐漸向智能化、小型化、低功耗方面發(fā)展,同時(shí)電源必須做到小體積、高效率、低功耗,以適應(yīng)電子產(chǎn)品的高速發(fā)展。因此,高度集成的PWM控制器在電子產(chǎn)品中得到了廣泛應(yīng)用
          • 關(guān)鍵字: 電路  分析  應(yīng)用  原理  控制器  APl510  PWM  

          交換位技術(shù)改進(jìn)FPGA-PWM計(jì)數(shù)器性能

          •  簡(jiǎn)單改變FPGA計(jì)數(shù)器規(guī)格使作為DAC功能PWM計(jì)數(shù)器的紋波降低。  當(dāng)需要一些模擬輸出和系統(tǒng)中有FPGA時(shí),很可能選擇使用如圖1的PWM模塊和簡(jiǎn)單低通濾波器。FPGA的輸出是固定頻率、計(jì)數(shù)器和數(shù)字比較器使占空比可變的典
          • 關(guān)鍵字: FPGA-PWM  技術(shù)改進(jìn)  計(jì)數(shù)器  性能    

          FPGA中SPI Flash存儲(chǔ)器的復(fù)用編程方法的實(shí)現(xiàn)

          • SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占 ...
          • 關(guān)鍵字: FPGA  SPI  Flash  存儲(chǔ)器  復(fù)用編程  
          共7200條 259/480 |‹ « 257 258 259 260 261 262 263 264 265 266 » ›|

          fpga-pwm介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();