<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          ARM、DSP、FPGA的特點和區(qū)別

          • ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設計了大量高性能、廉價、耗能低的RISC處理器、相關技術及軟 件。ARM架構是面向低預算市場設計的第一款RISC微處理器,基本是32位單片機的行業(yè)標準,它提供一系列內核、體系擴展、微處理器和系統芯片方案,四 個功能模塊可供生產廠商根據不同用戶的要求來配置生產。由于所有產品均采用一個通用的軟件體系,所以相同的軟件可在所有產品中運行。目前ARM在手持設備 市場占有90以上的份額,可以有效地縮短應用程序開發(fā)與測試的時間,也降低了
          • 關鍵字: ARM DSP FPGA 特點 區(qū)別  

          基于FPGA的USB2.0虛擬邏輯分析儀的設計與實現

          •   引言   傳統的邏輯分析儀體積龐大、價格昂貴、通道數目有限,并且在數據采集、傳輸、存儲、顯示等方面存在諸多限制,在很大程度上影響了其在實際中的應用。選用高性能的FPGA芯片進行數據處理,充分利用PC的強大處理功能,配合LabView圖形化語言開發(fā)的虛擬邏輯分析儀,其數據處理和傳輸速率大大提高,適用性極大增強,其顯示、操作界面和低廉的成本較之傳統的邏輯分析儀具有極大的優(yōu)勢和發(fā)展前景。   工作原理   本設計選用Altera公司的Cyclone系列FPGA器件EP1C3進行數據采集和處理,外接SR
          • 關鍵字: FPGA  

          基于FPGA的鍵盤掃描模塊的設計與實現

          •   在電子產品中,鍵盤是最基本的輸入設備,然而在應用中都采用通用的鍵盤掃描器件是不現實的,需要單獨設計成專用的小鍵盤?,F代EDA(電子設計自動化)技術提供了一種很好的途徑,利用VHDL硬件描述語言和FPGA器件可以很方便地構建鍵盤掃描模塊。經過實際操作檢驗,該模塊可以很好地對每一次按鍵動作進行掃描和響應,實現預先設計的功能。   1 概述   1.1 通用鍵盤和專用鍵盤   在現代個人計算機系統中,一般都采用通用的標準鍵盤(如:標準101/102鍵盤或Microsoft自然PS/2鍵盤)來實現人與計
          • 關鍵字: FPGA  

          2008年2月18日,邁瑞公司授予Altera“優(yōu)秀供應商獎”

          •   Altera公司今天宣布, 深圳邁瑞生物醫(yī)療電子股份有限公司授予Altera 2007年度“優(yōu)秀供應商獎”,這是雙方長期互惠合作的結果。邁瑞公司位于中國深圳,是醫(yī)療設備開發(fā)、生產和營銷的龍頭公司。Altera是2007年邁瑞供應商大會上唯一獲得該獎項的FPGA供應商。   在年度供應商大會上,邁瑞公司表達了對最有價值合作伙伴的感謝,這些合作伙伴不斷開拓創(chuàng)新,提高了公司的效能。Altera提供的功能、價值和技術支持契合邁瑞公司的需求,得到了 邁瑞 的認可。   邁瑞公司采購部
          • 關鍵字: Altera  FPGA  

          PLD/FPGA新手入門

          • PLD是可編程邏輯器件(Programable Logic Device)的簡稱,FPGA是現場可編程門陣列(Field Programable Gate Array)的簡稱,兩者的功能基本相同,只是實現原理略有不同,所以我們有時可以忽略這兩者的區(qū)別,統稱為可編程邏輯器件或PLD/FPGA。 PLD是電子設計領域中最具活力和發(fā)展前途的一項技術,它的影響絲毫不亞于70年代單片機的發(fā)明和使用。 PLD能做什么呢?可以毫不夸張的講,PLD能完成任何數字器件的功能,上至高性能CPU,下至簡單的74
          • 關鍵字: PLD FPGA 入門  

          基于AD8205型高端電流傳感器的PWM電流控制器

          交錯并聯有源箝位ZVS-PWM正激變換器的分析與設計

          • 提出一種交錯并聯有源箝位ZVS-PWM正激變換器,它的最大優(yōu)點是負栽從零變化到最大時開關管的損耗非常小。
          • 關鍵字: ZVS-PWM  交錯并聯  分析  有源箝位    

          ADS8344和FPGA的高精度數據采集前端

          •   數據采集在工業(yè)測試系統中是一個很重要的環(huán)節(jié),其精確性和可靠性是至關重要的。本文闡述的數據采集系統精度高達16位,能夠對8個外部模擬通道進行A/D采樣,最大模擬輸入信號范圍達到-15~+15V。該系統具有限幅保護功能,程序編寫簡便,能夠實現對遠端數據的采集和傳輸。   1 系統硬件設計   數據采集系統框圖如圖1所示。    ?   圖中,A/D轉換器采用了TI公司的16位逐次逼近型ADS8344;FPGA主要用于控制ADC的啟動、停止和查詢ADC狀態(tài)等,同時對數據進行高速數據緩
          • 關鍵字: ADS8344 FPGA 數據采集  

          基于FPGA和DSP的高速瞬態(tài)信號檢測系統

          •   引 言   目前國內急需一種能夠對電火工品的發(fā)火過程進行實時無損耗監(jiān)測的方法和手段,并根據監(jiān)測結果對火工品的可靠性進行準確的判決和認證,解決科研和生產過程中的具體問題。本系統采用感應式線圈作為非接觸式啟爆電流的啟爆裝置,并采用高速A/D、FPGA、DSP等先進的集成電路實現了電火工品的無損耗檢測。其主要目的是:第一,解決電火工品可靠性試驗中微秒級瞬態(tài)信號的檢測、處理和存儲技術;第二,為可靠性試驗提供一種在線的無損耗實時檢測系統,以便對電火工品的發(fā)火全過程進行監(jiān)測;第三,為電火工品的發(fā)火可靠性認證和評
          • 關鍵字: FPGA DSP A/D  

          使用VHDL語言設計FPGA的幾個常見問題的探討

          • ?????? 詳細討論了在MAX plusⅡ開發(fā)平臺下使用VHDL硬件描述語言設計現場可編程門陣列(FP-GA)時常見的三個問題:等占空比分頻電路、延時任意量的延時電路、雙向電路。 ????? 1 引言 ??? ?????? 隨著EDA技術的發(fā)展,使用硬件語言設計可編程邏輯器件(PLD)/現場可編程門陣
          • 關鍵字: VHDL FPGA 問題  

          基于FPGA的鎖相環(huán)位同步提取電路設計

          •   概述   同步是通信系統中一個重要的問題。在數字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個環(huán)節(jié)。因為只有確定了每一個碼元的起始時刻,才能對數字信息作出正確的判決。利用全數字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號。   一般的位同步電路大多采用標準邏輯器件按傳統數字系統設計方法構成,具有功耗大,可靠性低的缺點。用FPGA設計電路具有很高的靈活性和可靠性,可以提高集成度和設計速度,增強系統的整體性能。本文給出了一種基于fpga的數字鎖相環(huán)位同步提取電路。   數
          • 關鍵字: FPGA 鎖相環(huán) 分頻器  

          PLD公司三極化形成

          • 可編程邏輯器件(PLD)在與ASIC之激戰(zhàn)中已經告捷:每年開始PLD設計的項目數目遠遠高于ASIC項目開工數。同時,PLD廠家之間也發(fā)生微妙的變化,由崛起時的爭強好斗和互不相讓,漸漸找到了各自的落腳點。目前看來,Xilinx的產品穩(wěn)居65nm FPGA市場,Altera最大的量產在90nm FPGA,Actel憑低功耗0.13微米FPGA在對功耗要求苛刻的領域站穩(wěn)了腳跟。昔日的兩個龐然大物——Xilinx和Altera之間拉開了距離,同時小型FPGA廠商如Actel躍躍欲試,漸漸跳
          • 關鍵字: PLD FPGA ASIC  

          Xilinx屢獲殊榮的65nm Virtex-5系列新增三款器件

          •   賽靈思公司宣布為其屢獲殊榮的65nm Virtex?-5 LX 和 LXT FPGA平臺增加三款新型小尺寸封裝器件,以滿足新興市場對可編程邏輯器件成本和密度的要求。其中邏輯優(yōu)化的LX平臺增加了Virtex-5 LX155器件,Virtex-5 LXT平臺則增加了LX20T以及LX155T器件,外加帶有低功率收發(fā)器的小尺寸 19mm FF323封裝。這些新增器件將支持工業(yè)網絡、醫(yī)療影像、馬達控制、國防和高性能計算應用等領域 實現更高水平的成本優(yōu)化。   “由于Virtex-5系
          • 關鍵字: 賽靈思 FPGA 可編程邏輯器件  

          Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口

          •   Altera公司宣布,帶有嵌入式收發(fā)器的Stratix? II GX FPGA支持SERDES成幀器接口Level 5 (SFI-5)標準,為高性能光通信應用提供40至50-Gbps接口。SFI-5規(guī)范是芯片至芯片標準,保證了前向糾錯(FEC)技術、成幀器以及業(yè)界最佳光轉發(fā)器之間的通用性。硬件測試驗證了Stratix II GX FPGA符合SFI-5標準,其20個高速串行收發(fā)器通道的數據速率在600 Mbps至6.375 Gbps之間,很容易滿足SFI-5接口要求。   SFI-5光互聯論
          • 關鍵字: Altera FPGA 芯片  
          共7201條 440/481 |‹ « 438 439 440 441 442 443 444 445 446 447 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();