<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          意法半導(dǎo)體新推出高集成度的微型PWM控制器芯片

          •   意法半導(dǎo)體宣布,電源管理芯片產(chǎn)品組合新增一系列高靈活性、高性能的脈寬調(diào)制(PWM)控制器,這些產(chǎn)品的目標應(yīng)用是計算機主板和負載點設(shè)備(POL)市場。新系列產(chǎn)品共有四款產(chǎn)品:L6726A、L6727、L6728和L6728A。在一個標準的SO-8或微型3x3mm DFN封裝內(nèi),這些產(chǎn)品集成了電壓參考電路、控制邏輯電路、柵驅(qū)動器以及電壓監(jiān)控和保護電路。其中有兩款芯片還提供了適合高端應(yīng)用的附加功能,例如,一個用于報告電源狀態(tài)的PowerGOOD輸出引腳和實現(xiàn)準確的過壓和欠壓保護功能的輸出電壓檢測。   L
          • 關(guān)鍵字: 意法半導(dǎo)體  工業(yè)控制  PWM  控制器芯片  現(xiàn)場總線  

          FPGA在語音存儲與回放系統(tǒng)中的應(yīng)用

          •   1 引言   隨著數(shù)字信號處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術(shù)已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語音數(shù)據(jù)有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數(shù)字化處理,即實現(xiàn)語音的存儲與回放。   2 系統(tǒng)總體結(jié)構(gòu)   數(shù)字化語音存儲與回放系統(tǒng)的基本工作原理是將模擬語音信號通過模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  語音存儲  MCU和嵌入式微處理器  

          基于FPGA的32 Kbit/s CVSD語音編解碼器的實現(xiàn)

          •   64 Kbit/s的A律或μ律的對數(shù)壓擴PCM編碼在大容量的光纖通信系統(tǒng)和數(shù)字微波系統(tǒng)中已得到廣泛應(yīng)用,但由于占用較大的傳輸帶寬和具有復(fù)雜的成幀結(jié)構(gòu),PCM編碼不適合無線語音系統(tǒng)的應(yīng)用。連續(xù)可變斜率增量(Continuously Variable Slope Delta,CVSD)調(diào)制以其較低的應(yīng)用難度、成本和編碼速率,較好的語音質(zhì)量廣泛應(yīng)用于戰(zhàn)術(shù)通信網(wǎng)、衛(wèi)星通信、藍牙等無線語音傳輸領(lǐng)域。近年來FPGA不斷發(fā)展演化,并在構(gòu)架方面針對DSP應(yīng)用有了顯著增強。這些增強使得FPGA能夠支持各領(lǐng)域的眾多復(fù)雜D
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  CVSD  語音編解碼器  MCU和嵌入式微處理器  

          基于FPGA的32Kbit/s CVSD語音編解碼器的實現(xiàn)

          • 筆者結(jié)合FPGA的靈活性、強大的數(shù)字信號處理能力、較短的開發(fā)周期,提出了基于FPGA的32 Kbit/s CVSD語音編解碼器。
          • 關(guān)鍵字: FPGA  CVSD  Kbit  32    

          采用AVR單片機對FPGA進行配置

          •     Altera公司的ACEX、FLEX等系列的FPGA芯片應(yīng)用廣泛,但其FPGA基于SRAM結(jié)構(gòu),決定電路邏輯功能的編程數(shù)據(jù)存儲于SRAM中。由于SRAM的易失性,每次上電時必須重新把編程數(shù)據(jù)裝載到SRAM中,這一過程就是FPGA的配置過程。FPGA的配置分為主動式和被動式。在主動模式下,F(xiàn)PGA上電后主動將配置數(shù)據(jù)從專用的EPROM(如EPC1,EPC2等)加載到SRAM中。被動模式下,F(xiàn)PGA為從屬器件,由相應(yīng)的控制電路或微處理器控制配置過程,包括通過下載
          • 關(guān)鍵字: 單片機  FPGA  MCU和嵌入式微處理器  

          FPGA的堆疊封裝,欲革背板與SoC的命

          •   FPGA最基本的應(yīng)用是橋接。隨著FPGA的門數(shù)不斷提高,雄心勃勃的FPGA巨頭們早已不滿足這些,他們向著信號處理、互聯(lián)性和高速運算方向發(fā)展。未來,F(xiàn)PGA還有望與模擬和存儲器廠商合作,做出SIP(堆疊封裝)。   最近,筆者訪問了Xilinx公司的CTO Ivo Bolsens,他說未來的FPGA一方面是在功耗、性能、價格方面進行不停地改進,未來將出現(xiàn)革命性的變化就是利用推迭封裝(SIP),一個封裝里面放多個裸片的技術(shù),那么FPGA平臺可能就會成為一個標準的、虛擬的SoC(Virtual SoC)的
          • 關(guān)鍵字: FPGA  SoC  MCU和嵌入式微處理器  

          基于FPGA的計算機防視頻信息泄漏系統(tǒng)設(shè)計

          •   假如顯示終端為數(shù)字微鏡DMD(Digital MicromirrorDevice)顯示器。該顯示器將計算機每個像素點的圖像信號經(jīng)過數(shù)字光處理DLP(Digital Light Processing)后,存入SDRAM雙向緩存器,當一幀圖像接收完畢時,內(nèi)部數(shù)據(jù)處理電路同時激發(fā)各像素點對應(yīng)的微鏡運動,完成一幀圖像的顯示。DMD顯示器峰值數(shù)字驅(qū)動電壓不超過33.5V,電磁輻射很低,且各微鏡片同時驅(qū)動,形成相互干擾的向外輻射信號,解碼難度極大,從而使其成為無信息泄漏的顯示器。此時,視頻電纜的輻射在整個視頻通路
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  視頻信息  MCU和嵌入式微處理器  

          嵌入式系統(tǒng)中從串配置FPGA的實現(xiàn)

          •   本文主要論述在ARM嵌入式系統(tǒng)中如何實現(xiàn)FPGA從串配置的方法,將系統(tǒng)程序及配置數(shù)據(jù)存儲在系統(tǒng)Flash中,利用ARM的通用I/O口產(chǎn)生配置時序,省去專用的配置PROM。   文中ARM微處理器采用samsung公司的ARM7TDMI系列中的S3C4480X,F(xiàn)PGA采用xilinx   公司spartan3E系列中的XC3S100E,詳細討論FPGA的從串配置的時序,同時論述S3C4480X從串配置spartan3E系列FPGA的軟、硬件實現(xiàn)方法。實踐證明,該方法在成本、體積、靈活性上均具有優(yōu)勢
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  嵌入式  FPGA  MCU和嵌入式微處理器  

          基于FPGA的TDI-CCD時序電路的設(shè)計

          • 文中較為詳細地介紹了TDI-CCD的結(jié)構(gòu)和工作原理,并根據(jù)工程項目所使用的IL-E2 TDI-CCD的特性,設(shè)計了一種基于現(xiàn)場可編程門陣列 (FPGA) 的TDI-CCD時序電路
          • 關(guān)鍵字: FPGA  CCD  TDI  時序電路    

          在嵌入式系統(tǒng)中用FPGA進行開發(fā)的幾個發(fā)展方向

          •     顧名思義,嵌入式系統(tǒng)指的是嵌入到系統(tǒng)內(nèi)部的計算機系統(tǒng),是面向特定應(yīng)用設(shè)計的專用計算機系統(tǒng)。     早期的嵌入式系統(tǒng)一般是以通用處理器或單片機為核心,在外圍電路中加入存儲器、功率驅(qū)動器、通信接口、顯示接口、人機輸入接口等外圍接口,再加上應(yīng)用軟件,有些還加上了嵌入式操作系統(tǒng),從而構(gòu)成完整的系統(tǒng)。   隨著微電子技術(shù)的進步,SoC已經(jīng)在很多應(yīng)用中取代了傳統(tǒng)的以單片機為中心的架構(gòu),將很多外設(shè)和存儲器集成在一個芯片中,使系統(tǒng)的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  FPGA  MCU和嵌入式微處理器  

          FPGA助力高端存儲器接口設(shè)計

          • 高性能系統(tǒng)設(shè)計師在滿足關(guān)鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設(shè)計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設(shè)計師帶來了必須解決的新挑戰(zhàn)。  關(guān)鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中
          • 關(guān)鍵字: FPGA  存儲器  接口  模擬IC  

          FPGA助力高端存儲器接口設(shè)計

          •   高性能系統(tǒng)設(shè)計師在滿足關(guān)鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設(shè)計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設(shè)計師帶來了必須解決的新挑戰(zhàn)。   關(guān)鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中心
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  存儲器  接口  存儲器  

          用FPGA實現(xiàn)數(shù)據(jù)遠距離的高精度傳輸

          •   1 意義   簡單的多機間數(shù)據(jù)通信在我們的設(shè)計中很普遍,一般情況下數(shù)據(jù)傳輸距離很短,不會超過百十m,因此僅采用雙絞線加RS232或RS485標準就可以有效傳輸。但有時多機之間的距離也會很遠,如我們所設(shè)計的一個氣象項目,就要求子站遍布在基站1km范圍內(nèi)。因此在考慮成本、不增加很多設(shè)備的前提下,有效防止噪聲干擾,保證子站與基站的數(shù)據(jù)高精確傳輸就很重要。      通常多機短距通信中,可以在收發(fā)端加入奇校驗、累加和校驗等出錯就重發(fā)的防噪聲措施;但以上措施都只能檢錯,不能糾錯,也就是說傳輸過程
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  數(shù)據(jù)  傳輸  MCU和嵌入式微處理器  

          基于FPGA的RFID系統(tǒng)解碼模塊設(shè)計

          •   RFID技術(shù)(radio frequency identification)是一種非接觸式智能識別技術(shù),它通過射頻信號自動識別目標對象并獲得相關(guān)信息。整個識別過程無需人工介入,可同時識別多個對象并可以識別高速運動的物體,操作簡單,廣泛應(yīng)用在車輛自動識別系統(tǒng)、物流管理與監(jiān)控、倉庫管理、門禁系統(tǒng)以及軍事等領(lǐng)域。   RFID系統(tǒng)由三部分組成:讀頭、天線和電子標簽,如圖1所示。      其中讀頭是整個系統(tǒng)的核心部分,控制整個識別過程中與標簽之間的通信,并提供與后臺計算機的接口。天線用來發(fā)送
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  RFID  系統(tǒng)解碼  RF  IF  

          基于MSP430的自主式移動機器人設(shè)計與實現(xiàn)

          •   摘要:文章以MSP430系列單片機為核心,提出了一種輪式移動機器人的軟硬件設(shè)計方案,闡述了其通過傳感器網(wǎng)絡(luò)來進行避障、遍歷等自主控制,并實現(xiàn)機器人與PC機間無線控制的方法。     關(guān)鍵詞:機器人;MSP430;PWM;232通訊 1 引言   自主式移動機器人是指能根據(jù)任務(wù)及環(huán)境信息做出全局路徑規(guī)劃,可在行進中不斷感知局部環(huán)境信息并自主作出決策,從而能夠安全行駛并到達目標的智能系統(tǒng)。移動機器人可廣泛應(yīng)用于工業(yè)、國防以及服務(wù)性行業(yè)。如自動割草機、洗塵機器人、教育機器
          • 關(guān)鍵字: 機器人  MSP430  PWM  232通訊  MCU和嵌入式微處理器  
          共7201條 451/481 |‹ « 449 450 451 452 453 454 455 456 457 458 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();